PCB板基礎(chǔ)知識(shí)培訓(xùn)_第1頁(yè)
PCB板基礎(chǔ)知識(shí)培訓(xùn)_第2頁(yè)
PCB板基礎(chǔ)知識(shí)培訓(xùn)_第3頁(yè)
PCB板基礎(chǔ)知識(shí)培訓(xùn)_第4頁(yè)
PCB板基礎(chǔ)知識(shí)培訓(xùn)_第5頁(yè)
已閱讀5頁(yè),還剩38頁(yè)未讀, 繼續(xù)免費(fèi)閱讀

下載本文檔

版權(quán)說(shuō)明:本文檔由用戶提供并上傳,收益歸屬內(nèi)容提供方,若內(nèi)容存在侵權(quán),請(qǐng)進(jìn)行舉報(bào)或認(rèn)領(lǐng)

文檔簡(jiǎn)介

1、 PCB板基礎(chǔ)知識(shí) 一、PCB板的元素 、 工作層面1 對(duì)于印制電路板來(lái)說(shuō),工作層面可以分為6大類, (signal layer)信號(hào)層 internal plane layer)內(nèi)部電源/接地層 (主要用來(lái)放置物理邊界和放置尺寸標(biāo)注等信息,起到相應(yīng) 機(jī)械層(mechanical layer) 16層的機(jī)械層。的提示作用。EDA軟件可以提供包括錫膏層和阻焊層兩大類。錫膏層主要用于將表面貼 防護(hù)層(mask layer) 上,阻焊層用于防止焊錫鍍?cè)诓粦?yīng)PCB元器件粘貼在 該焊接的地方。層表面繪制元器件的外觀BOTTOMPCB板的TOP和 silkscreen layer) 在絲印層(標(biāo)稱值等以及

2、例如元器件的標(biāo)識(shí)、輪廓和放置字符串等。同時(shí)也是印制電路板上用來(lái)放置廠家標(biāo)志,生產(chǎn)日期等。板具有可讀性,焊接元器件位置的依據(jù),作用是使PCB 便于電路的安裝和維修。Keep Out Layer 禁止布線層 其他工作層(other layer) drill guide layer 鉆孔導(dǎo)引層 drill drawing layer 鉆孔圖層 multi-layer 復(fù)合層 元器件封裝2、板時(shí)的焊接位置與焊接形狀,包括了實(shí)際元器件的外形尺寸,是實(shí)際元器件焊接到PCB 所占空間位置,各管腳之間的間距等。元器件封裝是一個(gè)空間的功能,對(duì)于不同的元器件可以有相同的封裝,同樣相同功能的板時(shí)必須同時(shí)知道元器件的

3、名稱和封裝形元器件可以有不同的封裝。因此在制作PCB 式。 元器件封裝分類) (1 through hole technology)通孔式元器件封裝(THT, )technology mounted 表面貼元件封裝(SMT Surface 另一種常用的分類方法是從封裝外形分類: SIP單列直插封裝 DIP雙列直插封裝 PLCC塑料引線芯片載體封裝 PQFP塑料四方扁平封裝 SOP 小尺寸封裝 TSOP薄型小尺寸封裝 PPGA 塑料針狀柵格陣列封裝 PBGA 塑料球柵陣列封裝 CSP 芯片級(jí)封裝 (2) 元器件封裝編號(hào) 元器件外形尺寸+引腳距離(或引腳數(shù))+編號(hào)原則:元器件類型 等。RB7.6-

4、15 DIP14 RAD0.1 例如 AXIAL-0.3 (3)常見(jiàn)元器件封裝 ? 電阻類表示元件引腳間的距離;, 普通電阻AXIAL-其中? 其中可變電阻類元件封裝的編號(hào)為VR表示元件的類別。, ? 表示元件引腳間的距離。,編號(hào)RAD其中電容類 非極性電容 xxxxyyyy ,-表示元件的直徑。表示元件引腳間的距離, 極性電容 編號(hào)RB ? ,表示元件引腳間的距離。其中二極管類 編號(hào)DIODE- 器件封裝的形式多種多樣。晶體管類 集成電路類 SIP單列直插封裝 DIP雙列直插封裝 PLCC塑料引線芯片載體封裝 PQFP塑料四方扁平封裝 SOP 小尺寸封裝 TSOP薄型小尺寸封裝 PPGA 塑

5、料針狀柵格陣列封裝 PBGA 塑料球柵陣列封裝 芯片級(jí)封裝CSP 設(shè)計(jì)中最重要的它是PCB銅膜導(dǎo)線 是指PCB上各個(gè)元器件上起電氣導(dǎo)通作用的連線,3、 部分。對(duì)于印制電路板的銅膜導(dǎo)線來(lái)說(shuō),導(dǎo)線寬度和導(dǎo)線間距是衡量銅膜導(dǎo)線的重要指 標(biāo),這兩個(gè)方面的尺寸是否合理將直接影響元器件之間能否實(shí)現(xiàn)電路的正確連接關(guān)系。 印制電路板走線的原則: 走線長(zhǎng)度:盡量走短線,特別對(duì)小信號(hào)電路來(lái)講,線越短電阻越小,干擾越小。的拐的斜線或弧形,避免13590走線形狀:同一層上的信號(hào)線改變方向時(shí)應(yīng)該走 角。PCB走線寬度和走線間距:在設(shè)計(jì)中,網(wǎng)絡(luò)性質(zhì)相同的印制板線條的寬度要求盡量一致,這樣有利于阻抗匹配。 走線寬度通常信號(hào)

6、線寬為:0.20.3mm,(10mil) 電源線一般為1.22.5mm在條件允許的范圍內(nèi),盡量加寬電源、地線寬度,最好是地線比電源線寬,它們的關(guān)系是:地線電源線信號(hào)線 焊盤、線、過(guò)孔的間距要求 PAD and VIA : 0.3mm(12mil) PAD and PAD : 0.3mm(12mil) PAD and TRACK : 0.3mm(12mil) TRACK and TRACK : 0.3mm(12mil) 密度較高時(shí): 10mil): 0.254mm(PAD and VIA 10mil) 0.254mm(PAD and PAD : )0.254mm(10mil PAD and TR

7、ACK : 10mil0.254mm()TRACK and TRACK : 焊盤和過(guò)孔4、 1030mil+()引腳的鉆孔直徑=引腳直徑+18mil 引腳的焊盤直徑=鉆孔直徑 布局原則PCB華為 接插件等需要定位的器件,并給這按結(jié)構(gòu)要素布置安裝孔、 根據(jù)結(jié)構(gòu)圖設(shè)置板框尺寸,、1 按工藝設(shè)計(jì)規(guī)范的要求進(jìn)行尺寸標(biāo)注。些器件賦予不可移動(dòng)屬性。 根據(jù)結(jié)構(gòu)圖和生產(chǎn)加工時(shí)所須的夾持邊設(shè)置印制板的禁止布線區(qū)、禁止布局區(qū)域。根據(jù)2. 某些元件的特殊要求,設(shè)置禁止布線區(qū)。 性能和加工的效率選擇加工流程。綜合考慮PCB3. (元件面插裝焊接面貼裝一元件面貼、插混裝加工工藝的優(yōu)選順序?yàn)椋涸鎲蚊尜N裝 元件面貼插混

8、裝、焊接面貼裝。次波峰成型)雙面貼裝 4、布局操作的基本原則 的布置原則,即重要的單元電路、核心元器件應(yīng)當(dāng)優(yōu)先布局A. 遵照“先大后小,先難后易” 布局中應(yīng)參考原理框圖,根據(jù)單板的主信號(hào)流向規(guī)律安排主要元器件B. 總的連線盡可能短,關(guān)鍵信號(hào)線最短。高電壓、大電流信號(hào)與布局應(yīng)盡量滿足以下要求:C. 小電流,低電壓的弱信號(hào)完全分開(kāi)。模擬信號(hào)與數(shù)字信號(hào)分開(kāi);高頻信號(hào)與低頻信號(hào)分開(kāi); 高頻元器件的間隔要充分 ”規(guī)范布局;D. 相同結(jié)構(gòu)電路部分,盡可能采用“對(duì)稱式 E. 按照均勻分布、重心平衡、版面美觀的規(guī)范優(yōu)化布局;如50-100 mil,小型表面安裝器件,器件布局柵格的設(shè)置,F(xiàn). 一般IC器件布局時(shí)

9、,柵格應(yīng)為 25mil。表面貼裝元件布局時(shí),柵格設(shè)置應(yīng)不少于 G. 如有特殊布局要求,應(yīng)雙方溝通后確定。同一種類型的有極性分立元件也Y方向上應(yīng)朝一個(gè)方向放置。5. 同類型插裝元器件在X或 Y方向上保持一致,便于生產(chǎn)和檢驗(yàn)。要力爭(zhēng)在X或6. 發(fā)熱元件要一般應(yīng)均勻分布,以利于單板和整機(jī)的散熱,除溫度檢測(cè)元件以外的溫度敏感器件應(yīng)遠(yuǎn)離發(fā)熱量大的元器件。 7. 元器件的排列要便于調(diào)試和維修,亦即小元件周圍不能放置大元件、需調(diào)試的元、器件周圍要有足夠的空間。 8. 需用波峰焊工藝生產(chǎn)的單板,其緊固件安裝孔和定位孔都應(yīng)為非金屬化孔。當(dāng)安裝孔需要接地時(shí), 應(yīng)采用分布接地小孔的方式與地平面連接。 9. 焊接面的

10、貼裝元件采用波峰焊接生產(chǎn)工藝時(shí),阻、容件軸向要與波峰焊?jìng)魉头较虼怪保?阻排及SOP(PIN間距大于等于1.27mm)元器件軸向與傳送方向平行;PIN間距小于1.27mm(50mil)的IC、SOJ、PLCC、QFP等有源元件避免用波峰焊焊接。 貼裝元件焊盤的外;0.7mm其它貼片元件相互間的距離。5mm與相鄰元件的距離10. BGA內(nèi)不能有壓接件的側(cè)與相鄰插裝元件的外側(cè)距離大于2mm;PCB,壓接的接插件周圍5mm 有插裝元、器件,在焊接面其周圍5mm內(nèi)也不能有貼裝元、器件。 11. IC去耦電容的布局要盡量靠近IC的電源管腳,并使之與電源和地之間形成的回路最短。 以便于將來(lái)的電源分隔。,應(yīng)適

11、當(dāng)考慮使用同一種電源的器件盡量放在一起, 12. 元件布局時(shí) 13. 用于阻抗匹配目的阻容器件的布局,要根據(jù)其屬性合理布置。 串聯(lián)匹配電阻的布局要靠近該信號(hào)的驅(qū)動(dòng)端,距離一般不超過(guò)500mil。對(duì)于多負(fù)載的終端匹配一定要在信號(hào)匹配電阻、電容的布局一定要分清信號(hào)的源端與終端, 的最遠(yuǎn)端匹配。布局完成后打印出裝配圖供原理圖設(shè)計(jì)者檢查器件封裝的正確性,并且確認(rèn)單板、背板14. 和接插件的信號(hào)對(duì)應(yīng)關(guān)系,經(jīng)確認(rèn)無(wú)誤后方可開(kāi)始布線。 布線的設(shè)布線是整個(gè)PCB設(shè)計(jì)中最重要的工序。這將直接影響著PCBPCB板的性能好壞。在設(shè)計(jì)時(shí)的最基本的要PCB計(jì)過(guò)程中,布線一般有這么三種境界的劃分:首先是布通,這時(shí)求。如果

12、線路都沒(méi)布通,搞得到處是飛線,那將是一塊不合格的板子,可以說(shuō)還沒(méi)入門。其認(rèn)真調(diào)這是衡量一塊印刷電路板是否合格的規(guī)范。這是在布通之后,次是電器性能的滿足。也沒(méi)有什么影響整布線,使其能達(dá)到最佳的電器性能。接著是美觀。假如你的布線布通了,電器性能的地方,但是一眼看過(guò)去雜亂無(wú)章的,加上五彩繽紛、花花綠綠的,那就算你的電布線要整齊在別人眼里還是垃圾一塊。這樣給測(cè)試和維修帶來(lái)極大的不便。器性能怎么好,這些都要在保證電器性能和滿足其他個(gè)別要求的情況下實(shí)現(xiàn),劃一,不能縱橫交錯(cuò)毫無(wú)章法。一般情況下,首先應(yīng)對(duì)電源線和地否則就是舍本逐末了。布線時(shí)主要按以下原則進(jìn)行:線進(jìn)行布線,以保證電路板的電氣性能。在條件允許的范

13、圍內(nèi),盡量加寬電源、地線寬度,最好是地線比電源線寬,它們的關(guān)系是:地線電源線信號(hào)線,通常信號(hào)線寬為:0.2可 PCB0.07mm,電源線一般為1.22.5mm。對(duì)數(shù)字電路的0.3mm,最細(xì)寬度可達(dá)0.05 , 即構(gòu)成一個(gè)地網(wǎng)來(lái)使用(模擬電路的地則不能這樣使用)用寬的地導(dǎo)線組成一個(gè)回路預(yù)先對(duì)要求比較嚴(yán)格的線(如高頻線)進(jìn)行布線,輸入端與輸出端的邊線應(yīng)避 平行免相鄰平行,以免產(chǎn)生反射干擾。必要時(shí)應(yīng)加地線隔離,兩相鄰層的布線要互相垂直,振蕩器外殼接地,時(shí)鐘線要盡量短,且不能引得到處都是。時(shí)鐘容易產(chǎn)生寄生耦合。 以使周圍而不應(yīng)該走其它信號(hào)線,特殊高速邏輯電路部分要加大地的面積,振蕩電路下面、 電場(chǎng)趨近

14、于零;(要折線,以減小高頻信號(hào)的輻射;45o的折線布線,不可使用90o 盡可能采用 求高的線還要用雙弧線)任何信號(hào)線都不要形成環(huán)路,如不可避免,環(huán)路應(yīng)盡量?。恍盘?hào)線的過(guò)孔要盡 量少; 關(guān)鍵的線盡量短而粗,并在兩邊加上保護(hù)地。 通過(guò)扁平電纜傳送敏感信號(hào)和噪聲場(chǎng)帶信號(hào)時(shí),要用“地線- 信號(hào)-地線”的方式引出。 關(guān)鍵信號(hào)應(yīng)預(yù)留測(cè)試點(diǎn),以方便生產(chǎn)和維修檢測(cè)用原理圖布線完成后,應(yīng)對(duì)布線進(jìn)行優(yōu)化;同時(shí),經(jīng)初步網(wǎng)絡(luò)檢查和DRC檢查無(wú)誤后,對(duì)未布線區(qū)域進(jìn)行地線填充,用大面積銅層作地線用,在印制板上把沒(méi)被用上的地方都與地相連接作為地線用?;蚴亲龀啥鄬影澹娫?,地線各占用一層。 Alitum Designer的P

15、CB板布線規(guī)則 種不同的設(shè)計(jì)規(guī)則,這些設(shè)計(jì)規(guī)則則包PCB的設(shè)計(jì), AD提供了詳盡的10對(duì)于括導(dǎo)線放置、導(dǎo)線布線方法、元件放置、布線規(guī)則、元件移動(dòng)和信號(hào)完整性等規(guī)則。根進(jìn)行自動(dòng)布局和自動(dòng)布線。很大程度上,布線是否成功和布據(jù)這些規(guī)則,DXP Protel 線的質(zhì)量的高低取決于設(shè)計(jì)規(guī)則的合理性,也依賴于用戶的設(shè)計(jì)經(jīng)驗(yàn)。很多規(guī)則可以采用如果是設(shè)計(jì)雙面板,對(duì)于具體的電路可以采用不同的設(shè)計(jì)規(guī)則, 系統(tǒng)默認(rèn)值,系統(tǒng)默認(rèn)值就是對(duì)雙面板進(jìn)行布線的設(shè)置。 的布線規(guī)則進(jìn)行講解。本章將對(duì)Protel DXP 設(shè)計(jì)規(guī)則設(shè)置6.1 的主電路板編輯環(huán)境下,從Protel DXP進(jìn)入設(shè)計(jì)規(guī)則設(shè)置對(duì)話框的方法是在PCBand

16、Rules Desing/Rules 菜單中執(zhí)行菜單命令,系統(tǒng)將彈出如圖6-1所示的PCB Constraints Editor(PCB設(shè)計(jì)規(guī)則和約束 ) 對(duì)話框。 設(shè)計(jì)規(guī)則和約束對(duì)話框圖6-1 PCBDesing 類。左邊列出的是該對(duì)話框左側(cè)顯示的是設(shè)計(jì)規(guī)則的類型,共分10SMT (布線類型)、 ,其中包括設(shè)計(jì)規(guī)則 ) Electrical (電氣類型)、Routing Rules( (表面粘著元件類型)規(guī)則等等,右邊則顯示對(duì)應(yīng)設(shè)計(jì)規(guī)則的設(shè)置屬性。該對(duì)話框左下角有按鈕Priorities ,單擊該按鈕,可以對(duì)同時(shí)存在的多個(gè)設(shè)計(jì)規(guī)則設(shè)置優(yōu)先權(quán)的大小。 對(duì)這些設(shè)計(jì)規(guī)則的基本操作有:新建規(guī)則、刪除

17、規(guī)則、導(dǎo)出和導(dǎo)入規(guī)則等??梢栽?所示的菜單。6-2左邊任一類規(guī)則上右擊鼠標(biāo),將會(huì)彈出如 New Rule是新建規(guī)則; 在該設(shè)計(jì)規(guī)則菜單中,Delete Rule是刪除規(guī)則; Export Rules是將規(guī)則導(dǎo)出,將以 .rul為后綴名導(dǎo)出到文件中; Import Rules是從文件中導(dǎo)入規(guī)則; Report 選項(xiàng),將當(dāng)前規(guī)則以報(bào)告文件的方式給出。 圖6 2設(shè)計(jì)規(guī)則菜單 下面,將分別介紹各類設(shè)計(jì)規(guī)則的設(shè)置和使用方法。 6.2 電氣設(shè)計(jì)規(guī)則 Electrical (電氣設(shè)計(jì))規(guī)則是設(shè)置電路板在布線時(shí)必須遵守,包括安全距離、短路允許等4個(gè)小方面設(shè)置。 1 Clearance (安全距離)選項(xiàng)區(qū)域設(shè)置

18、 安全距離設(shè)置的是PCB 電路板在布置銅膜導(dǎo)線時(shí),元件焊盤和焊盤之間、焊盤和導(dǎo)線之間、導(dǎo)線和導(dǎo)線之間的最小的距離。 下面以新建一個(gè)安全規(guī)則為例,簡(jiǎn)單介紹安全距離的設(shè)置方法。 ( 1 )在Clearance上右擊鼠標(biāo),從彈出的快捷菜單中選擇New Rule 選項(xiàng),如圖6-3所示。 圖6-3 新建規(guī)則 系統(tǒng)將自動(dòng)當(dāng)前設(shè)計(jì)規(guī)則為準(zhǔn),生成名為Clearance_1的新設(shè)計(jì)規(guī)則,其設(shè)置對(duì)話 所示。6-4框如圖 Clearance_1設(shè)計(jì)規(guī)則新建圖6-4 選項(xiàng)區(qū)域中選定一種電氣類型。在這里選)在Where the First object matches( 2 中出現(xiàn)在右邊Full QueryNet單選項(xiàng)

19、,同時(shí)在下拉菜單中選擇在設(shè)定的任一網(wǎng)絡(luò)名。定 )字樣,其中括號(hào)里也會(huì)出現(xiàn)對(duì)應(yīng)的網(wǎng)絡(luò)名。InNet ( 單選項(xiàng),Netwhere the Second object matches選項(xiàng)區(qū)域中也選定3 ( )同樣的在 從下拉菜單中選擇另外一個(gè)網(wǎng)絡(luò)名。這里。文本框里輸入選項(xiàng)區(qū)域中的Minimum Clearance8mil 在( 4 )ConstraintsMil為英制單位, 1mil=10 -3 inch, linch= 2.54cm 。文中其他位置的mil也代表同樣的長(zhǎng)度單位。 ( 5 )單擊Close按鈕,將退出設(shè)置,系統(tǒng)自動(dòng)保存更改。 所示。6-5設(shè)計(jì)完成效果如圖 圖6-5 設(shè)置最小距離 2

20、 Short Circuit (短路)選項(xiàng)區(qū)域設(shè)置 短路設(shè)置就是否允許電路中有導(dǎo)線交叉短路。設(shè)置方法同上,系統(tǒng)默認(rèn)不允許短路,即取消Allow Short Circuit復(fù)選項(xiàng)的選定,如圖6- 6所示。 圖6-6 短路是否允許設(shè)置 3 Un-Routed Net (未布線網(wǎng)絡(luò))選項(xiàng)區(qū)域設(shè)置 可以指定網(wǎng)絡(luò)、檢查網(wǎng)絡(luò)布線是否成功,如果不成功,將保持用飛線連接。 4 Un-connected Pin (未連接管腳)選項(xiàng)區(qū)域設(shè)置 對(duì)指定的網(wǎng)絡(luò)檢查是否所有元件管腳都連線了。 布線設(shè)計(jì)規(guī)則6.3 Routing (布線設(shè)計(jì))規(guī)則主要有如下幾種。 1 Width (導(dǎo)線寬度)選項(xiàng)區(qū)域設(shè)置 導(dǎo)線的寬度有三個(gè)值

21、可以供設(shè)置,分別為Max width (最大寬度)、 Preferred Width (最佳寬度)、 Min width (最小寬度)三個(gè)值,如圖6-7所示。系統(tǒng)對(duì)導(dǎo)線寬度的默認(rèn)值為10mil ,單擊每個(gè)項(xiàng)直接輸入數(shù)值進(jìn)行更改。這里采用系統(tǒng)默認(rèn)值10mil設(shè)置導(dǎo)線寬度。 圖6 -7 設(shè)置導(dǎo)線寬度 2. Routing Topology (布線拓?fù)洌┻x項(xiàng)區(qū)域設(shè)置 拓?fù)湟?guī)則定義是采用的布線的拓?fù)溥壿嫾s束。 Protel DXP中常用的布線約束為統(tǒng)計(jì)最短邏輯規(guī)則,用戶可以根據(jù)具體設(shè)計(jì)選擇不同的布線拓?fù)湟?guī)則。 Protel DXP提供了以下幾種布線拓?fù)湟?guī)則。 Shortest ( 最短 ) 規(guī)則設(shè)置

22、最短規(guī)則設(shè)置如圖6-8所示,從Topology下拉菜單中選擇Shortest選項(xiàng),該選項(xiàng)的定義是在布線時(shí)連接所有節(jié)點(diǎn)的連線最短規(guī)則。 圖6 -8 最短拓?fù)溥壿?Horizontal (水平)規(guī)則設(shè)置 水平規(guī)則設(shè)置如圖6- 9所示,從Topoogy下拉菜單中選擇Horizontal選基。它采用連接節(jié)點(diǎn)的水平連線最短規(guī)則。 圖6-9 水平拓?fù)湟?guī)則 Vertical (垂直)規(guī)則設(shè)置 垂直規(guī)則設(shè)置如圖6-10所示,從Tolpoogy下拉菜單中選擇Vertical選項(xiàng)。它采和是連接所有節(jié)點(diǎn),在垂直方向連線最短規(guī)則。 圖 6-10 垂直拓?fù)湟?guī)則 Daisy Simple (簡(jiǎn)單雛菊)規(guī)則設(shè)置 簡(jiǎn)單雛菊規(guī)

23、則設(shè)置如圖 6-11所示,從Tolpoogy下拉菜單中選擇Daisy simple選項(xiàng)。它采用的是使用鏈?zhǔn)竭B通法則,從一點(diǎn)到另一點(diǎn)連通所有的節(jié)點(diǎn),并使連線最短。 圖 6-11簡(jiǎn)單雛菊規(guī)則 Daisy-MidDriven (雛菊中點(diǎn))規(guī)則設(shè)置 雛菊中點(diǎn)規(guī)則設(shè)置如圖6-12所示,從Tolpoogy下拉菜單中選擇Daisy_MidDiven選項(xiàng)。該規(guī)則選擇一個(gè)Source (源點(diǎn)),以它為中心向左右連通所有的節(jié)點(diǎn),并使連線最短。 圖 6-12雛菊中點(diǎn)規(guī)則 Daisy Balanced (雛菊平衡)規(guī)則設(shè)置 雛菊平衡規(guī)則設(shè)置如圖6-13所示,從Tolpoogy下拉菜單中選擇Daisy Balanced

24、選所有的組都連接在源點(diǎn)上,將所有的中間節(jié)點(diǎn)數(shù)目平均分成組,它也選擇一個(gè)源點(diǎn),項(xiàng)。并使連線最短。 圖 6-13雛菊平衡規(guī)則 Star Burst (星形)規(guī)則設(shè)置 星形規(guī)則設(shè)置如圖6-14所示,從Tolpoogy下拉菜單中選擇Star Burst選項(xiàng)。該規(guī)則也是采用選擇一個(gè)源點(diǎn),以星形方式去連接別的節(jié)點(diǎn),并使連線最短。 圖 6-14 Star Burst (星形)規(guī)則 3. Routing Rriority (布線優(yōu)先級(jí)別)選項(xiàng)區(qū)域設(shè)置 該規(guī)則用于設(shè)置布線的優(yōu)先次序,設(shè)置的范圍從0100 ,數(shù)值越大,優(yōu)先級(jí)越高,如圖6-15所示。 圖 6-15 布線優(yōu)先級(jí)設(shè)置 4. Routing Layers

25、 (布線圖)選毆區(qū)域設(shè)置 該規(guī)則設(shè)置布線板導(dǎo)的導(dǎo)線走線方法。包括頂層和底層布線層,共有32個(gè)布線層 所示。6-16可以設(shè)置,如圖 布線層設(shè)置 6-16 圖都不存在的,該選項(xiàng)為灰色到Mid-Layer30Mid-Layer 由于設(shè)計(jì)的是雙層板,故1兩層。每層對(duì)應(yīng)的右邊為該層的布線走Bottom Layer不能使用,只能使用Top Layer和 法。 Prote DXP提供了11種布線走法,如圖6 -17所示。 種布線法圖 6-17 11 Horizontal該層按水平方向布線Not Used 各種布線方法為:該層不進(jìn)行布線; 。Vertical該層為垂直方向布線; Any該層可以任意方向布線;

26、Clock該層為按一點(diǎn)鐘方向布線; Clock該層為按兩點(diǎn)鐘方向布線; Clock該層為按四點(diǎn)鐘方向布線; Clock該層為按五點(diǎn)鐘方向布線; 45Up該層為向上45 方向布線、 45Down該層為向下 45 方法布線; Fan Out該層以扇形方式布線。 對(duì)于系統(tǒng)默認(rèn)的雙面板情況,一面布線采用 Horizontal 方式另一面采用 Vertical 方式。 5 Routing Corners (拐角)選項(xiàng)區(qū)域設(shè)置 布線的拐角可以有45 拐角、 90 拐角和圓形拐角三種,如圖618所示。 圖 618 拐角設(shè)置 從Style上拉菜單欄中可以選擇拐角的類型。如圖6 16中Setback文本框用于設(shè)

27、定拐角的長(zhǎng)度。 To文本框用于設(shè)置拐角的大小。對(duì)于90 拐角如圖619所示,圓形拐角設(shè)置如圖620所示。 圖 619 90 拐角設(shè)置 圖 620 圓形拐角設(shè)置 6 Routing Via Style (導(dǎo)孔)選項(xiàng)區(qū)域設(shè)置 該規(guī)則設(shè)置用于設(shè)置布線中導(dǎo)孔的尺寸,其界面如圖621所示。 圖 6 21 導(dǎo)孔設(shè)置 可以調(diào)協(xié)的參數(shù)有導(dǎo)孔的直徑via Diameter和導(dǎo)孔中的通孔直徑Via Hole Size ,包括Maximum (最大值)、 Minimum (最小值)和Preferred (最佳值)。設(shè)置時(shí)需注意導(dǎo)孔直徑和通孔直徑的差值不宜過(guò)小,否則將不宜于制板加工。合適的差值在10mil以上。 6.

28、4 阻焊層設(shè)計(jì)規(guī)則 Mask (阻焊層設(shè)計(jì))規(guī)則用于設(shè)置焊盤到阻焊層的距離,有如下幾種規(guī)則。 1 Solder Mask Expansion (阻焊層延伸量)選項(xiàng)區(qū)域設(shè)置 該規(guī)則用于設(shè)計(jì)從焊盤到阻礙焊層之間的延伸距離。在電路板的制作時(shí),阻焊層要預(yù)留一部分空間給焊盤。這個(gè)延伸量就是防止阻焊層和焊盤相重疊,如圖6 22所示 設(shè)置預(yù)為設(shè)置延伸量的大小。4mil,Expansion系統(tǒng)默認(rèn)值為 22 阻焊層延伸量設(shè)置 6 圖 Paste Mask Expansion (表面粘著元件延伸量)選項(xiàng)區(qū)域設(shè)置2 所示,圖中 236 該規(guī)則設(shè)置表面粘著元件的焊盤和焊錫層孔之間的距離,如圖 Expansion設(shè)置

29、項(xiàng)為設(shè)置延伸量的大小。的 6 圖 23 表面粘著元件延伸量設(shè)置 內(nèi)層設(shè)計(jì)規(guī)則6.5 (內(nèi)層設(shè)計(jì))規(guī)則用于多層板設(shè)計(jì)中,有如下幾種設(shè)置規(guī)則。Plane Power Plane Connect Style (電源層連接方式)選項(xiàng)區(qū)域設(shè)置1 電源層連接方式規(guī)則用于設(shè)置導(dǎo)孔到電源層的連接,其設(shè)置界面如圖6 24所示。 24 6 電源層連接方式設(shè)置圖 5圖中共有項(xiàng)設(shè)置項(xiàng),分別是: Conner Style 下拉列表:用于設(shè)置電源層和導(dǎo)孔的連接風(fēng)格。下拉列表中有 3 個(gè)選項(xiàng)可以選擇: Relief Connect (發(fā)散狀連接)、 Direct connect (直接連接)和 No Connect (不連

30、接)。工程制板中多采用發(fā)散狀連接風(fēng)格。 文本框:用于設(shè)置導(dǎo)通的導(dǎo)線寬度。Condctor Width 復(fù)選項(xiàng):用于選擇連通的導(dǎo)線的數(shù)目,可以有 2 條或者 4 Conductors 條導(dǎo)線供選擇。 Air-Gap 文本框:用于設(shè)置空隙的間隔的寬度。 Expansion 文本框:用于設(shè)置從導(dǎo)孔到空隙的間隔之間的距離。 2. Power Plane Clearance (電源層安全距離)選項(xiàng)區(qū)域設(shè)置 該規(guī)則用于設(shè)置電源層與穿過(guò)它的導(dǎo)孔之間的安全距離,即防止導(dǎo)線短路的最小距離,設(shè)置界面如圖6 25所示,系統(tǒng)默認(rèn)值20mil。 圖 6 25 電源層安全距離設(shè)置 3 Polygon Connect st

31、yle (敷銅連接方式)選項(xiàng)區(qū)域設(shè)置 該規(guī)則用于設(shè)置多邊形敷銅與焊盤之間的連接方式,設(shè)置界面如圖6 26所示。 圖 6 26 敷銅連接方式設(shè)置 該設(shè)置對(duì)話框中Connect Style 、 Conductors和Conductor width的設(shè)置與Power Plane Connect Style選項(xiàng)設(shè)置意義相同,在此不同志贅述。 最后可以設(shè)定敷銅與焊盤之間的連接角度,有90angle(90 ) 和45Angle ( 45 )角兩種方式可選。 6.6 測(cè)試點(diǎn)設(shè)計(jì)規(guī)則 Testpiont (測(cè)試點(diǎn)設(shè)計(jì))規(guī)則用于設(shè)計(jì)測(cè)試點(diǎn)的形狀、用法等,有如下幾項(xiàng)設(shè)置。 1 Testpoint Style (測(cè)

32、試點(diǎn)風(fēng)格)選項(xiàng)區(qū)域設(shè)置 所示。 276 該規(guī)則中可以指定測(cè)試點(diǎn)的大小和格點(diǎn)大小等,設(shè)置界面如圖 6 27 測(cè)試點(diǎn)風(fēng)格設(shè)置圖 該設(shè)置對(duì)話框有如下選項(xiàng):文本框?yàn)闇y(cè)試點(diǎn)的導(dǎo)孔的大小,可以Hole Size Size文本框?yàn)闇y(cè)試點(diǎn)的大小, Preferred (最優(yōu)值)。Min 指定(最小值)、 Max (最大值)和 文本框:用于設(shè)置測(cè)試點(diǎn)的網(wǎng)格大小。系統(tǒng)默認(rèn)為Grid Size1mil大小。 Allow testpoint under component 復(fù)選項(xiàng):用于選擇是否允許將測(cè)試點(diǎn)放置在元件下面。復(fù)選項(xiàng)Top 、 Bottom等選擇可以將測(cè)試點(diǎn)放置在哪些層面上。 右邊多項(xiàng)復(fù)選項(xiàng)設(shè)置所允許的測(cè)試

33、點(diǎn)的放置層和放置次序。系統(tǒng)默認(rèn)為所有規(guī)則都選中。 2 Testpoint Usage (測(cè)試點(diǎn)用法)選項(xiàng)區(qū)域設(shè)置 測(cè)試點(diǎn)用法設(shè)置的界面如圖6 28所示。 圖 6 28 測(cè)試點(diǎn)用法設(shè)置 該設(shè)置對(duì)話框有如下選項(xiàng): Allow multiple testpoints on same net復(fù)選項(xiàng):用于設(shè)置是否可以在同一網(wǎng)絡(luò)上允許多個(gè)測(cè)試點(diǎn)存在。 Testpoint 選項(xiàng)區(qū)域中的單選項(xiàng)選擇對(duì)測(cè)試點(diǎn)的處理,可以是Required ( 必須處理 ) 、 Invalid (無(wú)效的測(cè)試點(diǎn))和 Dont care (可忽略的測(cè)試點(diǎn))。 6.7 電路板制板規(guī)則 Manufacturing (電路板制板)規(guī)則用于對(duì)

34、電路板制板的設(shè)置,有如下幾類設(shè)置: 1. Minimum annular Ring (最小焊盤環(huán)寬)選項(xiàng)區(qū)域設(shè)置 電路板制作時(shí)的最小焊盤寬度,即焊盤外直徑和導(dǎo)孔直徑之間的有效期值,系統(tǒng)默認(rèn)值為10 mil。 2 Acute Angle (導(dǎo)線夾角設(shè)置)選項(xiàng)區(qū)域設(shè)置 對(duì)于兩條銅膜導(dǎo)線的交角,不小于90 。 (導(dǎo)孔直徑設(shè)置)選項(xiàng)區(qū)域設(shè)置Hole size 3 該規(guī)則用于設(shè)置導(dǎo)孔的內(nèi)直徑大小。可以指定導(dǎo)孔的內(nèi)直徑的最大值和最小值。 以絕對(duì)尺寸來(lái)設(shè)計(jì),Method下拉列表中有兩種選項(xiàng): AbsoluteMeasurement (以所示采用絕對(duì)尺寸的導(dǎo)孔直徑設(shè)置對(duì)話框如圖6 29Percent以相對(duì)的比

35、例來(lái)設(shè)計(jì)。 mil為單位)。 6 29 導(dǎo)孔直徑設(shè)置對(duì)話框圖 Layers Pais (使用板層對(duì))選項(xiàng)區(qū)域設(shè)置4 對(duì)話框中的在設(shè)計(jì)多層板時(shí),如果使用了盲導(dǎo)孔,就要在這里對(duì)板層對(duì)進(jìn)行設(shè)置。 layers pairs )設(shè)置。復(fù)選取項(xiàng)用于選擇是否允許使用板層對(duì)(種布線規(guī)則進(jìn)行了介紹,在設(shè)計(jì)規(guī)則中介紹了每Protel DXP提供的10本章中,對(duì)它設(shè)計(jì)到條規(guī)則的功能和設(shè)置方法。這些規(guī)則的設(shè)置屬于電路設(shè)計(jì)中的較高級(jí)的技巧, PCB電路。很多算法的知識(shí)。掌握這些規(guī)則的設(shè)置,就能設(shè)計(jì)出高質(zhì)量的 雙面板布線技巧 一 雙面板布線技巧盡由于成本指標(biāo)限制,設(shè)計(jì)人員常常使用雙面板。在當(dāng)今激烈競(jìng)爭(zhēng)的電池供電市場(chǎng)中,技

36、術(shù)方案在尺寸、噪聲和性能方面具有明顯優(yōu)勢(shì),成本壓層) (4層、6層及8管多層板我們將討論自動(dòng)布線在本文中,力卻促使工程師們重新考慮其布線策略,采用雙面板。功能的正確使用和錯(cuò)誤使用,有無(wú)地平面時(shí)電流回路的設(shè)計(jì)策略,以及對(duì)雙面板元件布局的建議。 自動(dòng)布線的優(yōu)缺點(diǎn)以及模擬電路布線的注意事項(xiàng) 設(shè)計(jì)PCB 時(shí),往往很想使用自動(dòng)布線。通常,純數(shù)字的電路板(尤其信號(hào)電平比較低,電路密度比較小時(shí))采用自動(dòng)布線是沒(méi)有問(wèn)題的。但是,在設(shè)計(jì)模擬、混合信號(hào)或高速電路板時(shí),如果采用布線軟件的自動(dòng)布線工具,可能會(huì)出現(xiàn)一些問(wèn)題,甚至很可能帶來(lái)嚴(yán)重的電路性能問(wèn)題。 例如,圖1中顯示了一個(gè)采用自動(dòng)布線設(shè)計(jì)的雙面板的頂層。此雙面

37、板的底層如圖2所示,這些布線層的電路原理圖如圖3a和圖3b所示。設(shè)計(jì)此混合信號(hào)電路板時(shí),經(jīng)仔細(xì)考慮,將器件手工放在板上,以便將數(shù)字和模擬器件分開(kāi)放置。 采用這種布線技術(shù)方案時(shí),有幾個(gè)方面需要注意,但最麻煩的是接地。如果在頂層布地線,則頂層的器件都通過(guò)走線接地。器件還在底層接地,頂層和底層的地線通過(guò)電路板最右側(cè)的過(guò)孔連接。當(dāng)檢查這種布線策略時(shí),首先發(fā)現(xiàn)的弊端是存在多個(gè)地環(huán)路。另外,還會(huì)發(fā)現(xiàn)底層的地線返回路徑被水平信號(hào)線隔斷了。這種接地技術(shù)方案的可取之處是,模擬器件(12位A/D轉(zhuǎn)換器MCP3202和2.5V參考電壓源MCP4125)放在電路板 的最右側(cè),這種布局確保了這些模擬芯片下面不會(huì)有數(shù)字地

38、信號(hào)經(jīng)過(guò)。圖3a和圖3b所示電路的手工布線如圖4、圖5所示。在手工布線時(shí),為確保正確實(shí)現(xiàn)電路,需要遵循一些通用的設(shè)計(jì)準(zhǔn)則:盡量采用地平面作為電流回路;將模擬地平面和數(shù)字地平面分開(kāi);如果地平面被信號(hào)走線隔斷,為降低對(duì)地電流回路的干擾,應(yīng)使信號(hào)走線與地平面垂直;模擬電路盡量靠近電路板邊緣放置,數(shù)字電路盡量靠近電源連接端放置,這樣做可以降低由數(shù)字開(kāi)關(guān)引起的di/dt效應(yīng)。 這兩種雙面板都在底層布有地平面,這種做法是為了方便工程師解決問(wèn)題,使其可快速明了電路板的布線。廠商的演示板和評(píng)估板通常采用這種布線策略。但是,更為普遍的做法是將地平面布在電路板頂層,以降低電磁干擾。 所示電路原理圖設(shè)計(jì)的電路板的頂

39、層3采用自動(dòng)布線為圖1 圖 所示電路原理圖設(shè)計(jì)的電路板的底層3采用自動(dòng)布線為圖2 圖 中布線的電路原理圖5和圖4、圖2、圖1圖3a 圖 中布線的模擬部分電路原理圖4和圖5 3b 圖1、圖2、圖圖 有無(wú)地平面時(shí)的電流回路設(shè)計(jì) 對(duì)于電流回路,需要注意如下基本事項(xiàng): 1. 如果使用走線,應(yīng)將其盡量加粗。上的接地連接如要考慮走線時(shí),設(shè)計(jì)應(yīng)將走線盡量加粗。這是一個(gè)好的經(jīng)驗(yàn)PCB指距離電“末端”法則,但要知道,接地線的最小寬度是從此點(diǎn)到末端的有效寬度,此處 源連接端最遠(yuǎn)的點(diǎn)。 2. 應(yīng)避免地環(huán)路。 6)。3. 如果不能采用地平面,應(yīng)采用星形連接策略 (見(jiàn)圖注意到并非所有器件都有自中,圖通過(guò)這種方法,地電流

40、獨(dú)立返回電源連接端。6條準(zhǔn)則,是可以這樣做5U2是共用回路的。如遵循以下第4條和第己的回路,U1和 的。 數(shù)字電流不應(yīng)流經(jīng)模擬器件。4. 這種現(xiàn)象是由地線的但只是瞬時(shí)的,數(shù)字器件開(kāi)關(guān)時(shí),回路中的數(shù)字電流相當(dāng)大,V = Ldi/dt有效感抗和阻抗引起的。對(duì)于地平面或接地走線的感抗部分,計(jì)算公式為dt是數(shù)字器件的電流變化,是地平面或接地走線的感抗,di其中V是產(chǎn)生的電壓,L是產(chǎn)生的電壓,其中,V是持續(xù)時(shí)間。對(duì)地線阻抗部分的影響,其計(jì)算公式為V= RI, 是由數(shù)字器件引起的電流變化。經(jīng)過(guò)模擬器件的地平I是地平面或接地走線的阻抗,R即信號(hào)的對(duì)地(面或接地走線上的這些電壓變化,將改變信號(hào)鏈中信號(hào)和地之間

41、的關(guān)系 。電壓)5. 高速電流不應(yīng)流經(jīng)低速器件。 與上述類似,高速電路的地返回信號(hào)也會(huì)造成地平面的電壓發(fā)生變化。此干擾的計(jì)算公式和上述相同,對(duì)于地平面或接地走線的感抗,V = Ldi/dt ;對(duì)于地平面或接地走線的阻抗,V = RI 。與數(shù)字電流一樣,高速電路的地平面或接地走線經(jīng)過(guò)模擬器件時(shí), 地線上的電壓變化會(huì)改變信號(hào)鏈中信號(hào)和地之間的關(guān)系。 圖 4 采用手工走線為圖3所示電路原理圖設(shè)計(jì)的電路板的頂層 所示電路原理圖設(shè)計(jì)的電路板的底層3采用手工走線為圖5 圖 布線策略來(lái)處理電流回路星形”“圖 6 如果不能采用地平面,可以采用 的接接地布線策略比圖b)a) 分隔開(kāi)的地平面有時(shí)比連續(xù)的地平面有效

42、,圖 圖7 地策略理想 不管使用何種技術(shù),接地回路必須設(shè)計(jì)為最小阻抗和容抗。6. 如使用地平面,分隔開(kāi)地平面可能改善或降低電路性能,因此要謹(jǐn)慎使用。分7. 7所示。開(kāi)模擬和數(shù)字地平面的有效方法如圖中,精密模擬電路更靠近接插件,但是與數(shù)字網(wǎng)絡(luò)和電源電路的開(kāi)關(guān)電流隔離開(kāi) 7圖的布線也采54了。這是分隔開(kāi)接地回路的非常有效的方法,我們?cè)谇懊嬗懻摰膱D和圖 用了這種技術(shù)。這反映了行業(yè)工程領(lǐng)域中的數(shù)字設(shè)計(jì)人員和數(shù)字電路板設(shè)計(jì)專家在不斷增加,二、而且還但仍然存在,的發(fā)展趨勢(shì)。盡管對(duì)數(shù)字設(shè)計(jì)的重視帶來(lái)了電子產(chǎn)品的重大發(fā)展,模擬和數(shù)字領(lǐng)域的布線策略有一會(huì)一直存在一部分與模擬或現(xiàn)實(shí)環(huán)境接口的電路設(shè)計(jì)。但要獲得更好

43、的結(jié)果時(shí),由于其布線策略不同,些類似之處,簡(jiǎn)單電路布線設(shè)計(jì)就不再是最優(yōu)技術(shù)方案了。本文就旁路電容、電源、地線設(shè)計(jì)、電壓誤差和由PCB布線引起的電磁干擾 (EMI)等幾個(gè)方面,討論模擬和數(shù)字布線的基本相似之處及差別。 模擬和數(shù)字布線策略的相似之處 旁路或去耦電容 在布線時(shí),模擬器件和數(shù)字器件都需要這些類型的電容,都需要靠近其電源引腳連接一個(gè)電容,此電容值通常為0.1mF。系統(tǒng)供電電源側(cè)需要另一類電容,通常此電容值大約為10mF。 這些電容的位置如圖1所示。電容取值范圍為推薦值的1/10至10倍之間。但引腳須較短,且要盡量靠近器件(對(duì)于0.1mF電容)或供電電源(對(duì)于10mF電容)。 在電路板上加

44、旁路或去耦電容,以及這些電容在板上的位置,對(duì)于數(shù)字和模擬設(shè)計(jì)來(lái)說(shuō)都屬于常識(shí)。但有趣的是,其原因卻有所不同。在模擬布線設(shè)計(jì)中,旁路電容通常用于旁路電源上的高頻信號(hào),如果不加旁路電容,這些高頻信號(hào)可能通過(guò)電源引腳進(jìn)入敏感的模擬芯片。一般來(lái)說(shuō),這些高頻信號(hào)的頻率超出模擬器件抑制高頻信號(hào)的能力。如果在模擬電路中不使用旁路電容的話,就可能在信號(hào)路徑上引入噪聲,更嚴(yán)重的情況甚至?xí)鹫駝?dòng)。 圖 1 在模擬和數(shù)字PCB設(shè)計(jì)中,旁路或去耦電容(1mF)應(yīng)盡量靠近器件放置。供電電源去耦電容(10mF)應(yīng)放置在電路板的電源線入口處。所有情況下,這些電容的引腳 都應(yīng)較短 由于這種不恰當(dāng)?shù)呐浜?,使用不同的路線來(lái)布電源

45、線和地線,2 在此電路板上,圖 電路板的電子元器件和線路受電磁干擾的可能性比較大 在此單面板中,到電路板上器件的電源線和地線彼此靠近。此電路板中電源圖3 的可能性中恰當(dāng)。電路板中電子元器件和線路受電磁干擾(EMI)線和地線的配合比圖2 54倍降低了679/12.8倍或約這些電容同樣需要去耦電容,但原因不同。對(duì)于控制器和處理器這樣的數(shù)字器件,電荷庫(kù)。在數(shù)字電路中,執(zhí)行門狀態(tài)的切換通常需要很大的” “微型的一個(gè)功能是用作電荷是有利”“備用電流。由于開(kāi)關(guān)時(shí)芯片上產(chǎn)生開(kāi)關(guān)瞬態(tài)電流并流經(jīng)電路板,有額外的電壓變化太如果執(zhí)行開(kāi)關(guān)動(dòng)作時(shí)沒(méi)有足夠的電荷,的。會(huì)造成電源電壓發(fā)生很大變化。并很可能引起數(shù)字器件中的狀

46、態(tài)機(jī)錯(cuò)誤運(yùn)行。大,會(huì)導(dǎo)致數(shù)字信號(hào)電平進(jìn)入不確定狀態(tài),可采用如流經(jīng)電路板走線的開(kāi)關(guān)電流將引起電壓發(fā)生變化,電路板走線存在寄生電感, 下公式計(jì)算電壓的變化:V = LdI/dt 電流經(jīng)走線的電流變化;dt =電路板走線感抗;其中,V = 電壓的變化;L = dI = 流變化的時(shí)間。電容是或去耦)(因此,基于多種原因,在供電電源處或有源器件的電源引腳處施加旁路 較好的做法。 電源線和地線要布在一起如果電源線和地線配電源線和地線的位置良好配合,可以降低電磁干擾的可能性。設(shè)PCB合不當(dāng),會(huì)設(shè)計(jì)出系統(tǒng)環(huán)路,并很可能會(huì)產(chǎn)生噪聲。電源線和地線配合不當(dāng)?shù)?所示。計(jì)示例如圖2所示的方法,電路板上或電。采用圖369

47、7cm2此電路板上,設(shè)計(jì)出的環(huán)路面積為 路板外的輻射噪聲在環(huán)路中感應(yīng)電壓的可能性可大為降低。 模擬和數(shù)字領(lǐng)域布線策略的不同之處 地平面是個(gè)難題一個(gè)基本的經(jīng)驗(yàn)準(zhǔn)也適用于數(shù)字電路。電路板布線的基本知識(shí)既適用于模擬電路,效)則是使用不間斷的地平面,這一常識(shí)降低了數(shù)字電路中的dI/dt(電流隨時(shí)間的變化數(shù)字和模擬電路的布線技巧基這一效應(yīng)會(huì)改變地的電勢(shì)并會(huì)使噪聲進(jìn)入模擬電路。應(yīng),本相同,但有一點(diǎn)除外。對(duì)于模擬電路,還有另外一點(diǎn)需要注意,就是要將數(shù)字信號(hào)線和地平面中的回路盡量遠(yuǎn)離模擬電路。這一點(diǎn)可以通過(guò)如下做法來(lái)實(shí)現(xiàn):將模擬地平面單獨(dú)連接到系統(tǒng)地連接端,或者將模擬電路放置在電路板的最遠(yuǎn)端,也就是線路的末端

48、。這樣做是為了保持信號(hào)路徑所受到的外部干擾最小。對(duì)于數(shù)字電路就不需要這樣做,數(shù)字電路可容忍地平面上的大量噪聲,而不會(huì)出現(xiàn)問(wèn)題。 圖 4 (a)將數(shù)字開(kāi)關(guān)動(dòng)作和模擬電路隔離,將電路的數(shù)字和模擬部分分開(kāi)。 (b) 要盡可能將高頻和低頻分開(kāi),高頻元件要靠近電路板的接插件 圖5 在PCB上布兩條靠近的走線,很容易形成寄生電容。由于這種電容的存在, 在一條走線上的快速電壓變化,可在另一條走線上產(chǎn)生電流信號(hào) 中的走線可能產(chǎn)生線路感抗和互感。這種寄生如果不注意走線的放置,PCB圖 6 電感對(duì)于包含數(shù)字開(kāi)關(guān)電路的電路運(yùn)行是非常有害的 元件的位置要分隔(非噪聲部分設(shè)計(jì)中,電路的噪聲部分和“)安靜”部分如上所述,

49、在每個(gè)PCB因?yàn)閿?shù)字電路有較大的電壓噪聲,而且對(duì)噪聲不敏感(“開(kāi)。一般來(lái)說(shuō),數(shù)字電路富含”;相反,模擬電路的電壓噪聲容限就小得多。兩者之中,模擬電路對(duì)開(kāi)關(guān)噪噪聲容限) 4所示。聲最為敏感。在混合信號(hào)系統(tǒng)的布線中,這兩種電路要分隔開(kāi),如圖 設(shè)計(jì)產(chǎn)生的寄生元件 PCB設(shè)計(jì)中很容易形成可能產(chǎn)生問(wèn)題的兩種基本寄生元件:寄生電容和寄生電感。PCB在不同的兩放置兩條彼此靠近的走線就會(huì)產(chǎn)生寄生電容??梢赃@樣做:設(shè)計(jì)電路板時(shí),將一條走線放置在另一條走將一條走線放置在另一條走線的上方;或者在同一層,層,(dV/dt)所示。在這兩種走線配置中,一條走線上電壓隨時(shí)間的變化線的旁邊,如圖5電場(chǎng)產(chǎn)生的電流將轉(zhuǎn)化為可能在

50、另一條走線上產(chǎn)生電流。如果另一條走線是高阻抗的,電壓。 快速電壓瞬變最常發(fā)生在模擬信號(hào)設(shè)計(jì)的數(shù)字側(cè)。如果發(fā)生快速電壓瞬變的走線靠近高阻抗模擬走線,這種誤差將嚴(yán)重影響模擬電路的精度。在這種環(huán)境中,模擬電路有兩個(gè)不利的方面:其噪聲容限比數(shù)字電路低得多;高阻抗走線比較常見(jiàn)。 采用下述兩種技術(shù)之一可以減少這種現(xiàn)象。最常用的技術(shù)是根據(jù)電容的方程,改變走線之間的尺寸。要改變的最有效尺寸是兩條走線之間的距離。應(yīng)該注意,變量d在電容方程的分母中,d增加,容抗會(huì)降低??筛淖兊牧硪粋€(gè)變量是兩條走線的長(zhǎng)度。在這種情況下,長(zhǎng)度L降低,兩條走線之間的容抗也會(huì)降低。 另一種技術(shù)是在這兩條走線之間布地線。地線是低阻抗的,而

51、且添加這樣的另外一條走線將削弱產(chǎn)生干擾的電場(chǎng),如圖5所示。 電路板中寄生電感產(chǎn)生的原理與寄生電容形成的原理類似。也是布兩條走線,在不同的兩層,將一條走線放置在另一條走線的上方;或者在同一層,將一條走線放置在另一條的旁邊,如圖6所示。在這兩種走線配置中,一條走線上電流隨時(shí)間的變化 (dI/dt),由于這條走線的感抗,會(huì)在同一條走線上產(chǎn)生電壓;并由于互感的存在,會(huì)在另一條走線上產(chǎn)生成比例的電流。如果在第一條走線上的電壓變化足夠大,干擾可能會(huì)降低數(shù)字但這種現(xiàn)象在并不只是在數(shù)字電路中才會(huì)發(fā)生這種現(xiàn)象,電路的電壓容限而產(chǎn)生誤差。數(shù)字電路中比較常見(jiàn),因?yàn)閿?shù)字電路中存在較大的瞬時(shí)開(kāi)關(guān)電流。 為消除電磁干擾源

52、的潛在噪聲,最好將“安靜”的模擬線路和噪聲I/O端口分開(kāi)。要設(shè)法實(shí)現(xiàn)低阻抗的電源和地網(wǎng)絡(luò),應(yīng)盡量減小數(shù)字電路導(dǎo)線的感抗,盡量降低模擬電路的電容耦合。 結(jié)語(yǔ) 數(shù)字和模擬范圍確定后,謹(jǐn)慎地布線對(duì)獲得成功的PCB至關(guān)重要。布線策略通常作為經(jīng)驗(yàn)準(zhǔn)則向大家介紹,因?yàn)楹茈y在實(shí)驗(yàn)室環(huán)境中測(cè)試出產(chǎn)品的最終成功與否。因此,盡管數(shù)字和模擬電路的布線策略存在相似之處,還是要認(rèn)識(shí)到并認(rèn)真對(duì)待其布線策略的差別。 三、寄生元件危害最大的情況 印刷電路板布線產(chǎn)生的主要寄生元件包括:寄生電阻、寄生電容和寄生電感。例如:PCB的寄生電阻由元件之間的走線形成;電路板上的走線、焊盤和平行走線會(huì)產(chǎn)生寄生電容;寄生電感的產(chǎn)生途徑包括環(huán)路電感、互感和過(guò)孔。當(dāng)將電路原理圖轉(zhuǎn)化為實(shí)際的PCB時(shí),所有這些寄生元件都可能對(duì)電路的有效性產(chǎn)生干擾。本文將對(duì)最棘手的電路板寄生元件類型 寄生電容進(jìn)行量化,并提

溫馨提示

  • 1. 本站所有資源如無(wú)特殊說(shuō)明,都需要本地電腦安裝OFFICE2007和PDF閱讀器。圖紙軟件為CAD,CAXA,PROE,UG,SolidWorks等.壓縮文件請(qǐng)下載最新的WinRAR軟件解壓。
  • 2. 本站的文檔不包含任何第三方提供的附件圖紙等,如果需要附件,請(qǐng)聯(lián)系上傳者。文件的所有權(quán)益歸上傳用戶所有。
  • 3. 本站RAR壓縮包中若帶圖紙,網(wǎng)頁(yè)內(nèi)容里面會(huì)有圖紙預(yù)覽,若沒(méi)有圖紙預(yù)覽就沒(méi)有圖紙。
  • 4. 未經(jīng)權(quán)益所有人同意不得將文件中的內(nèi)容挪作商業(yè)或盈利用途。
  • 5. 人人文庫(kù)網(wǎng)僅提供信息存儲(chǔ)空間,僅對(duì)用戶上傳內(nèi)容的表現(xiàn)方式做保護(hù)處理,對(duì)用戶上傳分享的文檔內(nèi)容本身不做任何修改或編輯,并不能對(duì)任何下載內(nèi)容負(fù)責(zé)。
  • 6. 下載文件中如有侵權(quán)或不適當(dāng)內(nèi)容,請(qǐng)與我們聯(lián)系,我們立即糾正。
  • 7. 本站不保證下載資源的準(zhǔn)確性、安全性和完整性, 同時(shí)也不承擔(dān)用戶因使用這些下載資源對(duì)自己和他人造成任何形式的傷害或損失。

評(píng)論

0/150

提交評(píng)論