數(shù)字電子技術(shù)實驗指導(dǎo)書_第1頁
數(shù)字電子技術(shù)實驗指導(dǎo)書_第2頁
數(shù)字電子技術(shù)實驗指導(dǎo)書_第3頁
數(shù)字電子技術(shù)實驗指導(dǎo)書_第4頁
數(shù)字電子技術(shù)實驗指導(dǎo)書_第5頁
已閱讀5頁,還剩19頁未讀 繼續(xù)免費閱讀

下載本文檔

版權(quán)說明:本文檔由用戶提供并上傳,收益歸屬內(nèi)容提供方,若內(nèi)容存在侵權(quán),請進(jìn)行舉報或認(rèn)領(lǐng)

文檔簡介

1、數(shù)字電子技術(shù)實驗指導(dǎo)書(韶關(guān)學(xué)院自動化專業(yè)用)自動化系2014年1月10日實驗室:信工405數(shù)字電子技術(shù)實驗必讀 本實驗指導(dǎo)書是根據(jù)本科教學(xué)大綱安排的,共計14學(xué)時。第一個實驗為基礎(chǔ)性實驗,第二和第七個實驗為設(shè)計性實驗,其余為綜合性實驗。本實驗采取一人一組,實驗以班級為單位統(tǒng)一安排。 1學(xué)生在每次實驗前應(yīng)認(rèn)真預(yù)習(xí),用自己的語言簡要的寫明實驗?zāi)康?、實驗原理,編寫預(yù)習(xí)報告,了解實驗內(nèi)容、儀器性能、使用方法以及注意事項等,同時畫好必要的記錄表格,以備實驗時作原始記錄。教師要檢查學(xué)生的預(yù)習(xí)情況,未預(yù)習(xí)者不得進(jìn)行實驗。 2學(xué)生上實驗課不得遲到,對遲到者,教師可酌情停止其實驗。 3非本次實驗用的儀器設(shè)備,

2、未經(jīng)老師許可不得任意動用。 4實驗時應(yīng)聽從教師指導(dǎo)。實驗線路應(yīng)簡潔合理,線路接好后應(yīng)反復(fù)檢查,確認(rèn)無誤時才接通電源。5數(shù)據(jù)記錄記錄實驗的原始數(shù)據(jù),實驗期間當(dāng)場提交。拒絕抄襲。6實驗結(jié)束時,不要立即拆線,應(yīng)先對實驗記錄進(jìn)行仔細(xì)查閱,看看有無遺漏和錯誤,再提請指導(dǎo)教師查閱同意,然后才能拆線。 7實驗結(jié)束后,須將導(dǎo)線、儀器設(shè)備等整理好,恢復(fù)原位,并將原始數(shù)據(jù)填入正式表格中,經(jīng)指導(dǎo)教師簽名后,才能離開實驗室。 目錄實驗1 TTL基本邏輯門功能測試實驗2 組合邏輯電路的設(shè)計實驗3 譯碼器及其應(yīng)用實驗4 數(shù)碼管顯示電路及應(yīng)用實驗5 數(shù)據(jù)選擇器及其應(yīng)用實驗6 同步時序邏輯電路分析實驗7 計數(shù)器及其應(yīng)用實驗1

3、 TTL基本邏輯門功能測試一、 實驗?zāi)康?、熟悉數(shù)字電路試驗箱各部分電路的基本功能和使用方法2、熟悉TTL集成邏輯門電路實驗芯片的外形和引腳排列3、掌握實驗芯片門電路的邏輯功能二、 實驗設(shè)備及材料 數(shù)字邏輯電路實驗箱,集成芯片74LS00(四2輸入與非門)、74LS04(六反相器)、74LS08(四2輸入與門)、74LS10(三3輸入與非門)、74LS20(二4輸入與非門)和導(dǎo)線若干。三、 實驗原理1、數(shù)字電路基本邏輯單元的工作原理數(shù)字電路工作過程是數(shù)字信號,而數(shù)字信號是一種在時間和數(shù)量上不連續(xù)的信號。 (1)反映事物邏輯關(guān)系的變量稱為邏輯變量,通常用“0”和“1”兩個基本符號表示兩個對立的離

4、散狀態(tài),反映電路上的高電平和低電平,稱為二值信息。 (2)數(shù)字電路中的二極管有導(dǎo)通和截止兩種對立工作狀態(tài)。三極管有飽和、截止兩種對立的工作狀態(tài)。它們都工作在開、關(guān)狀態(tài),分別用“1” 和“0”來表示導(dǎo)通和斷開的情況。 (3)在數(shù)字電路中,以邏輯代數(shù)作為數(shù)學(xué)工具,采用邏輯分析和設(shè)計的方法來研究電路輸入狀態(tài)和輸出狀態(tài)之間的邏輯關(guān)系,而不必關(guān)心具體的大小。2、TTL集成與非門電路的邏輯功能的測試TTL集成與非門是數(shù)字電路中廣泛使用的一種邏輯門。實驗采用二4輸入與非門74LS20芯片,其內(nèi)部有2個互相獨立的與非門,每個與非門有4個輸入端和1個輸出端。74LS20芯片引腳排列和邏輯符號如圖2-1所示。圖2

5、-1 74LS20芯片引腳排列和邏輯符號與非門的邏輯功能是:“輸入信號只要有低電平,輸出信號為高電平;輸入信號全為高電平,輸出則為低電平”(即有0得1,全1得0)。 在測試與非門的邏輯功能時,輸入端接至邏輯撥位開關(guān),開關(guān)向上為邏輯“1”,相應(yīng)燈亮;開關(guān)向下為邏輯“0”,相應(yīng)燈不亮。輸出端接發(fā)光二極管顯示,亮為邏輯“1”,不亮則為邏輯“0”。四、 實驗內(nèi)容實驗邏輯門集成芯片插在擴(kuò)展板上。芯片Vcc電源為+5V,“GND”為地。74LS20芯片按圖21所示連接,二進(jìn)制的輸入端A、B、C、D接邏輯撥位開關(guān),燈亮為高電平邏輯“1”,燈滅為低電平邏輯“0”,輸出端Y接發(fā)光二極管顯示。按照真值表逐項測試。

6、但是,對于74LS20芯片有4個輸入端的與非門,有16個最小項,根據(jù)與非門的邏輯功能,只要按表21所示的5項進(jìn)行測試,便能判斷與非門的邏輯功能是否正常。表2-1 雙4輸入與非門74LS20功能測試輸入端輸出端ABCDY11110111101111011110同理,測試集成邏輯門芯片74LS00、74LS04、74LS08、74LS10,分別自擬真值表,記錄實驗狀態(tài),總結(jié)各邏輯門的邏輯功能。 五、 預(yù)習(xí)要求(1) 復(fù)習(xí)TTL集成邏輯門的有關(guān)內(nèi)容,認(rèn)真閱讀使用TTL門的注意事項。(2) 了解數(shù)字電路實驗箱的結(jié)構(gòu)、功能及使用方法。(3) 寫出集成芯片74LS00(四2輸入與非門)、74LS04(六反

7、相器)、74LS08(四2輸入與門)、74LS10(三3輸入與非門)、74LS20(二4輸入與非門)的真值表。六、 實驗報告與思考題(1)列表記錄74LS00、74LS04、74LS08、74LS10、74LS20實驗結(jié)果,寫出各芯片的邏輯功能。(2)怎樣判斷門電路邏輯功能是否正常?(3)與非門一個輸入端接連續(xù)脈沖,其余端什么狀態(tài)時允許脈沖通過?什么狀態(tài)時禁止脈沖通過?附:實驗TTL集成芯片引腳排列和邏輯符號實驗2 組合邏輯電路的設(shè)計一、 實驗?zāi)康?、 加深理解組合邏輯電路的特點和一般分析方法。2、 掌握組合邏輯電路的分析方法和設(shè)計方法。二、 實驗設(shè)備及材料數(shù)字邏輯電路實驗箱,集成芯片74LS

8、00(四2輸入與非門)、74LS04(六反相器)、74LS10(三3輸入與非門)、74LS20(二4輸入與非門)和導(dǎo)線若干。三、 實驗原理組合邏輯電路的設(shè)計是指根據(jù)已知條件和所需實現(xiàn)的邏輯功能,設(shè)計出最簡單的邏輯電路圖。設(shè)計思想如圖2-1所示,用門電路設(shè)計組合邏輯電路的步驟為1、 根據(jù)題目邏輯問題的要求,確定輸入變量和輸出變量“0”和“1”的含義,列出真值表。2、 由于真值表寫出邏輯函數(shù)表達(dá)式,或者直接畫出函數(shù)的卡諾圖。3、 對邏輯函數(shù)化簡或變換,得到所需的最簡表達(dá)式。4、 由最簡表達(dá)式用給定的或相應(yīng)的邏輯門構(gòu)成電路,畫出邏輯電路圖。5、 驗證設(shè)計的正確性。圖2-1 組合邏輯電路的設(shè)計思路與步

9、驟四、 實驗內(nèi)容組合邏輯電路的設(shè)計:4位代碼數(shù)字鎖設(shè)計電路。使用最少的與非門、非門設(shè)計一把四位輸入數(shù)字鎖,如圖所示,A,B,C,D為輸入的四個代碼。每把鎖有四位數(shù)字代碼(如0101,1001等)。不開鎖時,既沒有輸入(A,B,C,D均為零),信號輸出為0(Z1=0,Z2=0)。如果輸入代碼符合該鎖的代碼時,鎖才能被打開( Z1=1,Z2=0);如果不符,開鎖時,電路發(fā)出報警信號(Z1=0,Z2=1)。五、 預(yù)習(xí)要求1、 復(fù)習(xí)各種基本門電路的功能。2、 設(shè)計4位代碼數(shù)字鎖設(shè)計電路,要求寫出步驟(真值表、卡諾圖、邏輯表達(dá)式),用實驗給定的集成芯片實現(xiàn)邏輯電路。3、 把所設(shè)計的邏輯電路利用multi

10、sim軟件實現(xiàn)仿真并驗證電路的正確性。實驗3 譯碼器及其應(yīng)用一、 實驗?zāi)康?、 掌握3線-8線譯碼器的邏輯功能。2、 掌握3線-8線譯碼器的應(yīng)用。3、 掌握用中規(guī)模集成芯片74LS138實現(xiàn)邏輯函數(shù)和數(shù)據(jù)分配器的方法。二、 實驗設(shè)備及材料數(shù)字邏輯電路實驗箱,集成芯片74LS20、74LS138三、 實驗原理譯碼器是編碼的逆過程,將二進(jìn)制代碼所表示的信息翻譯出來,稱為譯碼。實現(xiàn)譯碼功能的電路稱為譯碼器。譯碼器在數(shù)字電路中應(yīng)用廣泛,不僅用于代碼轉(zhuǎn)換、終端的數(shù)字顯示,還用于數(shù)據(jù)分配、存儲器尋址和組合控制信號等。常用的譯碼器有二進(jìn)制譯碼器,二十進(jìn)制譯碼器和七段譯碼器。不同的功能可選用不同種類的譯碼器。

11、二進(jìn)制譯碼器是將n位二進(jìn)制代碼譯成電路的2n種輸出狀態(tài)。一般原理如圖3-1所示。圖3-1 譯碼器原理圖中規(guī)模3線8線譯碼器集成芯片74HC138含有輸入使能端,n個輸入端,2n個輸出端。當(dāng)使能輸入端滿足要求時,輸入一組代碼,輸出對應(yīng)十進(jìn)制的只有一個低電平為有效電平,其余的輸出為無效狀態(tài)高電平。每一組輸出所代表的函數(shù)對應(yīng)于n個輸入變量的最小項。二進(jìn)制譯碼器實際上也是負(fù)脈沖輸出的脈沖分配器,若利用使能端中的一個輸入端輸入數(shù)據(jù)信息,器件就稱為一個數(shù)據(jù)分配器(又稱為多路數(shù)據(jù)分配器)。中規(guī)模集成譯碼器74LS138:74LS138是集成3線8線譯碼器,在數(shù)字系統(tǒng)中應(yīng)用比較廣泛。 圖3-2 74LS138

12、譯碼器引腳排列圖圖32是其引腳排列。 其中 A2 、A1 、A0 為地址輸入端,為譯碼輸出端,為使能端。 四、 實驗內(nèi)容1、74LS138譯碼器邏輯功能測試(驗證性實驗)集成芯片74LS138的8腳接地,16腳接電源(+5V),使能端E3接高電平,使能端為低電平,輸出端分別接到8個發(fā)光二極管顯示,以低電平滅燈顯示十進(jìn)制數(shù),輸入端接邏輯撥位開關(guān),輸入二進(jìn)制數(shù)據(jù)。實驗結(jié)果記入表3-1中。表3-1 測試譯碼器74LS138邏輯功能表使能端輸入端輸出A2A1A0111000001000011000101000111001001001011001101001112、 集成芯片74LS138譯碼器的應(yīng)用(

13、設(shè)計性實驗)利用74LS138譯碼器和74LS20實現(xiàn)邏輯函數(shù):利用3線8線譯碼器能夠產(chǎn)生3變量函數(shù)的全部最小項,實現(xiàn)3變量的邏輯函數(shù)。用74LS138實現(xiàn)邏輯函數(shù)。畫出實現(xiàn)電路原理圖,并利用multisim軟件實現(xiàn)仿真,通過實驗進(jìn)行驗證。自擬表格記錄實驗數(shù)據(jù)(表格必須有使能端、輸入端、輸出端的數(shù)據(jù))五、 預(yù)習(xí)要求1、復(fù)習(xí)有關(guān)譯碼器的原理2、根據(jù)實驗任務(wù),畫出所需的實驗線路及記錄表格,實驗前并利用multisim軟件實現(xiàn)仿真六、 實驗報告與思考題1、畫出實驗的原理圖,記錄實驗結(jié)果,進(jìn)行分析和小結(jié)。2、掌握用3線-8線譯碼器實現(xiàn)邏輯函數(shù)的方法。實驗4 數(shù)碼管顯示電路及應(yīng)用一、 實驗?zāi)康?、 熟悉

14、七段共陰、共陽LED數(shù)碼管的結(jié)構(gòu)及其使用方法。2、 熟悉共陰譯碼驅(qū)動電路的原理及使用方法。3、 掌握數(shù)碼顯示電路的應(yīng)用。二、 實驗設(shè)備及材料數(shù)字邏輯電路實驗箱共陰數(shù)碼管,4線七段譯碼/驅(qū)動器74LS48。三、 實驗原理4線七段譯碼/驅(qū)動器是對給定的代碼進(jìn)行翻譯,直觀地用七段顯示數(shù)字。顯示與譯碼是配套使用的。在數(shù)字測量儀表和各種數(shù)字系統(tǒng)中,將數(shù)字量直觀地顯示出來。人們一方面可直接讀取測量和運(yùn)算的結(jié)果;另一方面可用于監(jiān)視數(shù)字系統(tǒng)的工作情況。因此,數(shù)字顯示電路是許多數(shù)字設(shè)備不可缺少的部分。數(shù)字顯示電路通常由譯碼器、驅(qū)動器和顯示器等部分組成的。如圖4-1所示。圖4-1 數(shù)字顯示電路組成方框圖1、 LE

15、D數(shù)碼管數(shù)碼的顯示方式一般有三種:字型重疊顯示式;分段顯示式;點陣顯示式。以分段顯示式應(yīng)用最為普遍。主要器件是七段發(fā)光二極管(LED)顯示器。它可分為兩種形式:一種是共陽極顯示器,另一種是共陰極顯示器。如圖4-2,4-3所示。 (a)七段共陰發(fā)光二極管 (b)共陰引腳圖圖4-2 七段共陰數(shù)碼管(a)七段共陽發(fā)光二極管 (b)共陽引腳圖圖4-3 七段共陽數(shù)碼管 一個數(shù)碼管可以顯示一位09十進(jìn)制數(shù)和一個小數(shù)點。小型數(shù)碼管(0.5英寸和0.36英寸)每段發(fā)光二極管的正向壓降,隨著顯示光(通常為紅、綠、黃、橙色)的顏色不同而略有差別,通常約為22.5V,每個發(fā)光二極管的點亮電流在510mA。LED數(shù)碼

16、管要顯示BCD碼所表示的十進(jìn)制數(shù)字需要有一個專門的譯碼器,該譯碼器不但要有譯碼功能,還要有相當(dāng)?shù)尿?qū)動能力。2、 譯碼驅(qū)動器(1)4線七段顯示共陰極譯碼驅(qū)動器74LS48半導(dǎo)體數(shù)碼管可以用TTL或CMOS集成電路直接驅(qū)動,為此就需要用顯示譯碼器將BCD代碼譯成數(shù)碼管所需的驅(qū)動信號,以便使數(shù)碼管用二進(jìn)制數(shù)字顯示出BCD代碼所表示的數(shù)值。74LS48是BCD輸入,有上拉電阻能夠配合七段發(fā)光二極管工作的4線七段譯碼/驅(qū)動器,它的邏輯符號如圖4-4(b)所示。D、C、B、A是BCD碼的輸入端,Ya,Yb,Yc,Yg,是譯碼輸出,用“1”表示數(shù)碼管中筆段的點亮狀態(tài),用“0”表示數(shù)碼管中筆段的熄滅狀態(tài),譯碼

17、/驅(qū)動器集成芯片引腳排列如圖4-4(a)所示。為試燈端、為滅零輸入端,它們都是低電平有效。當(dāng)為低電平、為高電平時,數(shù)碼管輸出全為1,顯示筆段“”字。當(dāng)為低電平且DCBA為0000時,數(shù)碼管不顯示,處于滅零狀態(tài)。為滅燈輸入/滅零輸出。為滅燈輸入端,當(dāng)是輸出全為零;為滅零輸出端,該器件處于滅零狀態(tài)時,否則,。主要是用來控制相鄰的滅零功能。 (a)引腳排列 (b)邏輯符號圖4-4 4線七段譯碼/驅(qū)動器74LS48的引腳排列和邏輯符號圖4-5 74LS48數(shù)碼管譯碼/驅(qū)動電路圖四、 實驗內(nèi)容74LS48數(shù)碼管譯碼/驅(qū)動器與數(shù)碼管連接功能測試:將74LS48集成芯片的輸入端DCBA(按左高右低)分別接邏

18、輯撥位開關(guān),輸出端分別接共陰數(shù)碼管對應(yīng)的字符。74LS48的3腳、4腳、 5腳接邏輯撥位開關(guān),16腳接電源+5V,8腳接地。數(shù)碼管與74LS48譯碼/驅(qū)動器連接使用時,數(shù)碼管的3腳引線必須接一個100200小電阻再連接到電路的地端,以限制數(shù)碼管工作電流,否則可能會燒壞數(shù)碼管。當(dāng)芯片74LS48的3腳為低電平,4腳和5腳為高電平時,七段數(shù)碼管全亮,用此方法可以檢查譯碼器及數(shù)碼管的好壞。譯碼器輸入二進(jìn)制代碼(00001111)時,3、4、5腳應(yīng)全為高電平。記錄數(shù)碼管中的七段顯示高、低電平和顯示的數(shù)字,將結(jié)果填入表4-1中。表4-1 譯碼/驅(qū)動器74LS48與共陰數(shù)碼管連接功能測試表十進(jìn)制或功能輸入

19、輸出數(shù)碼管顯示記錄試燈LT滅燈RBIDCBABI/RBOYaYbYcYdYeYfYg01100001111111011100011011000021113456789101112131415滅燈0滅測燈011滅零1000000滅五、 預(yù)習(xí)要求1、 復(fù)習(xí)譯碼器和七段發(fā)光二極管的原理2、 熟悉實驗內(nèi)容,繪出譯碼器與數(shù)碼管連接電路3、 將實驗電路利用multisim軟件進(jìn)行仿真。六、 實驗報告與思考題1、 整理實驗電路和實驗數(shù)據(jù),分析實驗結(jié)果,驗證數(shù)碼顯示電路的功能。2、 譯碼器輸出與數(shù)碼管顯示引腳之間為什么要接100200的小電阻?實驗5 數(shù)據(jù)選擇器及其應(yīng)用一、 實驗?zāi)康?、 熟悉數(shù)據(jù)選擇器集成芯

20、片的邏輯功能2、 掌握數(shù)據(jù)選擇器的工作原理3、 掌握用數(shù)據(jù)選擇器構(gòu)成組合邏輯電路、實現(xiàn)邏輯函數(shù)的方法二、 實驗設(shè)備及材料數(shù)字邏輯電路實驗箱,集成芯片74LS151、74LS10三、 實驗原理 數(shù)據(jù)選擇是指通過選擇,把多個通道的數(shù)據(jù)傳送到唯一的公共數(shù)據(jù)通道上去。實現(xiàn)數(shù)據(jù)選擇功能的邏輯電路稱為數(shù)據(jù)選擇器。數(shù)據(jù)選擇器的特點是僅有1個輸出端,而輸入部分有地址輸入端和數(shù)據(jù)輸入端兩部分。它相當(dāng)于一個多輸入的單刀多擲開關(guān),如圖5-1所示。圖中有4路數(shù)據(jù)輸入D0D3,通過選擇控制信號A1、A2(地址碼),從四路數(shù)據(jù)中選中一路數(shù)據(jù)送至數(shù)據(jù)輸出端。圖5-1 4選1數(shù)據(jù)選擇器示意圖8選1數(shù)據(jù)選擇器集成芯片74LS1

21、51:74LS151是一種典型的集成數(shù)據(jù)選擇器。它有3個地址輸入端S2、S1、S0和選通端,有8位數(shù)據(jù)輸入端D0D7,有兩個互補(bǔ)輸出端,分別是同相輸出端Y和反相輸出端。芯片引腳排列如圖5-2所示。圖5-2 74LS151芯片引腳排列四、 實驗內(nèi)容1、測試8選1集成芯片74LS151的邏輯功能(驗證性實驗)在數(shù)字邏輯電路實驗箱的擴(kuò)展板插上芯片74LS151,芯片8腳接地,芯片16腳接電源+5V。輸出端Y接發(fā)光二極管。記錄實驗結(jié)果,將結(jié)果記入表5-1中。表5-1 74LS151邏輯功能測試輸入輸出S2 S1 S0Y1000000010010001101000101011001112 、用芯片74L

22、S151與74LS10實現(xiàn)邏輯函數(shù)(設(shè)計性實驗)要求實現(xiàn),寫出化簡步驟的邏輯表達(dá)式,畫出接線圖,列出測試表格,記錄實驗結(jié)果。五、實驗要求1、復(fù)習(xí)數(shù)據(jù)選擇器理論知識。2、完成實驗內(nèi)容中用數(shù)據(jù)選擇器實現(xiàn)邏輯函數(shù)的電路設(shè)計,畫出接線圖。并利用multisim軟件實現(xiàn)電路的仿真驗證。六、實驗報告與思考題1、分析實驗內(nèi)容,總結(jié)74LS151的邏輯功能,寫出設(shè)計過程,畫出接線圖。2、能否用數(shù)據(jù)選擇器實現(xiàn)全加器功能?畫出74LS153實現(xiàn)全加器的接線圖。3、論證自己設(shè)計各邏輯電路的正確性。實驗6 時序邏輯電路的分析一、實驗?zāi)康?、掌握J(rèn)K觸發(fā)器的邏輯功能、觸發(fā)方式和測試方法2、熟悉集成觸發(fā)器的應(yīng)用。3、掌握

23、同步時序電路的分析方法和功能測試。二、實驗設(shè)備及材料數(shù)字邏輯電路實驗箱,雙JK觸發(fā)器74LS76,74LS08三、實驗原理1、觸發(fā)器是能夠存儲一位二進(jìn)制碼的邏輯電路。它有兩個互補(bǔ)輸出端,其輸出狀態(tài)不僅與輸入狀態(tài)有關(guān),而且還與原先的輸出狀態(tài)有關(guān)。觸發(fā)器有兩個穩(wěn)定狀態(tài),用以表示邏輯狀態(tài)“1”和“0”,在一定的外界信號作用下,可以從一個穩(wěn)定狀態(tài)翻轉(zhuǎn)到另一個穩(wěn)定狀態(tài)。它是一個具有記憶功能的二進(jìn)制信息存儲器件,是構(gòu)成各種時序電路的最基本邏輯單元。2、JK觸發(fā)器 在輸入信號為雙端的情況下,JK觸發(fā)器是功能完善、使用靈活和通用性較強(qiáng)的一種觸發(fā)器。實驗采用74LS76雙JK觸發(fā)器,為下降邊沿觸發(fā)的邊沿觸發(fā)器。

24、引腳排列和邏輯符號如圖6-1所示。JK觸發(fā)器的狀態(tài)方程為: JK觸發(fā)器常被用作緩沖存儲器、移位寄存器和計數(shù)器。 圖6-1 74LS76 JK觸發(fā)器的引腳排列和邏輯符號3、在同步時序邏輯電路中,所有觸發(fā)器都是在同一時鐘信號操作下工作,各個觸發(fā)器的變化都是在同一時刻發(fā)生的。電路圖時鐘方程、激勵方程和輸出方程狀態(tài)方程狀態(tài)表、狀態(tài)圖或時序圖判斷電路邏輯功能1235計算4同步時序邏輯電路的分析步驟:四、實驗內(nèi)容1、JK觸發(fā)器的邏輯功能測試集成芯片74LS76是雙JK下降沿觸發(fā)器,芯片5腳接電源+5V,13腳接地。(1)測試JK觸發(fā)器的復(fù)位、置位功能。 在集成芯片74LS76中,任取一個JK觸發(fā)器, 端接

25、邏輯電平撥位開關(guān),CP接單次脈沖,輸出端和接發(fā)光二極管顯示。要求改變置位端的狀態(tài),觀察輸出端的狀態(tài),記入表6-1中。表6-1 復(fù)位、置位端測試0110(2)JK觸發(fā)器的邏輯功能測試。首先,確定復(fù)位或置位的狀態(tài);其次讓端均置高電平,輸出一個單脈沖CP,原來的輸出發(fā)光管顯示狀態(tài)即轉(zhuǎn)變?yōu)樾聭B(tài)。J,K按表6-2中輸入數(shù)據(jù),測試的狀態(tài),記入表中,說明邏輯功能。JK邏輯功能0001010110011101 表6-2 JK觸發(fā)器的邏輯功能測試2、同步時序邏輯電路功能測試如圖6-2的電路為一般的同步時序電路。F1、F2采用74LS76雙下降沿觸發(fā)器和與門芯片74LS08構(gòu)成電路。完成電路接線,用點動脈沖作為時

26、鐘CP,自擬表格,記錄輸出結(jié)果。寫出電路的驅(qū)動方程、狀態(tài)方程和輸出方程(各觸發(fā)器的初始狀態(tài)均為“0”)。根據(jù)狀態(tài)方程列出狀態(tài)表,畫出時序波形圖。說明電路的邏輯功能。圖6-2同步時序邏輯功能測試電路五、預(yù)習(xí)要求1、復(fù)習(xí)有關(guān)觸發(fā)器的內(nèi)容,熟悉有關(guān)器件的管腳分配。2、列出JK觸發(fā)器實驗數(shù)據(jù)表格,說明其功能。3、參考有關(guān)資料,查閱74LS76的引腳排列及邏輯功能。4、復(fù)習(xí)同步時序邏輯電路的分析過程。5、熟悉實驗內(nèi)容,自擬表格記錄實驗數(shù)據(jù),完成同步時序邏輯電路的分析,并利用multisim軟件實現(xiàn)電路的仿真。六、實驗報告與思考題1、列表整理JK觸發(fā)器實驗結(jié)果,用JK觸發(fā)器特性方程驗證分析。2、集成觸發(fā)器主要有哪幾種?分別采用何種觸發(fā)方式?請列舉說明。3、記錄整理同步時序邏輯電路測試的實驗數(shù)

溫馨提示

  • 1. 本站所有資源如無特殊說明,都需要本地電腦安裝OFFICE2007和PDF閱讀器。圖紙軟件為CAD,CAXA,PROE,UG,SolidWorks等.壓縮文件請下載最新的WinRAR軟件解壓。
  • 2. 本站的文檔不包含任何第三方提供的附件圖紙等,如果需要附件,請聯(lián)系上傳者。文件的所有權(quán)益歸上傳用戶所有。
  • 3. 本站RAR壓縮包中若帶圖紙,網(wǎng)頁內(nèi)容里面會有圖紙預(yù)覽,若沒有圖紙預(yù)覽就沒有圖紙。
  • 4. 未經(jīng)權(quán)益所有人同意不得將文件中的內(nèi)容挪作商業(yè)或盈利用途。
  • 5. 人人文庫網(wǎng)僅提供信息存儲空間,僅對用戶上傳內(nèi)容的表現(xiàn)方式做保護(hù)處理,對用戶上傳分享的文檔內(nèi)容本身不做任何修改或編輯,并不能對任何下載內(nèi)容負(fù)責(zé)。
  • 6. 下載文件中如有侵權(quán)或不適當(dāng)內(nèi)容,請與我們聯(lián)系,我們立即糾正。
  • 7. 本站不保證下載資源的準(zhǔn)確性、安全性和完整性, 同時也不承擔(dān)用戶因使用這些下載資源對自己和他人造成任何形式的傷害或損失。

評論

0/150

提交評論