eda技術與項目訓練-17 試卷答案 -趙蓉_第1頁
eda技術與項目訓練-17 試卷答案 -趙蓉_第2頁
eda技術與項目訓練-17 試卷答案 -趙蓉_第3頁
eda技術與項目訓練-17 試卷答案 -趙蓉_第4頁
eda技術與項目訓練-17 試卷答案 -趙蓉_第5頁
已閱讀5頁,還剩4頁未讀 繼續(xù)免費閱讀

下載本文檔

版權說明:本文檔由用戶提供并上傳,收益歸屬內容提供方,若內容存在侵權,請進行舉報或認領

文檔簡介

1、沙洲職業(yè)工學院 2013 2014 學年 第一學期EDA技術與項目訓練答案課程代號:822115012 試卷編號:17班級: 學號: 姓名: 成績一、單項選擇題:(本大題共15小題,每小題2分,共30分)在每小題列出的四個備選項中只有一個是符合題目要求的,請將其代碼填寫在題后的括號內。錯選、多選或未選均無分。題號123456789101112131415答案AADDCBCCAABDDCC1VHDL常用的庫是 ( A ) A. IEEE        B.STD    

2、0;    C. WORK         D. PACKAGE2. 一個項目的輸入輸出端口是定義在 ( A ) 。 A. 實體中 B. 結構體中 C. 任何位置 D. 進程體 3. VHDL語言中信號定義的位置是 ( D )。 A. 實體中任何位置 B. 實體中特定位置 C. 結構體中任何位置 D. 結構體中特定位置4. 下面數據中屬于位矢量的是 ( D )。A. 4.2 B. 3 C. 1 D. “11011” 5. 可以不必聲明而直接引用的數據類型是 ( C ) 。 A. STD_LOGI

3、C B. STD_LOGIC_VECTOR C. BIT D. 以上均錯誤 6. 如果a=1,b=0,則邏輯表達式(a AND b) OR( NOT b AND a)的值是 ( B )。 A. 0 B. 1 C. 2 D. 不確定 7. VHDL運算符優(yōu)先級的說法正確的是 ( C ) 。 A. 邏輯運算的優(yōu)先級最高 B. 關系運算的優(yōu)先級最高 C. 邏輯運算的優(yōu)先級最低 D. 關系運算的優(yōu)先級最低 8. 不屬于順序語句的是 ( C ) 。 A. IF語句 B. LOOP語句 C. PROCESS語句 D. CASE語句 9. Quartus是哪個公司的軟件 ( A ) 。 A. ALTERA

4、B. ATMEL C. LATTICE D. XILINX 10. 下列那個流程是正確的基于EDA軟件的FPGA / CPLD設計流程: ( A ) 。 A.原理圖/HDL文本輸入功能仿真綜合適配編程下載硬件測試B.原理圖/HDL文本輸入適配綜合功能仿真編程下載硬件測試;C.原理圖/HDL文本輸入功能仿真綜合編程下載適配硬件測試;D.原理圖/HDL文本輸入功能仿真適配編程下載綜合硬件測試11. 下列語句中,不屬于并行語句的是: ( B ) 。 A.進程語句 B.CASE語句 C.元件例化語句 D.WHENELSE語句12. 下面哪一個可以用作VHDL中的合法的實體名 ( D )。A. OR B

5、. VARIABLE C. SIGNAL D. OUT113. 下面哪一個是VHDL中的波形編輯文件的后綴名 ( D )。A. DOC B. BDF C. VHD D. VWF 14 在VHDL的IEEE標準庫中,預定義的標準邏輯數據STD_LOGIC有 ( C )種邏輯值。A 2 B. 3 C. 9 D. 8 15在VHDL中,IF語句中至少應有1個條件句,條件句必須由 ( C ) 表達式構成。A. BIT B. STD_LOGIC C. BOOLEAN D. INTEGER二、問答題(本大題共6小題,每小題3分,共18分)1. VHDL文本編輯中編譯時出現(xiàn)如下的報錯信息Error: VHD

6、L Design File “mux21” must contain an entity of the same name 其錯誤原因是 什么?。答: 設計文件的文件名與實體名不一致。 2SIGNAL E: STD_LOGIC_VECTOR (2 TO 5);SIGNAL Q: STD_LOGIC_VECTOR (9 DOWNTO 2);E<=(2=>1, 4=>0, OTHERS=>1);Q<=(2=>E (2), 4=>E (3), 5=>1, 7=>E (5), OTHERS=>E (4); 請問執(zhí)行完上面程序語句后Q的值等于多

7、少?答:Q的值為: “00101101”3.一個完整的VHDL程序包括哪幾大部份?答:實體(ENTITY)、 結構體(ARCHITECURE)、 配置(CONFIGURATION) 、 庫(LIBRARY) 、 程序包 (PACKAGE) 。4. VHDL文本編輯中編譯時出現(xiàn)如下的報錯信息Error: VHDL syntax error: choice value length must match selector expression value length 其錯誤原因是什么?答:表達式寬度不匹配。 5.用VHDL語言中的并置運算來實現(xiàn):d(2)=c,d(1)=b,d(0)=a。答:d&

8、lt;=c&b&a;6.VHDL的數據對象包括哪些?答:VHDL的數據對象包括常量(constant)、 變量(varuable) 和 信號(signal) ,它們是用來存放各種類型數據的容器。三、VHDL程序填空:(本大題共2小題,每空1分,共20分)1. 下面程序是用CASE語句來實現(xiàn)的四選一的的數據選擇器,試補充完整。LIBRARY IEEE ;USE IEEE. STD_LOGIC_1164 .ALL;ENTITY coder IS PORT (D0,D1,D2,D3: IN STD_LOGIC_VECTOR (3 DOWNTO 0 );A

9、,B: IN STD_LOGIC; Y: OUT STD_LOGIC_VECTOR (3 DOWNTO 0) ;END coder;ARCHITECTURE behav OF CODER IS SIGNAL SEL : STD_LOGIC_VECTOR(1 DOWNTO 0); BEGIN SEL<=A&B ;PROCESS( D0,D1,D2,D3,SEL )BEGINCASE SEL ISWHEN “00”=> Y<=d0;WHEN “01”=> Y<=d1;WHEN “10”=> Y<=d2;WHEN “11”=> Y<=d3

10、;When OTHERS => Y<=”ZZZZ”; END CASE ;END PROCESS;END Behav;2.下面程序是條件信號賦值語句設計的10線-4線的優(yōu)先編碼器,試補充完整。LIBRARY ieee ;USE IEEE. std_logic_1164.ALL; ENTITY EX7 ISPORT ( I : IN Std_logic_Vector (9 downto 0 ); A: OUT Std_logic_Vector (3 Downto 0) );END EX7; ARCHITECTURE arc OF EX7 ISBEGIN A <= “1001”

11、WHEN I(9)=1 ELSE “1000” WHEN I(8)=1 ELSE “0111” WHEN I(7)=1 ELSE “0110” WHEN I(6)=1 ELSE “0101” WHEN I(5)=1 ELSE “0100” WHEN I(4)=1 ELSE “0011” WHEN I(3)=1 ELSE “0010” WHEN I(2)=1 ELSE “0001” WHEN I(1)=1 ELSE “0000” WHEN I(0)=1 ELSE “1001” ;END arc ;四、寫VHDL程序:(32分)1.(10分)試用VHDL語言設計一個三輸入端的與門電路,數據類型統(tǒng)一

12、為std_logic的類型。LIBRARY ieee;USE ieee.std_logic_1164.ALL;ENTITY AGREE IS PORT (A,B,C: IN std_logic; Y:out std_logic);END AGREE; ARCHITECTURE ART OF AGREE ISSignal sel:std_logic_1164(2 downto 0);BEGINSel<=A&B&C;WITH SEL SELECTY<=1 WHEN “111”, 0 WHEN OTHERS;END ART;2.(10分)試用VHDL語言來設計一個3-8譯

13、碼器.LIBRARY ieee;USE ieee.std_logic_1164.ALL;ENTITY decoder3_8 IS PORT (inp: IN std_logic_vector(2 downto 0); outp:out bit_vector(7 downto 0););END decoder3_8; ARCHITECTURE ART OF decoder3_8 ISBEGINprocess(inp)begin CASE INP IS WHEN “000”=>OUTP<=“00000001”; WHEN “001”=>OUTP<=“00000010”; W

14、HEN “010”=>OUTP<=“00000100”; WHEN “011”=>OUTP<=“00001000”; WHEN “100”=>OUTP<=“00010000”; WHEN “101”=>OUTP<=“00100000”; WHEN “110”=>OUTP<=“01000000”; WHEN “111”=>OUTP<=“10000000”; WHEN OTHERS=>OUTP<=“XXXXXXXX”; End CASE;End process;END ART;3.(12分)設計一個帶異步清零的13進制的計數器其中:時鐘信號clk異步復位信號rst輸出端口Qlibrary ieee;use ieee.std_logic_1164.all;use ieee.std_logic_unsigned.all;entity count13 isport(clk,rst:in std_logic;q:buffer std_logic_vector(3 downto 0););end count13; architecture arc of count13 isb

溫馨提示

  • 1. 本站所有資源如無特殊說明,都需要本地電腦安裝OFFICE2007和PDF閱讀器。圖紙軟件為CAD,CAXA,PROE,UG,SolidWorks等.壓縮文件請下載最新的WinRAR軟件解壓。
  • 2. 本站的文檔不包含任何第三方提供的附件圖紙等,如果需要附件,請聯(lián)系上傳者。文件的所有權益歸上傳用戶所有。
  • 3. 本站RAR壓縮包中若帶圖紙,網頁內容里面會有圖紙預覽,若沒有圖紙預覽就沒有圖紙。
  • 4. 未經權益所有人同意不得將文件中的內容挪作商業(yè)或盈利用途。
  • 5. 人人文庫網僅提供信息存儲空間,僅對用戶上傳內容的表現(xiàn)方式做保護處理,對用戶上傳分享的文檔內容本身不做任何修改或編輯,并不能對任何下載內容負責。
  • 6. 下載文件中如有侵權或不適當內容,請與我們聯(lián)系,我們立即糾正。
  • 7. 本站不保證下載資源的準確性、安全性和完整性, 同時也不承擔用戶因使用這些下載資源對自己和他人造成任何形式的傷害或損失。

評論

0/150

提交評論