信息安全導(dǎo)論 CH1_第1頁
信息安全導(dǎo)論 CH1_第2頁
信息安全導(dǎo)論 CH1_第3頁
信息安全導(dǎo)論 CH1_第4頁
信息安全導(dǎo)論 CH1_第5頁
已閱讀5頁,還剩43頁未讀, 繼續(xù)免費(fèi)閱讀

下載本文檔

版權(quán)說明:本文檔由用戶提供并上傳,收益歸屬內(nèi)容提供方,若內(nèi)容存在侵權(quán),請進(jìn)行舉報(bào)或認(rèn)領(lǐng)

文檔簡介

1、信息安全導(dǎo)論 Introduction to Information Security武漢學(xué)院信息系第1章 計(jì)算機(jī)組成原理學(xué)習(xí)要點(diǎn):學(xué)習(xí)要點(diǎn): 計(jì)算機(jī)的硬件組成; 計(jì)算機(jī)的馮.諾依曼體系結(jié)構(gòu); 計(jì)算機(jī)的基本工作過程; 計(jì)算機(jī)的硬件系統(tǒng)和軟件系統(tǒng); 計(jì)算機(jī)的應(yīng)用模式。計(jì)算機(jī)的發(fā)展和硬件組成計(jì)算機(jī)的基本工作過程計(jì)算機(jī)系統(tǒng)第第1章章 計(jì)算機(jī)組成原理計(jì)算機(jī)組成原理1.1 計(jì)算機(jī)的發(fā)展和硬件組成1.1.1 計(jì)算機(jī)的發(fā)展1.1.2 馮.諾依曼體系結(jié)構(gòu)1.1.3 存儲(chǔ)器1.1.4 中央處理器1.1.5 總線1.第一代計(jì)算機(jī)第一代計(jì)算機(jī) (大約從(大約從1946年到年到1959年)年) 第一代計(jì)算機(jī)的硬件主要

2、采用電子管。這時(shí)的計(jì)算機(jī)體積非常龐大,價(jià)格也很高,運(yùn)算速度每秒僅幾千次,使用機(jī)器語言與符號(hào)語言(匯編語言)編寫程序。計(jì)算機(jī)只能在少數(shù)尖端領(lǐng)域中應(yīng)用,主要用于軍事和科學(xué)計(jì)算。1.1 計(jì)算機(jī)的發(fā)展和硬件組成計(jì)算機(jī)的發(fā)展和硬件組成1.1.1 計(jì)算機(jī)的發(fā)展計(jì)算機(jī)的發(fā)展2.第二代計(jì)算機(jī)第二代計(jì)算機(jī) (大約從(大約從1959年到年到1965年)年) 第二代計(jì)算機(jī)的硬件主要采用晶體管,采用磁芯作為存儲(chǔ)器,外部設(shè)備采用磁盤、磁帶,運(yùn)算速度每秒幾十萬次。晶體管的體積較電子管的體積小,體積的縮小及相關(guān)技術(shù)的發(fā)展,帶來了計(jì)算機(jī)運(yùn)算速度的提高,存儲(chǔ)容量的增大,功耗的降低以及可靠性的提髙。在軟件方面提出了操作系統(tǒng)的概念

3、,開始使用FORTRAN、COBOL、Lisp等髙級(jí)程序語言。第二代計(jì)算機(jī)不僅用于科學(xué)計(jì)算,還用于數(shù)據(jù)處理和事務(wù)處理,并逐漸應(yīng)用于工業(yè)控制領(lǐng)域。1.1 計(jì)算機(jī)的發(fā)展和硬件組成計(jì)算機(jī)的發(fā)展和硬件組成1.1.1 計(jì)算機(jī)的發(fā)展計(jì)算機(jī)的發(fā)展3.第三代計(jì)算機(jī)第三代計(jì)算機(jī) (大約從(大約從1965年到年到1971年)年) 第三代計(jì)算機(jī)的硬件主要采用中、小規(guī)模集成電路,用半導(dǎo)體存儲(chǔ)器代替了磁芯存儲(chǔ)器。集成電路是把若干個(gè)元件集成在一個(gè)指關(guān)節(jié)大小的半導(dǎo)體基片上,并進(jìn)行封裝,具有一定功能的電子電路。在這個(gè)時(shí)期計(jì)算機(jī)系統(tǒng)軟件也有了很大發(fā)展,出現(xiàn)了操作系統(tǒng)和結(jié)構(gòu)化程序設(shè)計(jì)的方法。計(jì)算機(jī)向標(biāo)準(zhǔn)化、多樣化和通用化方向發(fā)展

4、,并開始應(yīng)用于各個(gè)領(lǐng)域。1.1 計(jì)算機(jī)的發(fā)展和硬件組成計(jì)算機(jī)的發(fā)展和硬件組成1.1.1 計(jì)算機(jī)的發(fā)展計(jì)算機(jī)的發(fā)展4.第四代計(jì)算機(jī)第四代計(jì)算機(jī) (20世紀(jì)世紀(jì)70年代開始)年代開始) 第四代計(jì)算機(jī)的硬件主要采用大規(guī)模與超大規(guī)模集成電路,可以把整個(gè)處理器制造在一個(gè)指甲大小的芯片上,因此計(jì)算機(jī)的體系結(jié)構(gòu)和構(gòu)成方式有了很大的發(fā)展,出現(xiàn)了個(gè)人計(jì)算機(jī)PC。計(jì)算機(jī)的各種性能都得到了大幅度的提高,運(yùn)算速度從每秒幾百萬次到億萬次以上。操作系統(tǒng)不斷完善,出現(xiàn)了C語言、C+等語言,計(jì)算機(jī)軟件產(chǎn)業(yè)高度發(fā)展,出現(xiàn)了文字處理軟件、電子制表軟件和數(shù)據(jù)庫管理系統(tǒng),計(jì)算機(jī)不斷進(jìn)入人們生產(chǎn)、生活的各個(gè)方面,計(jì)算機(jī)的發(fā)展逐漸進(jìn)入了

5、以計(jì)算機(jī)網(wǎng)絡(luò)為特征的時(shí)代。1.1 計(jì)算機(jī)的發(fā)展和硬件組成計(jì)算機(jī)的發(fā)展和硬件組成1.1.1 計(jì)算機(jī)的發(fā)展計(jì)算機(jī)的發(fā)展內(nèi)存部件:存放數(shù)據(jù)和指令算術(shù)邏輯部件:對數(shù)據(jù)執(zhí)行算術(shù)運(yùn)算和邏 輯運(yùn)算控制部件:控制其他部件的動(dòng)作輸入部件:接收要存儲(chǔ)在內(nèi)存中數(shù)據(jù)輸出部件:把存儲(chǔ)在內(nèi)存中的數(shù)據(jù)打印或 顯示出來1.1 計(jì)算機(jī)的發(fā)展和硬件組成計(jì)算機(jī)的發(fā)展和硬件組成1.1.2 馮馮.諾依曼體系結(jié)構(gòu)諾依曼體系結(jié)構(gòu)馮.諾依曼體系結(jié)構(gòu)圖n存儲(chǔ)器是計(jì)算機(jī)的重要組成部分,分為內(nèi)存(主存)部件和外存(輔存)部件。其功能是存儲(chǔ)信息,保存或“記憶”解題的原始數(shù)據(jù)和解題步驟,均為用0或1表示的二進(jìn)制代碼。n用一個(gè)具有兩種穩(wěn)定狀態(tài)的物理器件

6、表示二進(jìn)制0和1,這種器件稱為存儲(chǔ)單元,它所表示的是二進(jìn)制數(shù)的一位。位(bit)是二進(jìn)制數(shù)的最基本單位,也是存儲(chǔ)器存儲(chǔ)信息的最小單位。這些位被組合成8位字節(jié)(Byte),字節(jié)被組合成字。一個(gè)二進(jìn)制數(shù)由若干位組成,當(dāng)一個(gè)數(shù)作為一個(gè)整體存入或讀出時(shí),這個(gè)數(shù)稱為存儲(chǔ)字。n程序和數(shù)據(jù)以二進(jìn)制的形式存放在存儲(chǔ)體中,它是存儲(chǔ)器的核心部分。為了區(qū)分存儲(chǔ)體中的所有單元,必須將它們逐一編號(hào)。1.1 計(jì)算機(jī)的發(fā)展和硬件組成計(jì)算機(jī)的發(fā)展和硬件組成1.1.3 存儲(chǔ)器存儲(chǔ)器1.1 計(jì)算機(jī)的發(fā)展和硬件組成計(jì)算機(jī)的發(fā)展和硬件組成1.1.3 存儲(chǔ)器存儲(chǔ)器 存儲(chǔ)器有兩種基本的操作:一種是讀操作,一種是寫操作。n讀操作是由中央處

7、理器將地址加載到地址寄存器中,將讀命令加載到讀寫控制線路上,在讀命令的作用下,存儲(chǔ)器將按照地址寄存器中的地址從相應(yīng)的存儲(chǔ)單元中讀出內(nèi)容送到數(shù)據(jù)寄存器中。n寫操作是由中央處理器將地址加載到地址寄存器中,將要寫的數(shù)據(jù)加載到數(shù)據(jù)寄存器中,然后將寫命令加載到讀寫控制線路上,在寫命令的作用下,存儲(chǔ)器將數(shù)據(jù)寫入地址寄存器所指定的對應(yīng)單元中。1.1 計(jì)算機(jī)的發(fā)展和硬件組成計(jì)算機(jī)的發(fā)展和硬件組成1.1.3 存儲(chǔ)器存儲(chǔ)器根據(jù)存儲(chǔ)材料及使用方法不同,存儲(chǔ)器有各種不同的分類方法。隨機(jī)讀寫存儲(chǔ)器( RAM )只讀存儲(chǔ)器(ROM)順序存儲(chǔ)器直接存取存儲(chǔ)器1.按存儲(chǔ)方式分類1.1 計(jì)算機(jī)的發(fā)展和硬件組成計(jì)算機(jī)的發(fā)展和硬件

8、組成1.1.3 存儲(chǔ)器存儲(chǔ)器非永久記憶的存儲(chǔ)器永久記憶性存儲(chǔ)器2.按信息的可保存性分類高速緩沖存儲(chǔ)器主存儲(chǔ)器外存儲(chǔ)器3.按在計(jì)算機(jī)系統(tǒng)中的作用分類1.1 計(jì)算機(jī)的發(fā)展和硬件組成計(jì)算機(jī)的發(fā)展和硬件組成1.1.3 存儲(chǔ)器存儲(chǔ)器n 中央處理器,通常簡稱CPU( Central Processing Unit),是控制器和運(yùn)算器的總稱,主要負(fù)責(zé)指令解釋和執(zhí)行。1. 控制器控制器n 控制器是發(fā)布命令的“決策機(jī)構(gòu)”,即協(xié)調(diào)和指揮整個(gè)計(jì)算機(jī)系統(tǒng)的操作。由于計(jì)算機(jī)的類型不同、功能不同、結(jié)構(gòu)不同以及規(guī)模不同,其控制器也會(huì)有不少差別,但其基本組成是相同的,主要由程序計(jì)數(shù)器、指令寄存器、指令譯碼器、中斷機(jī)構(gòu)、總線控

9、制邏輯等構(gòu)成。1.1 計(jì)算機(jī)的發(fā)展和硬件組成計(jì)算機(jī)的發(fā)展和硬件組成1.1.4 中央處理器中央處理器2.運(yùn)算器運(yùn)算器 n 運(yùn)算器由核心部件,即算術(shù)邏輯部件ALU(Arithmetic Logic Unit)、寄存器(Register)、總線(Bus)等組成。運(yùn)算器就好比一個(gè)由電子線路構(gòu)成的算盤,能進(jìn)行加、減、乘、除等算術(shù)運(yùn)算,還可進(jìn)行與、或、非等邏輯運(yùn)算。考慮到電子器件的特性,計(jì)算機(jī)中通常采用二進(jìn)制數(shù)。二進(jìn)制數(shù)就是以2為基數(shù)來計(jì)數(shù),即逢二進(jìn)一。在二進(jìn)制中只有0和1兩個(gè)獨(dú)立的數(shù)符,而這恰好能夠與電子器件中電壓的高低、脈沖的有無對應(yīng)起來,容易實(shí)現(xiàn)。 1.1 計(jì)算機(jī)的發(fā)展和硬件組成計(jì)算機(jī)的發(fā)展和硬件組

10、成1.1.4 中央處理器中央處理器單總線結(jié)構(gòu)運(yùn)算器雙總線結(jié)構(gòu)運(yùn)算器三總線結(jié)構(gòu)運(yùn)算器計(jì)算機(jī)的運(yùn)算器大體有3種結(jié)構(gòu)形式1.1 計(jì)算機(jī)的發(fā)展和硬件組成計(jì)算機(jī)的發(fā)展和硬件組成1.1.4 中央處理器中央處理器2.運(yùn)算器 (1)單總線結(jié)構(gòu)運(yùn)算器單總線結(jié)構(gòu)運(yùn)算器1.1 計(jì)算機(jī)的發(fā)展和硬件組成計(jì)算機(jī)的發(fā)展和硬件組成1.1.4 中央處理器中央處理器(2)雙)雙總線結(jié)構(gòu)運(yùn)算器總線結(jié)構(gòu)運(yùn)算器1.1 計(jì)算機(jī)的發(fā)展和硬件組成計(jì)算機(jī)的發(fā)展和硬件組成1.1.4 中央處理器中央處理器(3)三)三總線結(jié)構(gòu)運(yùn)算器總線結(jié)構(gòu)運(yùn)算器1.1 計(jì)算機(jī)的發(fā)展和硬件組成計(jì)算機(jī)的發(fā)展和硬件組成1.1.4 中央處理器中央處理器3. CPU的處理速

11、度的處理速度n 大型的計(jì)算機(jī)在設(shè)計(jì)和生產(chǎn)時(shí)是作為一個(gè)整體來考慮的,CPU只是系統(tǒng)的一個(gè)部件。在這樣的計(jì)算機(jī)系統(tǒng)里,通常使用CPU每秒鐘執(zhí)行的機(jī)器指令數(shù)目來量度CPU工作速度。一個(gè)較為傳統(tǒng)的單位是MIPS(百萬條指令/每秒)。當(dāng)然,不同的機(jī)器指令的執(zhí)行時(shí)間并不一定相同,但是MIPS這種描述簡單直觀,也能大致上表示出CPU的主要性能,所以仍然廣泛使用。1.1 計(jì)算機(jī)的發(fā)展和硬件組成計(jì)算機(jī)的發(fā)展和硬件組成1.1.4 中央處理器中央處理器4. CPU基本功能基本功能 (1)指令控制指令控制 程序的順序控制稱為指令控制。由于程序是一個(gè)指令序列,這些指令的順序不能任意顛倒,必須嚴(yán)格按程序規(guī)定的順序進(jìn)行。(

12、2)操作控制操作控制 條指令的功能往往是由若干個(gè)操作信號(hào)的組合來實(shí)現(xiàn)的,因此,CPU管理并產(chǎn)生由內(nèi)存取出的每條指令的操作信號(hào),把各種操作信號(hào)送往相應(yīng)的部件,從而控制這些部件按指令的要求執(zhí)行。1.1 計(jì)算機(jī)的發(fā)展和硬件組成計(jì)算機(jī)的發(fā)展和硬件組成1.1.4 中央處理器中央處理器4. CPU基本功能基本功能 (3)時(shí)間控制時(shí)間控制 對各種操作實(shí)施時(shí)間上的定時(shí)稱為時(shí)間控制。在計(jì)算機(jī)中,各種指令的操作信號(hào)以及一條指令的整個(gè)執(zhí)行過程都受到嚴(yán)格的時(shí)間定時(shí)。(4)數(shù)據(jù)加工數(shù)據(jù)加工 數(shù)據(jù)加工就是對數(shù)據(jù)進(jìn)行算術(shù)運(yùn)算和邏輯運(yùn)算處理并進(jìn)行邏輯測試,例如零值測試、兩個(gè)值的比較等。數(shù)據(jù)加工處理部件由算術(shù)邏輯單元、累加寄存

13、器、數(shù)據(jù)緩沖寄存器和狀態(tài)條件寄存器組成,相對控制器而言,運(yùn)算器接受控制器的命令而進(jìn)行動(dòng)作,即運(yùn)算器所進(jìn)行的全部操作都是由控制器發(fā)出的控制信號(hào)來指揮的。1.1 計(jì)算機(jī)的發(fā)展和硬件組成計(jì)算機(jī)的發(fā)展和硬件組成1.1.4 中央處理器中央處理器5.CPU的基本結(jié)構(gòu)的基本結(jié)構(gòu) 數(shù)據(jù)緩沖寄存器指令寄存器程序計(jì)數(shù)器累加寄存器狀態(tài)條件寄存器地址寄存器1.1 計(jì)算機(jī)的發(fā)展和硬件組成計(jì)算機(jī)的發(fā)展和硬件組成1.1.4 中央處理器中央處理器n 總線是在計(jì)算機(jī)系統(tǒng)各組成部件之間傳送數(shù)據(jù)的一組公共信號(hào)線的集合??偩€可以分為內(nèi)部總線和外部總線。內(nèi)部總線是指在CPU內(nèi)部連接寄存器、運(yùn)算器、控制器進(jìn)行數(shù)據(jù)傳送所使用的總線;外部總

14、線是連接CPU、內(nèi)存、I/O設(shè)備接口各種部件,進(jìn)行信息傳送的總線,也稱為系統(tǒng)總線。1.1 計(jì)算機(jī)的發(fā)展和硬件組成計(jì)算機(jī)的發(fā)展和硬件組成1.1.5 總線總線計(jì)算機(jī)的發(fā)展和硬件組成計(jì)算機(jī)的基本工作過程計(jì)算機(jī)系統(tǒng)內(nèi)容提綱內(nèi)容提綱1.2 計(jì)算機(jī)的基本工作過程1.2.1 指令格式1.2.2 指令尋址方式1.2.3 指令執(zhí)行過程n指令的內(nèi)容由兩部分組成,即操作的性質(zhì)和操作的地址。前者稱為操作碼,后者稱為地址碼。操作碼字段表示指令的操作特性與功能,指出指令所進(jìn)行的操作,如加、減、乘、除、取數(shù)、存數(shù)等,設(shè)計(jì)如下指令操作碼。指令指令操作碼操作碼指令指令操作碼操作碼加法加法001取整取整101減法減法010存數(shù)存

15、數(shù)110乘法乘法011打印打印111除法除法100停機(jī)停機(jī)0001.2 計(jì)算機(jī)的基本工作過程計(jì)算機(jī)的基本工作過程1.2.1 指令格式指令格式指令操作碼1. 二地址指令二地址指令 在二地址指令中將X地址的操作數(shù)與Y地址的操作數(shù)執(zhí)行OPR操作,將結(jié)果數(shù)送于Y地址2.單地址指令單地址指令 為了進(jìn)一步縮短機(jī)器指令碼的長度,以節(jié)省存儲(chǔ)器空間,減少訪問內(nèi)存的次數(shù)。還可以從指令碼中再去掉一個(gè)操作數(shù)地址,結(jié)果在指令碼中僅剩下一個(gè)操作數(shù)地址碼了。但是大多數(shù)運(yùn)算操作必須有兩個(gè)操作數(shù)(二元運(yùn)算),這就可以利用硬件來隱含地提供另一個(gè)操作數(shù)和結(jié)果數(shù)的地址。提供隱含操作數(shù)的硬件稱之為累加器。OPROPRX XY YOPR

16、OPRX X1.2 計(jì)算機(jī)的基本工作過程計(jì)算機(jī)的基本工作過程1.2.1 指令格式指令格式1.立即尋址立即尋址n立即尋址是為一條指令確定一個(gè)操作數(shù)的最簡單方法。在立即尋址方式中,指令的地址碼作為實(shí)際的操作數(shù)。立即的含義是指在同一時(shí)間內(nèi),指令本身被取出來時(shí),操作數(shù)也同時(shí)被取出來了,這個(gè)操作數(shù)立即就可以使用了。2.直接尋址直接尋址n指令中的地址碼就是操作數(shù)的實(shí)際地址,即按照這個(gè)地址能夠從存儲(chǔ)器中直接取得操作數(shù),這樣的尋址方式稱為直接尋址方式。由于在直接尋址方式中給出的操作數(shù)地址與程序本身所在的位置無關(guān),因此又叫絕對尋址方式。1.2 計(jì)算機(jī)的基本工作過程計(jì)算機(jī)的基本工作過程1.2.2 指令尋址方式指令

17、尋址方式3間接尋址間接尋址n在指令中的地址碼不是操作數(shù)的地址,而是存放操作數(shù)地址的內(nèi)存單元地址,這個(gè)地址稱為間接地址。利用間接地址的尋址方式稱為間接尋址方式。1.2 計(jì)算機(jī)的基本工作過程計(jì)算機(jī)的基本工作過程1.2.2 指令尋址方式指令尋址方式八進(jìn)制地址八進(jìn)制地址八進(jìn)制內(nèi)容八進(jìn)制內(nèi)容助記符助記符020250 000CLA021010 010ADD 10 表中列出了由兩條指令組成的一個(gè)簡單程序。下面通過CPU執(zhí)行這一程序的過程,即通過每一條指令取指令階段與執(zhí)行指令階段的分解動(dòng)作,來具體認(rèn)識(shí)每一條指令的指令周期(假定,程序已裝入內(nèi)存中)。1.2 計(jì)算機(jī)的基本工作過程計(jì)算機(jī)的基本工作過程1.2.3 指

18、令執(zhí)行過程指令執(zhí)行過程簡單程序1.取第一條指令CLA程序計(jì)數(shù)器PC的內(nèi)容020被裝入總線地址寄存器;程序計(jì)數(shù)器內(nèi)容加1,變成021,為取下一條指令做好準(zhǔn)備;地址寄存器的內(nèi)容被放到地址總線上,經(jīng)地址總線送到內(nèi)存地址寄存器;所選存儲(chǔ)器單元020中的內(nèi)容經(jīng)過數(shù)據(jù)總線,傳送到數(shù)據(jù)緩沖寄存器;數(shù)據(jù)緩沖寄存器的內(nèi)容經(jīng)數(shù)據(jù)總線傳送到指令寄存器;指令寄存器中的操作碼被譯碼或測試; CPU識(shí)別出指令內(nèi)容是CLA,至此,取指令階段結(jié)束。1.2 計(jì)算機(jī)的基本工作過程計(jì)算機(jī)的基本工作過程1.2.3 指令執(zhí)行過程指令執(zhí)行過程2.執(zhí)行CLA指令階段操作控制器發(fā)送一控制信號(hào)給算術(shù)邏輯運(yùn)算單元ALU;ALU響應(yīng)該控制信號(hào),將

19、累加寄存器的內(nèi)容全部清零,從而執(zhí)行了CLA指令。3.取下一條指令A(yù)DD 該過程與取第一條指令相同;取指結(jié)束后,程序計(jì)數(shù)器的內(nèi)容變成022,指令寄存器中已經(jīng)存好ADD指令并進(jìn)行譯碼。數(shù)據(jù)緩沖寄存器的內(nèi)容經(jīng)數(shù)據(jù)總線傳送到指令寄存器;1.2 計(jì)算機(jī)的基本工作過程計(jì)算機(jī)的基本工作過程1.2.3 指令執(zhí)行過程指令執(zhí)行過程4.執(zhí)行ADD 10指令階段把指令寄存器中的地址碼部分(10)裝入地址寄存器,其中10為內(nèi)存中存放操作數(shù)的地址;把地址寄存器中的操作數(shù)的地址(10)發(fā)送到地址總線上;在存儲(chǔ)器單元10中讀出操作數(shù),假定該數(shù)是8,并經(jīng)過數(shù)據(jù)總線傳送到緩沖寄存器; 執(zhí)行加操作:由數(shù)據(jù)緩沖寄存器得來的操作數(shù)8可

20、送往ALU的一個(gè)輸入端,將等候在累加器內(nèi)的另一個(gè)操作數(shù)(因?yàn)镃LA指令執(zhí)行結(jié)束后累加器內(nèi)容為零)送往ALU的另一個(gè)輸入端,于是ALU將兩數(shù)相加,產(chǎn)生運(yùn)算結(jié)果為0+8 =8。1.2 計(jì)算機(jī)的基本工作過程計(jì)算機(jī)的基本工作過程1.2.3 指令執(zhí)行過程指令執(zhí)行過程計(jì)算機(jī)的發(fā)展和硬件組成計(jì)算機(jī)的基本工作過程計(jì)算機(jī)系統(tǒng)內(nèi)容提綱內(nèi)容提綱1.3 計(jì)算機(jī)系統(tǒng)1.3.1 硬件和軟件1.3.2 應(yīng)用模式1.系統(tǒng)n系統(tǒng)是指由若干個(gè)既相互區(qū)別,又相互聯(lián)系、相互作用、相互影響、相互依存的成分所組成的一個(gè)有機(jī)整體。習(xí)慣把組成計(jì)算機(jī)系統(tǒng)的所有成分分為兩大部分:硬件系統(tǒng)和軟件系統(tǒng)。1.3 計(jì)算機(jī)系統(tǒng)計(jì)算機(jī)系統(tǒng)1.3.1 硬件和

21、軟件硬件和軟件外部存儲(chǔ)器:硬盤、軟件、光盤等輸入設(shè)備:鍵盤、鼠標(biāo)、掃描儀等輸出設(shè)備:顯示器、打印機(jī)、繪圖儀等其他設(shè)備:調(diào)制解調(diào)器等外部設(shè)備運(yùn)算器控制器中央處理器ROMRAM內(nèi)存儲(chǔ)器主機(jī)硬件系統(tǒng)操作系統(tǒng)程序語言處理系統(tǒng)數(shù)據(jù)庫管理系統(tǒng)服務(wù)程序:檢查、診斷、排錯(cuò)系統(tǒng)軟件通用應(yīng)用軟件:如:Office辦公軟件等專用應(yīng)用軟件:用戶程序應(yīng)用軟件軟件系統(tǒng)計(jì)算機(jī)系統(tǒng)1.3 計(jì)算機(jī)系統(tǒng)計(jì)算機(jī)系統(tǒng)1.3.1 硬件和軟件硬件和軟件計(jì)算機(jī)系統(tǒng)2. 硬件n硬件是組成計(jì)算機(jī)的硬件部件的總稱。如前所述,CPU是計(jì)算機(jī)的中樞,負(fù)責(zé)執(zhí)行運(yùn)算和控制系統(tǒng)數(shù)據(jù)處理的全過程。其中,運(yùn)算器用于執(zhí)行算術(shù)運(yùn)算和邏輯運(yùn)算??刂破骺刂婆c協(xié)調(diào)運(yùn)算、存儲(chǔ)、輸入輸出等數(shù)據(jù)處理動(dòng)作的啟動(dòng)和執(zhí)行順序。

溫馨提示

  • 1. 本站所有資源如無特殊說明,都需要本地電腦安裝OFFICE2007和PDF閱讀器。圖紙軟件為CAD,CAXA,PROE,UG,SolidWorks等.壓縮文件請下載最新的WinRAR軟件解壓。
  • 2. 本站的文檔不包含任何第三方提供的附件圖紙等,如果需要附件,請聯(lián)系上傳者。文件的所有權(quán)益歸上傳用戶所有。
  • 3. 本站RAR壓縮包中若帶圖紙,網(wǎng)頁內(nèi)容里面會(huì)有圖紙預(yù)覽,若沒有圖紙預(yù)覽就沒有圖紙。
  • 4. 未經(jīng)權(quán)益所有人同意不得將文件中的內(nèi)容挪作商業(yè)或盈利用途。
  • 5. 人人文庫網(wǎng)僅提供信息存儲(chǔ)空間,僅對用戶上傳內(nèi)容的表現(xiàn)方式做保護(hù)處理,對用戶上傳分享的文檔內(nèi)容本身不做任何修改或編輯,并不能對任何下載內(nèi)容負(fù)責(zé)。
  • 6. 下載文件中如有侵權(quán)或不適當(dāng)內(nèi)容,請與我們聯(lián)系,我們立即糾正。
  • 7. 本站不保證下載資源的準(zhǔn)確性、安全性和完整性, 同時(shí)也不承擔(dān)用戶因使用這些下載資源對自己和他人造成任何形式的傷害或損失。

最新文檔

評論

0/150

提交評論