數(shù)字電子技術(shù)基礎(chǔ)試習(xí)題及答案_第1頁
數(shù)字電子技術(shù)基礎(chǔ)試習(xí)題及答案_第2頁
數(shù)字電子技術(shù)基礎(chǔ)試習(xí)題及答案_第3頁
數(shù)字電子技術(shù)基礎(chǔ)試習(xí)題及答案_第4頁
數(shù)字電子技術(shù)基礎(chǔ)試習(xí)題及答案_第5頁
已閱讀5頁,還剩1頁未讀, 繼續(xù)免費(fèi)閱讀

下載本文檔

版權(quán)說明:本文檔由用戶提供并上傳,收益歸屬內(nèi)容提供方,若內(nèi)容存在侵權(quán),請(qǐng)進(jìn)行舉報(bào)或認(rèn)領(lǐng)

文檔簡介

1、數(shù)字電子技術(shù)基礎(chǔ)試習(xí)題及答案數(shù)字電子技術(shù)基礎(chǔ)試題及答案一、單項(xiàng)選擇題(每小題1分,共10分)1、以下描述一個(gè)邏輯函數(shù)的方法中,()只能唯一表示。A.表達(dá)式B.邏輯圖C.真值表D.波形圖2、在不影響邏輯功能的情況下,CMOS與非門的多余輸入端可()。A.接高電平B接低電平C懸空D.通過電阻接地3、一個(gè)八位二進(jìn)制減法計(jì)數(shù)器,初始狀態(tài)為00000000,問經(jīng)過268個(gè)輸入脈沖后,此計(jì)數(shù)器的狀態(tài)為()。A.11001111B.11110100C.11110010D.111100114、若要將一異或非門當(dāng)作反相器(非門)使用,則輸入端A、B端的連接方式是()。A.A或B中有一個(gè)接“1"B.A或

2、B中有一個(gè)接“0”C.A和B并聯(lián)使用D.不能實(shí)現(xiàn)5、在時(shí)序電路的狀態(tài)轉(zhuǎn)換表中,若狀態(tài)數(shù)N=3,則狀態(tài)變量數(shù)最少為()。A.16B.4C.8D.26、下列幾種TTL電路中,輸出端可實(shí)現(xiàn)線與功能的門電路是()。A.或非門B.與非門C異或門D.OC門7、下列幾種A/D轉(zhuǎn)換器中,轉(zhuǎn)換速度最快的是()。A.并行A/D轉(zhuǎn)換器B.計(jì)數(shù)型A/D轉(zhuǎn)換器C逐次漸進(jìn)型A/D轉(zhuǎn)換器D.雙積分A/D轉(zhuǎn)換器8、存儲(chǔ)容量為8Kx8位的ROM存儲(chǔ)器,其地址線為()條。A.8B.12C.13D.149、4個(gè)觸發(fā)器構(gòu)成的8421BCD碼計(jì)數(shù)器,共有()個(gè)無效狀態(tài)。A.6B.8C.10D.1210、以下哪一條不是消除竟?fàn)幟半U(xiǎn)的措施

3、()。A.接入濾波電路B利用觸發(fā)器C加入選通脈沖D修改邏輯設(shè)計(jì)二、填空題(每空1分,共20分)1、時(shí)序邏輯電路一般由()和()兩分組成。2、多諧振蕩器是一種波形產(chǎn)生電路,它沒有穩(wěn)態(tài),只有兩個(gè)3、數(shù)字電路中的三極管一般工作于區(qū)和區(qū)。4 、四個(gè)邏輯變量的最小項(xiàng)最多有個(gè),任意兩個(gè)最小項(xiàng)之積為。5 、555定時(shí)器是一種用途很廣泛的電路,除了能組成觸發(fā)器、觸發(fā)器和三個(gè)基本單元電路以外,還可以接成各種實(shí)用電路。6、用2048X12的ROM芯片,最多能實(shí)現(xiàn)個(gè)輸入個(gè)輸出的組合邏輯函數(shù)。7、對(duì)于JK觸發(fā)器,若J=K則可完成觸發(fā)器的邏輯功能;若K=J=1,則完成觸發(fā)器的邏輯功能。8、時(shí)序邏輯電路的輸出不僅和有關(guān),

4、而且還與有關(guān)。9、三態(tài)門的輸出狀態(tài)有、低電平、三種狀態(tài)。10、采用ISP技術(shù)的PLD是先裝配,后?11、轉(zhuǎn)換速度|和是衡量A/D轉(zhuǎn)換器和D/A轉(zhuǎn)換器性能優(yōu)劣的主要指標(biāo)。三、簡答題(每小題5分,共15分)1、證明邏輯函數(shù)式:BC?D?D(B?C)(AD?B)?B。?D2、簡述下圖所示組合邏輯電路的功能。ABC&&&Y&3、試述施密特觸發(fā)器和單穩(wěn)態(tài)觸發(fā)器的工作特點(diǎn)。四、分析設(shè)計(jì)題(共30分)1、試列寫下列ROM結(jié)構(gòu)中Y2、Y1、Y0的函數(shù)表達(dá)式,并采用八選一數(shù)據(jù)選擇器74LS152對(duì)Y2、Y1、Y0重新實(shí)現(xiàn)。要求寫出實(shí)現(xiàn)表達(dá)式,并畫出邏輯電路圖。其中,ROM地址譯碼

5、器中,輸入地址選中的列線為高電平。(10分)2、試用JK觸發(fā)器和門電路設(shè)計(jì)一個(gè)十三進(jìn)制的計(jì)數(shù)器,要求體現(xiàn)邏輯抽象、狀態(tài)化簡、狀態(tài)方程、特性方程、驅(qū)動(dòng)方程和輸出方程等中間過程,畫出邏輯電路圖,并檢查所設(shè)計(jì)的電路能否自啟動(dòng)。(20分)參考答案一、單項(xiàng)選擇題。1-5CABBD6-10DACAB二、填空題。1、存儲(chǔ)電路,組合電路2、暫穩(wěn)態(tài)3、截止,飽和4、16,05、施密特,單穩(wěn)態(tài),多諧振蕩器6、11,127、T,T'8、該時(shí)刻輸入變量的取值,電路原來的狀態(tài)9、高電平,高阻態(tài)10、編程11、轉(zhuǎn)換精度三、簡答題1、證明:左邊=BC?D?(B?C)(AD?B)?BC?D?BAD?CAD?CB?B?D右邊2、解:邏輯函數(shù)表達(dá)式:Y?AB?BC?AC真值表:ABC000001010011100101110111Y1111該電路為三人表決電路,只要有2票或3票同意,表決就通過。3、解:施密特觸發(fā)器:(1)輸入信號(hào)從低電平上升的過程中,電路狀態(tài)轉(zhuǎn)換時(shí)對(duì)應(yīng)的輸入電平,與輸入信號(hào)從高電平下降過程中對(duì)應(yīng)的輸入轉(zhuǎn)換電平不同;(2)在電路狀態(tài)轉(zhuǎn)換時(shí),通過電路內(nèi)部的正反饋過程使輸出電壓波形的邊沿變得很陡。單穩(wěn)態(tài)觸發(fā)器:(1)有穩(wěn)態(tài)、暫穩(wěn)態(tài)兩個(gè)狀態(tài);(2)在外界觸發(fā)脈沖作用下,能從穩(wěn)態(tài)翻轉(zhuǎn)到暫

溫馨提示

  • 1. 本站所有資源如無特殊說明,都需要本地電腦安裝OFFICE2007和PDF閱讀器。圖紙軟件為CAD,CAXA,PROE,UG,SolidWorks等.壓縮文件請(qǐng)下載最新的WinRAR軟件解壓。
  • 2. 本站的文檔不包含任何第三方提供的附件圖紙等,如果需要附件,請(qǐng)聯(lián)系上傳者。文件的所有權(quán)益歸上傳用戶所有。
  • 3. 本站RAR壓縮包中若帶圖紙,網(wǎng)頁內(nèi)容里面會(huì)有圖紙預(yù)覽,若沒有圖紙預(yù)覽就沒有圖紙。
  • 4. 未經(jīng)權(quán)益所有人同意不得將文件中的內(nèi)容挪作商業(yè)或盈利用途。
  • 5. 人人文庫網(wǎng)僅提供信息存儲(chǔ)空間,僅對(duì)用戶上傳內(nèi)容的表現(xiàn)方式做保護(hù)處理,對(duì)用戶上傳分享的文檔內(nèi)容本身不做任何修改或編輯,并不能對(duì)任何下載內(nèi)容負(fù)責(zé)。
  • 6. 下載文件中如有侵權(quán)或不適當(dāng)內(nèi)容,請(qǐng)與我們聯(lián)系,我們立即糾正。
  • 7. 本站不保證下載資源的準(zhǔn)確性、安全性和完整性, 同時(shí)也不承擔(dān)用戶因使用這些下載資源對(duì)自己和他人造成任何形式的傷害或損失。

最新文檔

評(píng)論

0/150

提交評(píng)論