模電數(shù)電考研面試總結(jié)_第1頁
模電數(shù)電考研面試總結(jié)_第2頁
模電數(shù)電考研面試總結(jié)_第3頁
模電數(shù)電考研面試總結(jié)_第4頁
模電數(shù)電考研面試總結(jié)_第5頁
已閱讀5頁,還剩4頁未讀, 繼續(xù)免費閱讀

下載本文檔

版權(quán)說明:本文檔由用戶提供并上傳,收益歸屬內(nèi)容提供方,若內(nèi)容存在侵權(quán),請進行舉報或認領(lǐng)

文檔簡介

1、精選優(yōu)質(zhì)文檔-傾情為你奉上1、基爾霍夫定理的內(nèi)容是什么?(仕蘭微電子)2、平板電容公式(C=S/4kd)。(未知)3、最基本的如三極管曲線特性。(未知)4、描述反饋電路的概念,列舉他們的應(yīng)用。(仕蘭微電子) ' a, Y' J' o+ C( 5、負反饋種類(電壓并聯(lián)反饋,電流串聯(lián)反饋,電壓串聯(lián)反饋和電流并聯(lián)反饋);負反 饋的優(yōu)點(降低放大器的增益靈敏度,改變輸入電阻和輸出電阻,改善放大器的線性和非 線性失真,有效地擴展放大器的通頻帶,自動調(diào)節(jié)作用)(未知) ' e+ Q9 s& K( 3 O/ W/ h  C* B6、放大電路的頻率補

2、償?shù)哪康氖鞘裁?,有哪些方法?(仕蘭微電子)7、頻率響應(yīng),如:怎么才算是穩(wěn)定的,如何改變頻響曲線的幾個方法。(未知)8、給出一個查分運放,如何相位補償,并畫補償后的波特圖。(凹凸)9、基本放大電路種類(電壓放大器,電流放大器,互導(dǎo)放大器和互阻放大器),優(yōu)缺 點,特別是廣泛采用差分結(jié)構(gòu)的原因。(未知) / F- / |: r3 e# |1 c10、給出一差分電路,告訴其輸出電壓Y+和Y-,求共模分量和差模分量。(未知) ) n4 ?" R; A; d; W6 z" c3 11、畫差放的兩個輸入管。(凹凸)12、畫出由運放構(gòu)成加法、減法、微分、積分運算的電路原理圖。并畫出一個晶體

3、管級的 運放電路。(仕蘭微電子)13、用運算放大器組成一個10倍的放大器。(未知) & - _, d0 E; Z$ V14、給出一個簡單電路,讓你分析輸出電壓的特性(就是個積分電路),并求輸出端某點 的  rise/fall時間。(Infineon筆試試題) ) 15、電阻R和電容C串聯(lián),輸入電壓為R和C之間的電壓,輸出電壓分別為C上電壓和R上電 壓,要求制這兩種電路輸入電壓的頻譜,判斷這兩種電路何為高通濾波器,何為低通濾 波器。當RC<<T時,給出輸入電壓波形圖,繪制兩種電路的輸出波形圖。(未知) 4 D9 f! g4 ?  k-

4、B  A, 9 A16、有源濾波器和無源濾波器的原理及區(qū)別?(新太硬件)17、有一時域信號S="V0sin"(2pif0t)+V1cos(2pif1t)+V2sin(2pif3t+90),當其通過低通、 帶通、高通濾波器后的信號表示方式。(未知) ( K) Y) ?6 z  |' L( ?18、選擇電阻時要考慮什么?(東信筆試題)19、在CMOS電路中,要有一個單管作為開關(guān)管精確傳遞模擬低電平,這個單管你會用P管 還是N管,為什么?(仕蘭微電子) & |. |& 9 k% V5 o/ P20、給出多個mos管組

5、成的電路求5個點的電壓。(Infineon筆試試題)   V1 S0 D. N  b7 H3 k21、電壓源、電流源是集成電路中經(jīng)常用到的模塊,請畫出你知道的線路結(jié)構(gòu),簡單描述 其優(yōu)缺點。(仕蘭微電子)22、畫電流偏置的產(chǎn)生電路,并解釋。(凹凸) # O4 I4 R8 i( P2 Q) l, 23、史密斯特電路,求回差電壓。(華為面試題) 0 c( / C. B1 O* G2 D24、晶體振蕩器,好像是給出振蕩頻率讓你求周期(應(yīng)該是單片機的,12分之一周期.)  (華為面試題) . B  J% G4 F$ z* L

6、1 7 E5 p25、LC正弦波振蕩器有1、基爾霍夫定理的內(nèi)容是什么?(仕蘭微電子) & |( T. Q8 w9 q, t/ j2、平板電容公式(C=S/4kd)。(未知)3、最基本的如三極管曲線特性。(未知) 1 * f; k: r5 g3 x4、描述反饋電路的概念,列舉他們的應(yīng)用。(仕蘭微電子) * 7 d/ u, T2 F8 l, e' / M5、負反饋種類(電壓并聯(lián)反饋,電流串聯(lián)反饋,電壓串聯(lián)反饋和電流并聯(lián)反饋);負反 饋的優(yōu)點(降低放大器的增益靈敏度,改變輸入電阻和輸出電阻,改善放大器的線性和非 線性失真,有效地擴展放大器的通頻帶,自動調(diào)節(jié)作用)(未知)6、放大電路的

7、頻率補償?shù)哪康氖鞘裁?,有哪些方法?(仕蘭微電子) ; D4 v& b0 o7 S! k+ c7、頻率響應(yīng),如:怎么才算是穩(wěn)定的,如何改變頻響曲線的幾個方法。(未知)8、給出一個查分運放,如何相位補償,并畫補償后的波特圖。(凹凸)9、基本放大電路種類(電壓放大器,電流放大器,互導(dǎo)放大器和互阻放大器),優(yōu)缺 點,特別是廣泛采用差分結(jié)構(gòu)的原因。(未知) 1 i# x0 c5 3 x. j10、給出一差分電路,告訴其輸出電壓Y+和Y-,求共模分量和差模分量。(未知) - 6 g! w: |& x8 F( J( N# ! z11、畫差放的兩個輸入管。(凹凸) 6 r: C &#

8、160;t' e# k; L- 12、畫出由運放構(gòu)成加法、減法、微分、積分運算的電路原理圖。并畫出一個晶體管級的 運放電路。(仕蘭微電子)13、用運算放大器組成一個10倍的放大器。(未知) + p( Y5 v6 e) W14、給出一個簡單電路,讓你分析輸出電壓的特性(就是個積分電路),并求輸出端某點 的  rise/fall時間。(Infineon筆試試題) 4 p/ b0 j* t8 P( Y5 O$ / K15、電阻R和電容C串聯(lián),輸入電壓為R和C之間的電壓,輸出電壓分別為C上電壓和R上電 壓,要求制這兩種電路輸入電壓的頻譜,判斷這兩種電路何為高通濾波器,何為低

9、通濾 波器。當RC<<T時,給出輸入電壓波形圖,繪制兩種電路的輸出波形圖。(未知)16、有源濾波器和無源濾波器的原理及區(qū)別?(新太硬件)   |1 v" U2 p4 R4 v* c7 G2 : F17、有一時域信號S="V0sin"(2pif0t)+V1cos(2pif1t)+V2sin(2pif3t+90),當其通過低通、 帶通、高通濾波器后的信號表示方式。(未知)18、選擇電阻時要考慮什么?(東信筆試題) 2 G& o& Y, N0 B' 19、在CMOS電路中,要有一個單管作為開關(guān)管精確傳遞模擬低電平,

10、這個單管你會用P管 還是N管,為什么?(仕蘭微電子) 3 f+ ?  Y3 i. a. l& 20、給出多個mos管組成的電路求5個點的電壓。(Infineon筆試試題) 0 + b1 f% A3 l* _21、電壓源、電流源是集成電路中經(jīng)常用到的模塊,請畫出你知道的線路結(jié)構(gòu),簡單描述 其優(yōu)缺點。(仕蘭微電子) 6 x( & _  b  U22、畫電流偏置的產(chǎn)生電路,并解釋。(凹凸) 9 R8 J1 u+ l! W& h23、史密斯特電路,求回差電壓。(華為面試題) - r. m4 l8 |2 d! s* L2

11、4、晶體振蕩器,好像是給出振蕩頻率讓你求周期(應(yīng)該是單片機的,12分之一周期.)  (華為面試題) . d& r/ Y/ t. b)   N5 z25、LC正弦波振蕩器有哪幾種三點式振蕩電路,分別畫出其原理圖。(仕蘭微電子) 4 s1 Q- Y; ' b4 w; X26、VCO是什么,什么參數(shù)(壓控振蕩器?) (華為面試題) ) 27、鎖相環(huán)有哪幾部分組成?(仕蘭微電子) # G8 G# U+ W) P! v0 x28、鎖相環(huán)電路組成,振蕩器(比如用D觸發(fā)器如何搭)。(未知) . H" v5 b7 ' B% A29、求鎖

12、相環(huán)的輸出頻率,給了一個鎖相環(huán)的結(jié)構(gòu)圖。(未知) / z- ?* g1 B5 u30、如果公司做高頻電子的,可能還要RF知識,調(diào)頻,鑒頻鑒相之類,不一一列舉。(未知)31、一電源和一段傳輸線相連(長度為L,傳輸時間為T),畫出終端處波形,考慮傳輸線 無損耗。給出電源電壓波形圖,要求繪制終端波形圖。(未知)32、微波電路的匹配電阻。(未知)33、DAC和ADC的實現(xiàn)各有哪些方法?(仕蘭微電子)34、A/D電路組成、工作原理。(未知)27、鎖相環(huán)有哪幾部分組成?(仕蘭微電子)28、鎖相環(huán)電路組成,振蕩器(比如用D觸發(fā)器如何搭)。(未知) $ U0 i( 1 n, M2 ' E9 q+ T2

13、9、求鎖相環(huán)的輸出頻率,給了一個鎖相環(huán)的結(jié)構(gòu)圖。(未知) . K7 ! - : " n30、如果公司做高頻電子的,可能還要RF知識,調(diào)頻,鑒頻鑒相之類,不一一列舉。(未知) 8 O; i( Y; V! i31、一電源和一段傳輸線相連(長度為L,傳輸時間為T),畫出終端處波形,考慮傳輸線 無損耗。給出電源電壓波形圖,要求繪制終端波形圖。(未知) $ Q0 S9 _8 I# F) c+ C4 ; N' b/ N5 J32、微波電路的匹配電阻。(未知)33、DAC和ADC的實現(xiàn)各有哪些方法?(仕蘭微電子)34、A/D電路組成、工作原理。(未知)  1、同步電路和異步電路的

14、區(qū)別是什么?(仕蘭微電子)4、什么是Setup 和Holdup時間?(漢王筆試)5、setup和holdup時間,區(qū)別.(南山之橋) 7 y% s; D! X/ ?6、解釋setup time和hold time的定義和在時鐘信號延遲時的變化。(未知)8、說說對數(shù)字邏輯中的競爭和冒險的理解,并舉例說明競爭和冒險怎樣消除。(仕蘭微 電子)12、IC設(shè)計中同步復(fù)位與 異步復(fù)位的區(qū)別。(南山之橋) ) 13、MOORE 與 MEELEY狀態(tài)機的特征。(南山之橋) $ S. b* N8 ' Y0 K* : V14、多時域設(shè)計中,如何處理信號跨時域。(南山之橋) . N/ N; O. F3 C.

15、 s- A15、給了reg的setup,hold時間,求中間組合邏輯的delay范圍。(飛利浦大唐筆試)Delay < period - setup hold , U: n: e8 R; c+ P0 w4 u16、時鐘周期為T,觸發(fā)器D1的建立時間最大為T1max,最小為T1min。組合邏輯電路最大延 5 Z  X  F' t/ |; U9 d) w遲為T2max,最小為T2min。問,觸發(fā)器D2的建立時間T3和保持時間應(yīng)滿足什么條件。(華 ' 6 C2 9 T; Y為)46、畫出DFF的結(jié)構(gòu)圖,用VERILOG實現(xiàn)之。(威盛)47

16、、畫出一種CMOS的D鎖存器的電路圖和版圖。(未知)48、D觸發(fā)器和D鎖存器的區(qū)別。(新太硬件面試) 5 z) d2 & A; J! Z5 t49、簡述LATCH和FILP-FLOP的異同。(未知)50、LATCH和DFF的概念和區(qū)別。(未知) ' P0 Z; a* X2 3 t1 t+ F  u7 L51、LATCH與REGISTER的區(qū)別,為什么現(xiàn)在多用REGISTER.行為級描述中LATCH如何產(chǎn)生的。 ; a, P7 T6 G( X& m  y, f# f, i(南山之橋) % l* S0 a8 r2 H( H 

17、 R1 U52、用D觸發(fā)器做個二分顰的電路.又問什么是狀態(tài)圖。(華為)53、請畫出用D觸發(fā)器實現(xiàn)2倍分頻的邏輯電路?(漢王筆試)54、怎樣用D觸發(fā)器、與或非門組成二分頻電路?(東信筆試) " r6 Z* N5 % ?6 n  I! d55、HOW MANY FLIP-FLOP CIRCUITS ARE NEEDED TO DIVIDE BY 16?  (INTEL) 16分頻? 56、用FILP-FLOP和LOGIC-GATE設(shè)計一個1位加法器,輸入CARRYIN和CURRENT-STAGE,輸出CARRYOUT和NEXT-STAGE

18、. (未知)57、用D觸發(fā)器做個4進制的計數(shù)。(華為) " v4 s6 w  U; M) o8 |; |! ) E58、實現(xiàn)N位JOHNSON COUNTER,N="5"。(南山之橋)59、用你熟悉的設(shè)計方式設(shè)計一個可預(yù)置初值的7進制循環(huán)計數(shù)器,15進制的呢?(仕蘭微電子) / _2 + A3 D1 K; ?" E60、數(shù)字電路設(shè)計當然必問VERILOG/VHDL,如設(shè)計計數(shù)器。(未知)61、BLOCKING NONBLOCKING 賦值的區(qū)別。(南山之橋65、請用HDL描述四位的全加法器、5分頻電路。(仕蘭微電子)66、用VERIL

19、OG或VHDL寫一段代碼,實現(xiàn)10進制計數(shù)器。(未知)67、用VERILOG或VHDL寫一段代碼,實現(xiàn)消除一個GLITCH。(未知)68、一個狀態(tài)機的題目用VERILOG實現(xiàn)(不過這個狀態(tài)機畫的實在比較差,很容易誤解的)。(威盛VIA 2003.11.06 上海筆試試題)69、描述一個交通信號燈的設(shè)計。(仕蘭微電子) / W* p7 + a2 S+ P2 u+ F, u70、畫狀態(tài)機,接受1,2,5分錢的賣報機,每份報紙5分錢。(揚智電子筆試) 71、設(shè)計一個自動售貨機系統(tǒng),賣SODA水的,只能投進三種硬幣,要正確的找回錢數(shù)。       (1)畫出FS

20、M(有限狀態(tài)機);(2)用VERILOG編程,語法要符合FPGA設(shè)計的要求。(未知) 4 x9 b2 m' a0 b72、設(shè)計一個自動飲料售賣機,飲料10分錢,硬幣有5分和10分兩種,并考慮找零:(1)畫出FSM(有限狀態(tài)機);(2)用VERILOG編程,語法要符合FPGA設(shè)計的要求;(3)設(shè)計工程中可使用的工具及設(shè)計大致過程。(未知)73、畫出可以檢測10010串的狀態(tài)圖,并VERILOG實現(xiàn)之。(威盛) 3 m' e" 4 E. D* c9 M74、用FSM實現(xiàn)的序列檢測模塊。(南山之橋) , Z, r$ x7 S" F& D( Z3 ! t2

21、BA為輸入端,B為輸出端,如果A連續(xù)輸入為1101則B輸出為1,否則為0。例如A: .        B: ,     請畫出STATE MACHINE;請用RTL描述其STATE MACHINE。(未知) 6 _3 a: A+ E( W4 y0 Z/ B( a' X75、用VERILOG/VDDL檢測STREAM中的特定字符串(分狀態(tài)用狀態(tài)機寫)。(飛利浦大唐筆試)76、用VERILOG/VHDL寫一個FIFO控制器(包括空,滿,半滿信號)。(飛利浦大唐筆試)77、現(xiàn)有一用戶需要一種集成電路產(chǎn)品,要求該產(chǎn)品能夠?qū)崿F(xiàn)如下功能:

22、Y="LNX",其中,X + c, m6 B; O0 # v; p0 _3 W0 d  M! Q為4位二進制整數(shù)輸入信號。Y為二進制小數(shù)輸出,要求保留兩位小數(shù)。電源電壓為35V假 0 C# W) M0 |$ c設(shè)公司接到該項目后,交由你來負責(zé)該產(chǎn)品的設(shè)計,試討論該產(chǎn)品的設(shè)計全程。(仕蘭微 0 t2 x! 3 T6 Q電子)78、SRAM,F(xiàn)ALSH MEMORY,及DRAM的區(qū)別?(新太硬件面試) ! ( K+ 7 _$ m3 z( z6 B- Y9 g79、給出單管DRAM的原理圖(西電版數(shù)字電子技術(shù)基礎(chǔ)作者楊頌華、馮毛官205頁圖14B),問你有什么

23、辦法提高REFRESH TIME,總共有5個問題,記不起來了。(降低溫度,增大電容存儲容量)(INFINEON筆試) ! X0 x1 E  1 1 P9 K$ 80、PLEASE DRAW SCHEMATIC OF A COMMON SRAM CELL WITH 6 TRANSISTORS,POINT OUT  / N% k, g; r$ g9 g* WHICH NODES CAN STORE DATA AND WHICH NODE IS WORD LINE CONTROL? (威盛筆試題CIRCUIT DESIGN-BEIJING-03.11.09)

24、3、什么叫做OTP片、掩膜片,兩者的區(qū)別何在?(仕蘭微面試題目), , q6 z% k. g  B; Y% c4、你知道的集成電路設(shè)計的表達方式有哪幾種?(仕蘭微面試題目)2 D/ % f8 z. 5、描述你對集成電路設(shè)計流程的認識。(仕蘭微面試題目)6、簡述FPGA等可編程邏輯器件設(shè)計流程。(仕蘭微面試題目)0 v- N- V8 d, O* i  g$ f, s7、IC設(shè)計前端到后端的流程和EDA工具。(未知)! v2 d* l- S. n2 ; p0 Y. l8、從RTL SYNTHESIS到TAPE OUT之間的設(shè)計FLOW,并列出其中各步使用的T

25、OOL.(未知)* K. f9 e2 B$ m- B9、ASIC的DESIGN FLOW。(威盛VIA 2003.11.06 上海筆試試題)10、寫出ASIC前期設(shè)計的流程和相應(yīng)的工具。(威盛)F12、請簡述一下設(shè)計后端的整個流程?(仕蘭微面試題目): s& N  A; c1 f; ' t3 ?5 M13、是否接觸過自動布局布線?請說出一兩種工具軟件。自動布局布線需要哪些基本元素?(仕蘭微面試題目)% 8 Y$ l5 8 x/ m: m' i14、描述你對集成電路工藝的認識。(仕蘭微面試題目)15、列舉幾種集成電路典型工藝。工藝上常提到0.25,0.

26、18指的是什么?(仕蘭微面試題目)5 b# K. G9 S( A9 u8 0 |16、請描述一下國內(nèi)的工藝現(xiàn)狀。(仕蘭微面試題目)17、半導(dǎo)體工藝中,摻雜有哪幾種方式?(仕蘭微面試題目)18、描述CMOS電路中閂鎖效應(yīng)產(chǎn)生的過程及最后的結(jié)果?(仕蘭微面試題目)19、解釋LATCH-UP現(xiàn)象和ANTENNA EFFECT和其預(yù)防措施.(未知)2 k  d0 L0 ! ; , n; : C( M20、什么叫LATCHUP?(科廣試題)21、什么叫窄溝效應(yīng)? (科廣試題)H22、什么是NMOS、PMOS、CMOS?什么是增強型、耗盡型?什么是PNP、NPN?他們有什么差. t!

27、x9 c+ D" i5 E別?(仕蘭微面試題目)7 q5 V: |+ y  8 y9 g0 v: o; z23、硅柵COMS工藝中N阱中做的是P管還是N管,N阱的阱電位的連接有什么要求?(仕蘭微面試題目)( _5 n& 8 b/ Y& x9 a3 24、畫出CMOS晶體管的CROSS-OVER圖(應(yīng)該是縱剖面圖),給出所有可能的傳輸特性和轉(zhuǎn); W% R. M9 % Y1 Y: e# L移特性。(INFINEON筆試試題)25、以INTERVER為例,寫出N阱CMOS的PROCESS流程,并畫出剖面圖。(科廣試題)* 26、PLEASE EXPLAI

28、N HOW WE DESCRIBE THE RESISTANCE IN SEMICONDUCTOR. COMPARE THE RESISTANCE OF A METAL,POLY AND DIFFUSION IN TRANDITIONAL CMOS PROCESS.(威盛筆試題CIRCUIT DESIGN-BEIJING-03.11.09)$ f, b; n6 o8 0 e! B2 X27、說明MOS一半工作在什么區(qū)。(凹凸的題目和面試)28、畫P-BULK 的NMOS截面圖。(凹凸的題目和面試); n! t+ _1 ?" d* U" W) y29、寫SCHEMATIC N

29、OTE(?), 越多越好。(凹凸的題目和面試)30、寄生效應(yīng)在IC設(shè)計中怎樣加以克服和利用。(未知)31、太底層的MOS管物理特*覺一般不大會作為筆試面試題,因為全是微電子物理,公3 E+ B7 A3 t& L7 Q5 q+ L0 p, V7 I1 |式推導(dǎo)太羅索,除非面試出題的是個老學(xué)究。IC設(shè)計的話需要熟悉的軟件: CADENCE,8 b7 c) m* F; Q8 R: J6 U( $ SYNOPSYS, AVANT,UNIX當然也要大概會操作。+ m* M; L1 m1 G9 K& a5 p$ V/ F, P32、UNIX 命令CP -R, RM,UNAME。(揚智電子筆

30、試)* o5 h7 J  1 $ m! P. n5 5 Y: Q$ v- G  3 P_、簡單描述一個單片機系統(tǒng)的主要組成模塊,并說明各模塊之間的數(shù)據(jù)流流向和控制流( r+ q! r6 Z6 Q3 a流向。簡述單片機應(yīng)用系統(tǒng)的設(shè)計原則。(仕蘭微面試題目)* ( Q: r, N" w  ?2、畫出8031與2716(2K*8ROM)的連線圖,要求采用三-八譯碼器,8031的P2.5,P2.4和* L2 w4 W  " I2 Z+ N/ x) OP2.3參加譯碼,基本地址范圍為3000H-3FFFH

31、。該2716有沒有重疊地址?根據(jù)是什么?若" x  C( c- x7 t9 F8 A4 J有,則寫出每片2716的重疊地址范圍。(仕蘭微面試題目)3、用8051設(shè)計一個帶一個8*16鍵盤加驅(qū)動八個數(shù)碼管(共陽)的原理圖。(仕蘭微面試: t" K# 9 N" |題目)$ ?6 ?- m) b8 P) C  v4 U4、PCI總線的含義是什么?PCI總線的主要特點是什么?(仕蘭微面試題目)5、中斷的概念?簡述中斷的過程。(仕蘭微面試題目)0 _2 & v' b6 . v4 v1 h8 J! v6、如單片機中斷幾個

32、/類型,編中斷程序注意什么問題;(未知)7、要用一個開環(huán)脈沖調(diào)速系統(tǒng)來控制直流電動機的轉(zhuǎn)速,程序由8051完成。簡單原理如* 5 E* _+ m" i( O$ q6 I0 7 w" j下:由P3.4輸出脈沖的占空比來控制轉(zhuǎn)速,占空比越大,轉(zhuǎn)速越快;而占空比由K7-K0八個開關(guān)來設(shè)置,直接與P1口相連(開關(guān)撥到下方時為"0",撥到上方時為"1",組成一個八位二進制數(shù)N),要求占空比為N/256。 (仕蘭微面試題目)% O0 l# ) " J# O% C( * d 下面程序用計數(shù)法來實現(xiàn)這一功能,請將空余部分添完整。 MOV P

33、1,#0FFH( B, a# w  N6 e' 5 c7 n" m LOOP1 :MOV R4,#0FFH - MOV R3,#00H8 Q$ S( w0 L3 F4 r6 x8 t6 P LOOP2 :MOV A,P1 - SUBB A,R3 JNZ SKP18 l8 q/ Y- i7 R1 v" x4 Q$ F -& e$ Z9 S8 Y6 w. u SKP1:MOV C,70H8 5 a: G2 Y$ r MOV P3.4,C ACALL DELAY :此延時子程序略 - -$ U3 G2 C8 c2 K+ w AJMP LOOP1

34、9 k5 C* . % j( H  h# N3 M, S8、單片機上電后沒有運轉(zhuǎn),首先要檢查什么?(東信筆試題)10、如果簡歷上還說做過CPU之類,就會問到諸如CPU如何工作,流水線之類的問題。(未知)11、計算機的基本組成部分及其各自的作用。(東信筆試題)12、請畫出微機接口電路中,典型的輸入設(shè)備與微機接口邏輯示意圖(數(shù)據(jù)接口、控制接; W' w: f1 U8 ?  p8 e4 i口、所存器/緩沖器)。 (漢王筆試)13、CACHE的主要部分什么的。(威盛VIA 2003.11.06 上海筆試試題)3 g9 : u1 U, 14、同步異步傳輸?shù)?/p>

35、差異(未知)7 t# j9 R. U: . n- r8 x: B* s15、串行通信與同步通信異同,特點,比較。(華為面試題)_1 I8 H1 v8 / G3 6 G& q信號與系統(tǒng)9 m8 E0 H- D0 a; r/ G1、的話音頻率一般為3003400HZ,若對其采樣且使信號不失真,其最小的采樣頻率應(yīng)為多大?若采用8KHZ的采樣頻率,并采用8BIT的PCM編碼,則存儲一秒鐘的信號數(shù)據(jù)量有多9 B0 T' q: * _  v1 ?. / c6 : H大?(仕蘭微面試題目)2 # Z/ T3 o7 K2 Q2、什么耐奎斯特定律,怎么由模擬信號轉(zhuǎn)為數(shù)字信號。

36、(華為面試題)- v2 G: B2 R4 Y# v0 X/ g3、如果模擬信號的帶寬為 5KHZ,要用8K的采樣率,怎么辦? (LUCENT) 兩路?+ k3 G$ _4 ) f1 M; H4、信號與系統(tǒng):在時域與頻域關(guān)系。(華為面試題)/ J" a% X* Y6 ?; s5、給出時域信號,求其直流分量。(未知)% V6 r& ?8 J$ i. G$ Z6、給出一時域信號,要求(1)寫出頻率分量,(2)寫出其傅立葉變換級數(shù);(3)當波形經(jīng)過低通濾波器濾掉高次諧波而只保留一次諧波時,畫出濾波后的輸出波形。(未知)! E6 M# 5 L' t" Y9 g/ v-

37、 P7、SKETCH 連續(xù)正弦信號和連續(xù)矩形波(都有圖)的傅立葉變換。(INFINEON筆試試題)% c  ( z8 C# e6 N, |; s8、拉氏變換和傅立葉變換的表達式及聯(lián)系。(新太硬件面題)_DSP、嵌入式、軟件等3 F+ V( p: d+ u$ q0 R! " 1、請用方框圖描述一個你熟悉的實用數(shù)字信號處理系統(tǒng),并做簡要的分析;如果沒有,3 o# : d! / j! Y. B8 w* a1 V也可以自己設(shè)計一個簡單的數(shù)字信號處理系統(tǒng),并描述其功能及用途。(仕蘭微面試題: P" J  u- B+ 3 q/ o目)2、數(shù)字濾波

38、器的分類和結(jié)構(gòu)特點。(仕蘭微面試題目)3、IIR,F(xiàn)IR濾波器的異同。(新太硬件面題)4、拉氏變換與Z變換公式等類似東西,隨便翻翻書把如.H(N)=-A*H(N-1)+B*(N) A.求H7 L  j& I0 p- $ q& e0 (N)的Z變換;B.問該系統(tǒng)是否為穩(wěn)定系統(tǒng);C.寫出FIR數(shù)字濾波器的差分方程;(未知); 5、DSP和通用處理器在結(jié)構(gòu)上有什么不同,請簡要畫出你熟悉的一種DSP結(jié)構(gòu)圖。(信威DSP軟件面試題)' d4 k6 N3 q) s& t# e3 N* D6、說說定點DSP和浮點DSP的定義(或者說出他們的區(qū)別)(信威DS

39、P軟件面試題): s& G4 K2 |, T; ?/ 7、說說你對循環(huán)尋址和位反序?qū)ぶ返睦斫?(信威DSP軟件面試題)8、請寫出【8,7】的二進制補碼,和二進制偏置碼。用Q15表示出0.5和0.5.(信威- z; C$ d" b5 bDSP軟件面試題)9、DSP的結(jié)構(gòu)(哈佛結(jié)構(gòu));(未知)& " f8 5 f4 A6 ! 10、嵌入式處理器類型(如ARM),操作系統(tǒng)種類(VXWORKS,UCOS,WINCE,LINUX),操作系3 S& d, U- % s# s7 u9 b8 2 c0 b統(tǒng)方面偏CS方向了,在CS篇里面講了;(未知)11、有一個LD

40、O芯片將用于對手機供電,需要你對他進行評估,你將如何設(shè)計你的測試項3 x7 n) Q. ?7 r  F# J0 y4 S  e$ W目? 12、某程序在一個嵌入式系統(tǒng)(200M CPU,50M SDRAM)中已經(jīng)最優(yōu)化了,換到零一個系7 h8 " B2 a) x- o" x統(tǒng)(300M CPU,50M SDRAM)中是否還需要優(yōu)化? (INTEL)13、請簡要描述HUFFMAN編碼的基本原理及其基本的實現(xiàn)方法。(仕蘭微面試題目)% , f6 w% d! e2 Z# u14、說出OSI七層網(wǎng)絡(luò)協(xié)議中的四層(任意四層)。(仕蘭微面試題目)

41、5 n/ I+ t2 R1 ; p. t% h* G15、A) (仕蘭微面試題目)# y# L) M$ _& x/ T% c- RI NCLUDE% r" A4 k$ l' H, |, S1 A) ! IVOID TESTF(INT*P) *P+=1;0 y8 w* K' _; S$ F( _+ 7 ) M7 W, t" 8 x5 z, m+ K5 MMAIN()INT *N,M2;. 8 o% G* Y% z+ jN=M;* V. S, c5 F# U) T& GM0=1;M1=8; TESTF(N);! e: 0 c2 G0 z2 fPR

42、INTF("DATA VALUE IS %D ",*N); ) U; J( t2 8 9 y# P* P-/ L( U, Z4 E' O) K/ w$ uB)" u  E- I6 G- C4 f) # n5 tI NCLUDE9 R4 j  t: p$ _1 VOID TESTF(INT*P)*   m) y# l. - x" G# z- H) T *P+=1; MAIN()INT *N,M2;  Q& + : m9 z- cN=M;# f3 P$ v: C3 % A6 a, Q+ ZM0=1;, H. m: F) / S  t2 wM1=8;8 q, / # z) z- p/ i: A' - F( X& UTESTF(&N);2 K$ E* t+ j; ; t6 R& MPRI

溫馨提示

  • 1. 本站所有資源如無特殊說明,都需要本地電腦安裝OFFICE2007和PDF閱讀器。圖紙軟件為CAD,CAXA,PROE,UG,SolidWorks等.壓縮文件請下載最新的WinRAR軟件解壓。
  • 2. 本站的文檔不包含任何第三方提供的附件圖紙等,如果需要附件,請聯(lián)系上傳者。文件的所有權(quán)益歸上傳用戶所有。
  • 3. 本站RAR壓縮包中若帶圖紙,網(wǎng)頁內(nèi)容里面會有圖紙預(yù)覽,若沒有圖紙預(yù)覽就沒有圖紙。
  • 4. 未經(jīng)權(quán)益所有人同意不得將文件中的內(nèi)容挪作商業(yè)或盈利用途。
  • 5. 人人文庫網(wǎng)僅提供信息存儲空間,僅對用戶上傳內(nèi)容的表現(xiàn)方式做保護處理,對用戶上傳分享的文檔內(nèi)容本身不做任何修改或編輯,并不能對任何下載內(nèi)容負責(zé)。
  • 6. 下載文件中如有侵權(quán)或不適當內(nèi)容,請與我們聯(lián)系,我們立即糾正。
  • 7. 本站不保證下載資源的準確性、安全性和完整性, 同時也不承擔(dān)用戶因使用這些下載資源對自己和他人造成任何形式的傷害或損失。

評論

0/150

提交評論