佛山科學(xué)技術(shù)學(xué)院電子技術(shù)_第1頁(yè)
佛山科學(xué)技術(shù)學(xué)院電子技術(shù)_第2頁(yè)
佛山科學(xué)技術(shù)學(xué)院電子技術(shù)_第3頁(yè)
佛山科學(xué)技術(shù)學(xué)院電子技術(shù)_第4頁(yè)
佛山科學(xué)技術(shù)學(xué)院電子技術(shù)_第5頁(yè)
已閱讀5頁(yè),還剩2頁(yè)未讀 繼續(xù)免費(fèi)閱讀

下載本文檔

版權(quán)說(shuō)明:本文檔由用戶提供并上傳,收益歸屬內(nèi)容提供方,若內(nèi)容存在侵權(quán),請(qǐng)進(jìn)行舉報(bào)或認(rèn)領(lǐng)

文檔簡(jiǎn)介

1、?數(shù)字電子技術(shù)?試卷:_ _ 班級(jí):_ 考號(hào):_ 成績(jī):_本試卷共 6 頁(yè),總分值100 分;考試時(shí)間:90 分鐘;考試方式:閉卷題 號(hào)一二三四1四2四3四4總 分得 分一、填空題每空1分,共20分1. 有一數(shù)碼10010011,作為自然二進(jìn)制數(shù)時(shí),它相當(dāng)于十進(jìn)制數(shù) 147 ,作為8421BCD碼時(shí),它相當(dāng)于十進(jìn)制數(shù) 93 。2.三態(tài)門電路的輸出有高電平、低電平和 高阻 3種狀態(tài)。3TTL與非門多余的輸入端應(yīng)接 高電平或懸空 。 4TTL集成JK觸發(fā)器正常工作時(shí),其和端應(yīng)接 高 電平。5. 某函數(shù),該函數(shù)的反函數(shù)= 。 6. 如果對(duì)鍵盤上108個(gè)符號(hào)進(jìn)行二進(jìn)制編碼,那么至少要 7 位

2、二進(jìn)制數(shù)碼。7. 典型的TTL與非門電路使用的電路為電源電壓為 5 V,其輸出高電平為 3.6 V,輸出低電平為 0.35 V, CMOS電路的電源電壓為 3-18 V 。874LS138是3線8線譯碼器,譯碼為輸出低電平有效,假設(shè)輸入為A2A1A0=110時(shí),輸出 應(yīng)為 10111111 。9將一個(gè)包含有32768個(gè)根本存儲(chǔ)單元的存儲(chǔ)電路設(shè)計(jì)16位為一個(gè)字節(jié)的ROM。該ROM有 11 根地址線,有 16 根數(shù)據(jù)讀出線。10. 兩片中規(guī)模集成電路10進(jìn)制計(jì)數(shù)器串聯(lián)后,最大計(jì)數(shù)容量為 100 位。11. 以下列圖所示電路中, Y1ABY1Y2Y3 A B ;Y2 A B + A B ;Y3 A

3、B 。12. 某計(jì)數(shù)器的輸出波形如圖1所示,該計(jì)數(shù)器是 5 進(jìn)制計(jì)數(shù)器。13驅(qū)動(dòng)共陽(yáng)極七段數(shù)碼管的譯碼器的輸出電平為 低 有效。二、單項(xiàng)選擇題本大題共15小題,每題2分,共30分在每題列出的四個(gè)備選項(xiàng)中只有一個(gè)是最符合題目要求的,請(qǐng)將其代碼填寫在題后的括號(hào)內(nèi)。錯(cuò)選、多項(xiàng)選擇或未選均無(wú)分。1. 函數(shù)F(A,B,C)=AB+BC+AC的最小項(xiàng)表達(dá)式為( A ) 。AF(A,B,C)=m0,2,4 B. (A,B,C)=m3,5,6,7CF(A,B,C)=m0,2,3,4 D. F(A,B,C)=m2,4,6,728線3線優(yōu)先編碼器的輸入為I0I7 ,當(dāng)優(yōu)先級(jí)別最高的I7有效時(shí),其輸出的值

4、是 C 。A111 B. 010 C. 000 D. 1013十六路數(shù)據(jù)選擇器的地址輸入選擇控制端有 C 個(gè)。 A16 B.2 C.4 D.84. 有一個(gè)左移移位存放器,當(dāng)預(yù)先置入1011后,其串行輸入固定接0,在4個(gè)移位脈沖CP作用下,四位數(shù)據(jù)的移位過(guò)程是 A 。 A. 1011-0110-1100-1000-0000 B. 1011-0101-0010-0001-0000 C. 1011-1100-1101-1110-1111 D. 1011-1010-1001-1000-0111574LS138譯碼器的輸入三個(gè)使能端E1=1, E2A = E2B=0時(shí),地址碼A2A1A0=011,那么輸

5、出 Y7 Y0是( C ) 。 A. 11111101 B. 10111111 C. 11110111 D. 111111116. 一只四輸入端或非門,使其輸出為1的輸入變量取值組合有( A )種。A15         B8 C7         D17. 隨機(jī)存取存儲(chǔ)器具有( A )功能。A.讀/寫 B.無(wú)讀/寫 C.只讀 D.只寫8N個(gè)觸發(fā)器可以構(gòu)成最大計(jì)數(shù)長(zhǎng)度進(jìn)制數(shù)為( D )的計(jì)數(shù)器。00000101001

6、1100101110111 A.N B.2N C.N2 D.2N9某計(jì)數(shù)器的狀態(tài)轉(zhuǎn)換圖如下,其計(jì)數(shù)的容量為( B )A 八 B. 五 C. 四 D. 三10某觸發(fā)的特性表如下A、B為觸發(fā)器的輸入其輸出信號(hào)的邏輯表達(dá)式為( C )。ABQn+1說(shuō)明00Qn保持010置0101置111Qn翻轉(zhuǎn)A Qn+1 A B. C. D. Qn+1 B11 有一個(gè)4位的D/A轉(zhuǎn)換器,設(shè)它的滿刻度輸出電壓為10V,當(dāng)輸入數(shù)字量為1101時(shí),輸出電壓為 A 。A 8.125V B.4V C. 6.25V D.9.375V12函數(shù)F=AB+BC,使F=1的輸入ABC組合為(    D&

7、#160; )AABC=000        BABC=010 CABC=101        DABC=11013某電路的真值表如下,該電路的邏輯表達(dá)式為( C )。A B. C DABCYABCY0000100000111011010011010111111114四個(gè)觸發(fā)器組成的環(huán)行計(jì)數(shù)器最多有( D )個(gè)有效狀態(tài)。 A.4 B. 6 C. 8 D. 16 B 三、判斷說(shuō)明題本大題共2小題,每題5分,共10分判斷以下各題正誤,正確的

8、在題后括號(hào)內(nèi)打“,錯(cuò)誤的打“×。1、邏輯變量的取值,比大。 X 2、D/A轉(zhuǎn)換器的位數(shù)越多,能夠分辨的最小輸出電壓變化量就越小 V 。 3八路數(shù)據(jù)分配器的地址輸入選擇控制端有8個(gè)。 X 4、因?yàn)檫壿嫳磉_(dá)式A+B+AB=A+B成立,所以AB=0成立。 X 5、利用反響歸零法獲得N進(jìn)制計(jì)數(shù)器時(shí),假設(shè)為異步置零方式,那么狀態(tài)SN只是短暫的過(guò)渡狀態(tài),不能穩(wěn)定而是立刻變?yōu)?狀態(tài)。 V 6在時(shí)間和幅度上都斷續(xù)變化的信號(hào)是數(shù)字信號(hào),語(yǔ)音信號(hào)不是數(shù)字信號(hào)。 V 7.約束項(xiàng)就是邏輯函數(shù)中不允許出現(xiàn)的變量取值組合,用卡諾圖化簡(jiǎn)時(shí),可將約束項(xiàng)當(dāng)作1,也可當(dāng)作 0。 V 8時(shí)序電路不含有記憶功能的器件。 X

9、 9計(jì)數(shù)器除了能對(duì)輸入脈沖進(jìn)行計(jì)數(shù),還能作為分頻器用。 V 10優(yōu)先編碼器只對(duì)同時(shí)輸入的信號(hào)中的優(yōu)先級(jí)別最高的一個(gè)信號(hào)編碼. V 四、綜合題共30分1對(duì)以下Z函數(shù)要求:1列出真值表;2用卡諾圖化簡(jiǎn);3畫出化簡(jiǎn)后的邏輯圖。8分Z= BC=0真值表 2分 (2)卡諾圖化簡(jiǎn)2分 A B C10BCA01001011××1111 Z 0 0 0 0 0 0 1 1 0 1 0 1 0 1 1 × 1 0 0 1 1 0 1 1 1 1 0 0 1 1 1 ×(3) 表達(dá)式2分 邏輯圖2分 Z=AB+C BC=02試用3線8線譯碼器74LS138和門電路實(shí)現(xiàn)以下函

10、數(shù)。8分 ZA、B、C=AB+C STAY7Y5Y6Y4Y3Y2Y1Y0STCSTBA0A1A274LS138 解:ZA、B、C=AB+C=AB(C+)+CB+STAY7Y5Y6Y4Y3Y2Y1Y0STCSTBA0A1A274LS138CBA“1”&Z=ABC+AB+BC+C= m 1+ m 3+ m 6+ m 7=374LS161是同步4位二進(jìn)制加法計(jì)數(shù)器,其邏輯功能表如下,試分析以下電路是幾進(jìn)制計(jì)數(shù)器,并畫出其狀態(tài)圖。8分74LS161邏輯功能表CTPCTTCPQ3 Q2 Q1 Q00111CR LD CTP CTT D3 D2 D1 D0Q3 Q2 Q1 Q0CO74LS161C

11、PCP&“1”“1”“1”1×0111××0×1×××01× ×× 0 0 0 0D3 D2 D1 D0Q3 Q2 Q1 Q0Q3 Q2 Q1 Q0 加法計(jì)數(shù)當(dāng)74LS161從0000開始順序計(jì)數(shù)到1010時(shí),與非門輸出“0”,清零信號(hào)到來(lái),異步清零。2分2該電路構(gòu)成同步十進(jìn)制加法計(jì)數(shù)器。2分00000001100110001010001101110010010101100100876542319103狀態(tài)圖4分4觸發(fā)器電路如以下列圖所示,試根據(jù)CP及輸入波形畫出輸出端Q1 、Q2 的波

12、形。設(shè)各觸發(fā)器的初始狀態(tài)均為“0”6分。CPAQ1Q2一、填空題:每空3分,共15分1邏輯函數(shù)有四種表示方法,它們分別是 真值表、 邏輯圖式 、 、邏輯表達(dá) 和 卡諾圖 。2將2004個(gè)“1異或起來(lái)得到的結(jié)果是 0 。3由555定時(shí)器構(gòu)成的三種電路中, 施密特觸發(fā)器 和 單穩(wěn)態(tài)觸發(fā)器 是脈沖的整形電路。4TTL器件輸入腳懸空相當(dāng)于輸入 高 電平。5根本邏輯運(yùn)算有: 與 、或 、非 運(yùn)算。6采用四位比較器對(duì)兩個(gè)四位數(shù)比較時(shí),先比較 最高 位。7觸發(fā)器按動(dòng)作特點(diǎn)可分為根本型、 同步型 、 、 主從型 和邊沿型;8如果要把一寬脈沖變換為窄脈沖應(yīng)采用 積分型單穩(wěn)態(tài) 觸發(fā)器9目前我們所學(xué)的雙極型集成電路

13、和單極型集成電路的典型電路分別是 TTL 電路和 CMOS 電路。10施密特觸發(fā)器有 兩 個(gè)穩(wěn)定狀態(tài).,多諧振蕩器有 0 個(gè)穩(wěn)定狀態(tài)。11數(shù)字系統(tǒng)按組成方式可分為 功能擴(kuò)展電路、功能綜合電路 兩種;12兩二進(jìn)制數(shù)相加時(shí),不考慮低位的進(jìn)位信號(hào)是 半 加器。13不僅考慮兩個(gè)_本位低位_相加,而且還考慮來(lái)自_低位進(jìn)位_相加的運(yùn)算電路,稱為全加器。14時(shí)序邏輯電路的輸出不僅和_該時(shí)刻輸入變量的取值_有關(guān),而且還與_該時(shí)刻電路所處的狀態(tài)_有關(guān)。15計(jì)數(shù)器按CP脈沖的輸入方式可分為_同步計(jì)數(shù)器_和_異步計(jì)數(shù)器_。16觸發(fā)器根據(jù)邏輯功能的不同,可分為_ RS觸發(fā)器 ,T觸發(fā)器 ,JK觸發(fā)器 ,T觸發(fā)器,D觸

14、發(fā)器_等。17根據(jù)不同需要,在集成計(jì)數(shù)器芯片的根底上,通過(guò)采用_反響歸零法,預(yù)置數(shù)法,進(jìn)位輸出置最小數(shù)法_等方法可以實(shí)現(xiàn)任意進(jìn)制的技術(shù)器。184. 一個(gè) JK 觸發(fā)器有 兩 個(gè)穩(wěn)態(tài),它可存儲(chǔ) 一 位二進(jìn)制數(shù)。 19假設(shè)將一個(gè)正弦波電壓信號(hào)轉(zhuǎn)換成同一頻率的矩形波,應(yīng)采用 多諧振蕩器 電路。20 把JK觸發(fā)器改成T觸發(fā)器的方法是 J=K=T 。21N個(gè)觸發(fā)器組成的計(jì)數(shù)器最多可以組成 2n 進(jìn)制的計(jì)數(shù)器。22根本RS觸發(fā)器的約束條件是 RS=0 。23對(duì)于JK觸發(fā)器,假設(shè),那么可完成 T 觸發(fā)器的邏輯功能;假設(shè),那么可完成 D 觸發(fā)器的邏輯功能。二數(shù)制轉(zhuǎn)換5分:1、2、3、 4、原碼反碼=( )補(bǔ)碼

15、5、原碼反碼=( )補(bǔ)碼三函數(shù)化簡(jiǎn)題:5分1、化簡(jiǎn)等式,給定約束條件為:2 用卡諾圖化簡(jiǎn)函數(shù)為最簡(jiǎn)單的與或式畫圖。 四畫圖題:5分1試畫出以下觸發(fā)器的輸出波形 (設(shè)觸發(fā)器的初態(tài)為0)。 (12分) 1. 2.3.2輸入信號(hào)X,Y,Z的波形如圖3所示,試畫出的波形。 圖3 波形圖五分析題30分1、分析如下列圖組合邏輯電路的功能。當(dāng)輸入A、B、C中有2個(gè)或3個(gè)為1時(shí),輸出Y為1,否那么輸出Y為0。所以這個(gè)電路實(shí)際上是一種3人表決用的組合電路:只要有2票或3票同意,表決就通過(guò)。2試分析如圖3所示的組合邏輯電路。 (15分)1. 寫出輸出邏輯表達(dá)式;2. 化為最簡(jiǎn)與或式;3). 列出真值表;4). 說(shuō)

16、明邏輯功能。1邏輯表達(dá)式2最簡(jiǎn)與或式:3 真值表A B C Y1Y20 0 0000 0 1100 1 0100 1 1011 0 0101 0 1 011 1 0011 1 1114邏輯功能為:全加器。3. 七、分析如下時(shí)序電路的邏輯功能,寫出電路的驅(qū)動(dòng)方程、狀態(tài)方程和輸出方程,畫出電路的狀態(tài)轉(zhuǎn)換圖。據(jù)邏輯圖寫出電路的驅(qū)動(dòng)方程: ) 求出狀態(tài)方程:) 寫出輸出方程:C) 列出狀態(tài)轉(zhuǎn)換表或狀態(tài)轉(zhuǎn)換圖或時(shí)序圖:5) 從以上看出,每經(jīng)過(guò)16個(gè)時(shí)鐘信號(hào)以后電路的狀態(tài)循環(huán)變化一次;同時(shí),每經(jīng)過(guò)16個(gè)時(shí)鐘脈沖作用后輸出端C輸出一個(gè)脈沖,所以,這是一個(gè)十六進(jìn)制記數(shù)器,C端的輸出就是進(jìn)位。 CP Q3 Q2

17、 Q1 Q0 等效十進(jìn)制數(shù) C 0 0 0 0 0 0 0 1 0 0 0 1 1 0 2 0 0 1 0 2 0 15 1 1 1 1 15 016 0 0 0 0 0 0圖4474161組成的電路如題37圖所示,分析電路,并答復(fù)以下問(wèn)題 1畫出電路的狀態(tài)轉(zhuǎn)換圖Q3Q2Q1Q0; 2說(shuō)出電路的功能。74161的功能見(jiàn)表 1狀態(tài)轉(zhuǎn)換表:Qn3Qn2Qn1Qn0Qn+13Qn+12Qn+11Qn+100000000100010010001000110011010001000101010101100110011101111000100010011001101010101011101100002功能:11進(jìn)

溫馨提示

  • 1. 本站所有資源如無(wú)特殊說(shuō)明,都需要本地電腦安裝OFFICE2007和PDF閱讀器。圖紙軟件為CAD,CAXA,PROE,UG,SolidWorks等.壓縮文件請(qǐng)下載最新的WinRAR軟件解壓。
  • 2. 本站的文檔不包含任何第三方提供的附件圖紙等,如果需要附件,請(qǐng)聯(lián)系上傳者。文件的所有權(quán)益歸上傳用戶所有。
  • 3. 本站RAR壓縮包中若帶圖紙,網(wǎng)頁(yè)內(nèi)容里面會(huì)有圖紙預(yù)覽,若沒(méi)有圖紙預(yù)覽就沒(méi)有圖紙。
  • 4. 未經(jīng)權(quán)益所有人同意不得將文件中的內(nèi)容挪作商業(yè)或盈利用途。
  • 5. 人人文庫(kù)網(wǎng)僅提供信息存儲(chǔ)空間,僅對(duì)用戶上傳內(nèi)容的表現(xiàn)方式做保護(hù)處理,對(duì)用戶上傳分享的文檔內(nèi)容本身不做任何修改或編輯,并不能對(duì)任何下載內(nèi)容負(fù)責(zé)。
  • 6. 下載文件中如有侵權(quán)或不適當(dāng)內(nèi)容,請(qǐng)與我們聯(lián)系,我們立即糾正。
  • 7. 本站不保證下載資源的準(zhǔn)確性、安全性和完整性, 同時(shí)也不承擔(dān)用戶因使用這些下載資源對(duì)自己和他人造成任何形式的傷害或損失。

評(píng)論

0/150

提交評(píng)論