電氣自動(dòng)化專業(yè)技能測(cè)試_第1頁(yè)
電氣自動(dòng)化專業(yè)技能測(cè)試_第2頁(yè)
電氣自動(dòng)化專業(yè)技能測(cè)試_第3頁(yè)
電氣自動(dòng)化專業(yè)技能測(cè)試_第4頁(yè)
電氣自動(dòng)化專業(yè)技能測(cè)試_第5頁(yè)
已閱讀5頁(yè),還剩20頁(yè)未讀, 繼續(xù)免費(fèi)閱讀

下載本文檔

版權(quán)說明:本文檔由用戶提供并上傳,收益歸屬內(nèi)容提供方,若內(nèi)容存在侵權(quán),請(qǐng)進(jìn)行舉報(bào)或認(rèn)領(lǐng)

文檔簡(jiǎn)介

1、-學(xué)校專業(yè)技能測(cè)試試題庫(kù)適用專業(yè):電氣自動(dòng)化技術(shù)“電子線路CAD”試題目錄試題1:?jiǎn)纹瑱C(jī)擴(kuò)展電路原理圖設(shè)計(jì)及電平轉(zhuǎn)換電路印制板制作試題2:PC機(jī)并行口連接的A/D轉(zhuǎn)換電路原理圖設(shè)計(jì)及兩級(jí)放大器電路印制板設(shè)計(jì)試題3:優(yōu)先編碼器組成電路原理圖設(shè)計(jì)及兩級(jí)放大器電路印制板設(shè)計(jì)試題4:?jiǎn)纹瑱C(jī)電路原理圖及印制板電路設(shè)計(jì)試題5:?jiǎn)纹瑱C(jī)擴(kuò)展及時(shí)鐘電路原理圖設(shè)計(jì)與印制板電路設(shè)計(jì)試題6:時(shí)鐘電路原理圖設(shè)計(jì)及印制板電路設(shè)計(jì)試題7:A/D轉(zhuǎn)換電路原理圖設(shè)計(jì)及計(jì)數(shù)譯碼器印制板電路設(shè)計(jì)試題8:編碼器電路原理圖設(shè)計(jì)及電路印制板設(shè)計(jì)注:每套試題測(cè)試時(shí)間均為 120 分鐘。試題1:?jiǎn)纹瑱C(jī)擴(kuò)展電路原理圖設(shè)計(jì)及電平轉(zhuǎn)換電路印制板制

2、作注意:所有的文件均保存在 d:班級(jí)名稱-學(xué)號(hào)-姓名 文件夾下。1 單片機(jī)電路如圖試題1所示,(文件名:1.ddb) (45分)要求:(1)畫出原理圖;(1.sch)(2)圖紙環(huán)境設(shè)置要求: 1)圖紙尺寸為A4; 2)圖紙的標(biāo)題欄位標(biāo)準(zhǔn)標(biāo)題欄(Standard),其中Title選項(xiàng)為:?jiǎn)纹瑱C(jī)擴(kuò)展電路,其余項(xiàng)為自動(dòng); (3)請(qǐng)進(jìn)行電氣規(guī)則檢查;(1.ERC)(4)將該電路圖復(fù)制到WORD中,保存時(shí)要去掉模板,文件名:1.doc; (5)生成元件列表;(1.BOM)(6)請(qǐng)生成網(wǎng)絡(luò)表;(1.NET)注意:除了1.doc文件,所有文件均保存在1.ddb下2 電路如圖試題2圖所示,(文件名:2.ddb

3、) (55分)要求:(1) 畫出原理圖,圖紙尺寸為A4;(Test2SCH.sch)(2) 電氣規(guī)則檢查;(2.ERC)(3) 建立網(wǎng)絡(luò)表; (2.NET)(4) 定義一個(gè)尺寸寬為2000mil,長(zhǎng)為1500mil的雙面電路板,要求在禁止層和機(jī)械層畫出電路板框,在機(jī)械層標(biāo)注尺寸;(5) 創(chuàng)建PCB文檔:調(diào)入網(wǎng)絡(luò)表,進(jìn)行自動(dòng)布局或人工布局,適當(dāng)調(diào)整布局,使布局合理;(Test2PCB.PCB)其中布局要求:1)“Component Clearance constraint”中使用“Check Mode”方式,”Gap”為12mil;2) “Component Orientations Rule”

4、只為0度;3)只允許在頂層放置元件;4)其余為默認(rèn)設(shè)置。(6) 對(duì)線路板進(jìn)行人工布線或自動(dòng)布線,使布線合理;其中布線要求: 1)走線間距設(shè)置成13mil; 2)走線轉(zhuǎn)角方式為45。切面轉(zhuǎn)角(45 Dgrees); 3)布線工作層面選擇頂層和底層,頂層設(shè)為水平(Horizontal),底層設(shè)為垂直(Vertical),不可選擇同一種形式; 4)過孔形式中的過孔直徑(Via Diameters)和內(nèi)孔直徑(Via Hole)分別設(shè)為55mil和20mil; 5)所有的VCC網(wǎng)絡(luò)和GND網(wǎng)絡(luò)的線寬為25mil,其余線寬為12mil. 6) 其余設(shè)置為默認(rèn)。試題1 圖Lib RefFootprintD

5、esignatorPart TypeCAPACITOR POLRAD0.3E11uFCAPACITOR POLRAD0.3E21uFCAPACITOR POLRAD0.3E31uFCAPACITOR POLRAD0.3E41uFCAPACITOR POLRAD0.3E51uFCON2SIP2J1CON2自建DIP-16S2MAX232試題2 圖試題2:PC機(jī)并行口連接的A/D轉(zhuǎn)換電路原理圖設(shè)計(jì)及兩級(jí)放大器電路印制板設(shè)計(jì)注意:所有的文件均保存在 d:班級(jí)名稱-學(xué)號(hào)-姓名 文件夾下。1 PC機(jī)并行口連接的A/D轉(zhuǎn)換電路如圖試題1所示,要求:(文件名:1.ddb)(50分)(1)畫出原理圖;(1.s

6、ch)(2)圖紙環(huán)境設(shè)置要求: 1)圖紙尺寸為A4; 2)圖紙的標(biāo)題欄位標(biāo)準(zhǔn)標(biāo)題欄(Standard),其中Title選項(xiàng)為:?jiǎn)纹瑱C(jī)擴(kuò)展電路,其余項(xiàng)為自動(dòng); (3)請(qǐng)進(jìn)行電氣規(guī)則檢查;(1.ERC)(4)將該電路圖復(fù)制到WORD中,保存時(shí)要去掉模板,文件名:1.doc; (5)生成元件列表;(1.BOM)(6)請(qǐng)生成網(wǎng)絡(luò)表;(1.NET)注意:除了1.doc文件,所有文件均保存在1.ddb下2 電路如圖試題2圖所示,(文件名:2.ddb)(50分)要求:(7) 畫出原理圖,圖紙尺寸為A4;(Test2SCH.sch)(8) 電氣規(guī)則檢查;(2.ERC)(9) 建立網(wǎng)絡(luò)表; (2.NET)(10

7、) 定義一個(gè)尺寸寬為2000mil,長(zhǎng)為1500mil的雙面電路板,要求在禁止層和機(jī)械層畫出電路板框,在機(jī)械層標(biāo)注尺寸;(11) 創(chuàng)建PCB文檔:調(diào)入網(wǎng)絡(luò)表,進(jìn)行自動(dòng)布局或人工布局,適當(dāng)調(diào)整布局,使布局合理;(Test2PCB.PCB),其中布局要求:1)“Component Clearance constraint”中使用“Check Mode”方式,”Gap”為12mil;2) “Component Orientations Rule”只為0度;3)只允許在頂層放置元件;4)其余為默認(rèn)設(shè)置。(12) 對(duì)線路板進(jìn)行人工布線或自動(dòng)布線,使布線合理;其中布線要求: 1)走線間距設(shè)置成13mil;

8、 2)走線轉(zhuǎn)角方式為45。切面轉(zhuǎn)角(45 Dgrees); 3)布線工作層面選擇頂層和底層,頂層設(shè)為水平(Horizontal),底層設(shè)為垂直(Vertical),不可選擇同一種形式; 4)過孔形式中的過孔直徑(Via Diameters)和內(nèi)孔直徑(Via Hole)分別設(shè)為55mil和20mil; 5)所有的VCC網(wǎng)絡(luò)和GND網(wǎng)絡(luò)的線寬為25mil,其余線寬為12mil. 6) 其余設(shè)置為默認(rèn)。試題1圖試題2 圖Lib RefFootprintDesignatorPart TypeRES2AXIAL-0.3R1、R24kRES2AXIAL-0.3R3、R430k、20kRES2AXIAL-

9、0.3R5 、R620k、15kNPNTO92CQ1 Q29013CAPRAD0.1C1 C2 C310u 10u 20uCON4SIP4J1CON4試題3:優(yōu)先編碼器組成電路原理圖設(shè)計(jì)及兩級(jí)放大器電路印制板設(shè)計(jì)注意:所有的文件均保存在 d:班級(jí)名稱-學(xué)號(hào)-姓名 文件夾下。1 優(yōu)先編碼器組成電路如圖試題1所示,要求:(文件名:1.ddb)(50分)(1)畫出原理圖;(1.sch)(2)圖紙環(huán)境設(shè)置要求: 1)圖紙尺寸為A4; 2)圖紙的標(biāo)題欄位標(biāo)準(zhǔn)標(biāo)題欄(Standard),其中Title選項(xiàng)為:?jiǎn)纹瑱C(jī)擴(kuò)展電路,其余項(xiàng)為自動(dòng); (3)請(qǐng)進(jìn)行電氣規(guī)則檢查;(1.ERC)(4)將該電路圖復(fù)制到WO

10、RD中,保存時(shí)要去掉模板,文件名:1.doc; (5)生成元件列表;(1.BOM)(6)請(qǐng)生成網(wǎng)絡(luò)表;(1.NET)注意:除了1.doc文件,所有文件均保存在1.ddb下2 電路如圖試題2圖所示,(文件名:2.ddb)(50分)要求:1) 畫出原理圖,圖紙尺寸為A4;(Test2SCH.sch)2) 電氣規(guī)則檢查;(2.ERC)3) 建立網(wǎng)絡(luò)表; (2.NET)4) 定義一個(gè)尺寸寬為2000mil,長(zhǎng)為1500mil的雙面電路板,要求在禁止層和機(jī)械層畫出電路板框,在機(jī)械層標(biāo)注尺寸;5) 創(chuàng)建PCB文檔:調(diào)入網(wǎng)絡(luò)表,進(jìn)行自動(dòng)布局或人工布局,適當(dāng)調(diào)整布局,使布局合理;(Test2PCB.PCB),

11、 其中布局要求:1)“Component Clearance constraint”中使用“Check Mode”方式,”Gap”為12mil;2) “Component Orientations Rule”只為0度;3)只允許在頂層放置元件;4)其余為默認(rèn)設(shè)置。6)對(duì)線路板進(jìn)行人工布線或自動(dòng)布線,使布線合理;其中布線要求: 1)走線間距設(shè)置成13mil; 2)走線轉(zhuǎn)角方式為45。切面轉(zhuǎn)角(45 Dgrees); 3)布線工作層面選擇頂層和底層,頂層設(shè)為水平(Horizontal),底層設(shè)為垂直(Vertical),不可選擇同一種形式; 4)過孔形式中的過孔直徑(Via Diameters)和

12、內(nèi)孔直徑(Via Hole)分別設(shè)為55mil和20mil; 5)所有的VCC網(wǎng)絡(luò)和GND網(wǎng)絡(luò)的線寬為25mil,其余線寬為12mil. 6) 其余設(shè)置為默認(rèn)。試題1圖Lib RefFootprintDesignatorPart TypeRES2AXIAL-0.3R1、R24kRES2AXIAL-0.3R3、R430k、20kRES2AXIAL-0.3R5 、R620k、15kNPNTO92CQ1 Q29013CAPRAD0.1C1 C2 C310u 10u 20uCON4SIP4J1CON4試題2 圖試題4:?jiǎn)纹瑱C(jī)電路原理圖及印制板電路設(shè)計(jì)注意:所有的文件均保存在 d:班級(jí)名稱-學(xué)號(hào)-姓名

13、文件夾下。1 單片機(jī)電路如圖試題1所示,要求:(文件名:1.ddb)(50分)(1)畫出原理圖;(1.sch)(2)圖紙環(huán)境設(shè)置要求: 1)圖紙尺寸為A4; 2)圖紙的標(biāo)題欄位標(biāo)準(zhǔn)標(biāo)題欄(Standard),其中Title選項(xiàng)為:?jiǎn)纹瑱C(jī)擴(kuò)展電路,其余項(xiàng)為自動(dòng); (3)請(qǐng)進(jìn)行電氣規(guī)則檢查;(1.ERC)(4)將該電路圖復(fù)制到WORD中,保存時(shí)要去掉模板,文件名:1.doc; (5)生成元件列表;(1.BOM)(6)請(qǐng)生成網(wǎng)絡(luò)表;(1.NET)注意:除了1.doc文件,所有文件均保存在1.ddb下2 電路如圖試題2圖所示,(文件名:2.ddb)(50分)要求:1) 畫出原理圖,圖紙尺寸為A4;(T

14、est2SCH.sch)2) 電氣規(guī)則檢查;(2.ERC)3) 建立網(wǎng)絡(luò)表; (2.NET)4) 定義一個(gè)尺寸寬為2000mil,長(zhǎng)為1500mil的雙面電路板,要求在禁止層和機(jī)械層畫出電路板框,在機(jī)械層標(biāo)注尺寸;5) 創(chuàng)建PCB文檔:調(diào)入網(wǎng)絡(luò)表,進(jìn)行自動(dòng)布局或人工布局,適當(dāng)調(diào)整布局,使布局合理;(Test2PCB.PCB), 其中布局要求:1)“Component Clearance constraint”中使用“Check Mode”方式,”Gap”為12mil;2) “Component Orientations Rule”只為0度;3)只允許在頂層放置元件;4)其余為默認(rèn)設(shè)置。6) 對(duì)

15、線路板進(jìn)行人工布線或自動(dòng)布線,使布線合理;其中布線要求: 1)走線間距設(shè)置成13mil; 2)走線轉(zhuǎn)角方式為45。切面轉(zhuǎn)角(45 Dgrees); 3)布線工作層面選擇頂層和底層,頂層設(shè)為水平(Horizontal),底層設(shè)為垂直(Vertical),不可選擇同一種形式; 4)過孔形式中的過孔直徑(Via Diameters)和內(nèi)孔直徑(Via Hole)分別設(shè)為55mil和20mil; 5)所有的VCC網(wǎng)絡(luò)和GND網(wǎng)絡(luò)的線寬為25mil,其余線寬為12mil. 6) 其余設(shè)置為默認(rèn)。試題1圖試題2 圖Lib RefFootprintDesignatorPart TypeDIODEDIODE0

16、.4D1IN4001NPNTO-92AQ12N2222RES2AXIAL-0.3R12k16PINIDC16RP116PIN20PINIDC20J120PINPOT2VR-2POT256kCRYSTALXTAL-1Y132768 試題5:?jiǎn)纹瑱C(jī)擴(kuò)展及時(shí)鐘電路原理圖設(shè)計(jì)與印制板電路設(shè)計(jì)1 單片機(jī)電路如圖試題1所示,要求:(文件名:1.ddb)(50分)(1)畫出原理圖;(1.sch)(2)圖紙環(huán)境設(shè)置要求: 1)圖紙尺寸為A4; 2)圖紙的標(biāo)題欄位標(biāo)準(zhǔn)標(biāo)題欄(Standard),其中Title選項(xiàng)為:?jiǎn)纹瑱C(jī)擴(kuò)展電路,其余項(xiàng)為自動(dòng); (3)請(qǐng)進(jìn)行電氣規(guī)則檢查;(1.ERC)(4)將該電路圖復(fù)制到W

17、ORD中,保存時(shí)要去掉模板,文件名:1.doc; (5)生成元件列表;(1.BOM)(6)請(qǐng)生成網(wǎng)絡(luò)表;(1.NET)注意:除了1.doc文件,所有文件均保存在1.ddb下2 印制板的制作(50分)要求:制作上題原理圖的印制板1) 定義一個(gè)尺寸寬為100mm(4000mil),長(zhǎng)為80mm(3200mil) 的雙面電路板,要求在禁止層和機(jī)械層畫出電路板框,在機(jī)械層標(biāo)注尺寸;2) 創(chuàng)建PCB文檔:調(diào)入網(wǎng)絡(luò)表,進(jìn)行自動(dòng)布局或人工布局,適當(dāng)調(diào)整布局,使布局合理;(Test2PCB.PCB)其中布局要求:1)“Component Clearance constraint”中使用“Check Mode”

18、方式,”Gap”為12mil;2) “Component Orientations Rule”只為0度;3)只允許在頂層放置元件;4)其余為默認(rèn)設(shè)置。3) 對(duì)線路板進(jìn)行人工布線或自動(dòng)布線,使布線合理;其中布線要求: 1)走線間距設(shè)置成13mil; 2)走線轉(zhuǎn)角方式為45。切面轉(zhuǎn)角(45 Dgrees); 3)布線工作層面選擇頂層和底層,頂層設(shè)為水平(Horizontal),底層設(shè)為垂直(Vertical),不可選擇同一種形式; 4)過孔形式中的過孔直徑(Via Diameters)和內(nèi)孔直徑(Via Hole)分別設(shè)為55mil和20mil; 5)所有的VCC網(wǎng)絡(luò)和GND網(wǎng)絡(luò)的線寬為25mil

19、,其余線寬為12mil. 6) 其余設(shè)置為默認(rèn)。試題1 圖試題6:時(shí)鐘電路原理圖設(shè)計(jì)及印制板電路設(shè)計(jì)注意:所有的文件均保存在 d:班級(jí)名稱-學(xué)號(hào)-姓名 文件夾下。1 單片機(jī)電路如圖試題1所示,要求:(文件名:1.ddb)(50分)(1)畫出原理圖;(1.sch)(2)圖紙環(huán)境設(shè)置要求: 1)圖紙尺寸為A4; 2)圖紙的標(biāo)題欄位標(biāo)準(zhǔn)標(biāo)題欄(Standard),其中Title選項(xiàng)為:?jiǎn)纹瑱C(jī)擴(kuò)展電路,其余項(xiàng)為自動(dòng); (3)請(qǐng)進(jìn)行電氣規(guī)則檢查;(1.ERC)(4)將該電路圖復(fù)制到WORD中,保存時(shí)要去掉模板,文件名:1.doc; (5)生成元件列表;(1.BOM)(6)請(qǐng)生成網(wǎng)絡(luò)表;(1.NET)注意

20、:除了1.doc文件,所有文件均保存在1.ddb下2 電路如圖試題2圖所示,(文件名:2.ddb)(50分)1) 定義一個(gè)尺寸寬為2000mil,長(zhǎng)為2500mil的雙面電路板,要求在禁止層和機(jī)械層畫出電路板框,在機(jī)械層標(biāo)注尺寸;2) 創(chuàng)建PCB文檔:調(diào)入網(wǎng)絡(luò)表,進(jìn)行自動(dòng)布局或人工布局,適當(dāng)調(diào)整布局,使布局合理;(Test2PCB.PCB)其中布局要求:1)“Component Clearance constraint”中使用“Check Mode”方式,”Gap”為12mil;2) “Component Orientations Rule”只為0度;3)只允許在頂層放置元件;4)其余為默認(rèn)設(shè)

21、置。3) 對(duì)線路板進(jìn)行人工布線或自動(dòng)布線,使布線合理;其中布線要求: 1)走線間距設(shè)置成13mil; 2)走線轉(zhuǎn)角方式為45。切面轉(zhuǎn)角(45 Dgrees); 3)布線工作層面選擇頂層和底層,頂層設(shè)為水平(Horizontal),底層設(shè)為垂直(Vertical),不可選擇同一種形式; 4)過孔形式中的過孔直徑(Via Diameters)和內(nèi)孔直徑(Via Hole)分別設(shè)為55mil和20mil; 5)所有的VCC網(wǎng)絡(luò)和GND網(wǎng)絡(luò)的線寬為25mil,其余線寬為12mil. 6) 其余設(shè)置為默認(rèn)。試題1圖試題2 圖Lib RefFootprintDesignatorPart TypeDIODE

22、DIODE0.4D1IN4001NPNTO-92AQ12N2222RES2AXIAL-0.3R12k16PINIDC16RP116PIN20PINIDC20J120PINPOT2VR-2POT256kCRYSTALXTAL-1Y132768試題7:A/D轉(zhuǎn)換電路原理圖設(shè)計(jì)及計(jì)數(shù)譯碼器印制板電路設(shè)計(jì)注意:所有的文件均保存在 d:班級(jí)名稱-學(xué)號(hào)-姓名 文件夾下。1 A/D轉(zhuǎn)換電路電路如圖試題1所示,要求:(文件名:1.ddb)(50分)(1)畫出原理圖;(1.sch)(2)圖紙環(huán)境設(shè)置要求: 1)圖紙尺寸為A4; 2)圖紙的標(biāo)題欄位標(biāo)準(zhǔn)標(biāo)題欄(Standard),其中Title選項(xiàng)為:?jiǎn)纹瑱C(jī)擴(kuò)展電

23、路,其余項(xiàng)為自動(dòng); (3)請(qǐng)進(jìn)行電氣規(guī)則檢查;(1.ERC)(4)將該電路圖復(fù)制到WORD中,保存時(shí)要去掉模板,文件名:1.doc; (5)生成元件列表;(1.BOM)(6)請(qǐng)生成網(wǎng)絡(luò)表;(1.NET)注意:除了1.doc文件,所有文件均保存在1.ddb下2 電路如圖試題2圖所示,(文件名:2.ddb)(50分)1) 要求:定義一個(gè)尺寸寬為2000mil,長(zhǎng)為2500mil的雙面電路板,要求在禁止層和機(jī)械層畫出電路板框,在機(jī)械層標(biāo)注尺寸;2) 創(chuàng)建PCB文檔:調(diào)入網(wǎng)絡(luò)表,進(jìn)行自動(dòng)布局或人工布局,適當(dāng)調(diào)整布局,使布局合理;(Test2PCB.PCB)其中布局要求:1)“Component Cle

24、arance constraint”中使用“Check Mode”方式,”Gap”為12mil;2) “Component Orientations Rule”只為0度;3)只允許在頂層放置元件;4)其余為默認(rèn)設(shè)置。3) 對(duì)線路板進(jìn)行人工布線或自動(dòng)布線,使布線合理;其中布線要求: 1)走線間距設(shè)置成13mil; 2)走線轉(zhuǎn)角方式為45。切面轉(zhuǎn)角(45 Dgrees); 3)布線工作層面選擇頂層和底層,頂層設(shè)為水平(Horizontal),底層設(shè)為垂直(Vertical),不可選擇同一種形式; 4)過孔形式中的過孔直徑(Via Diameters)和內(nèi)孔直徑(Via Hole)分別設(shè)為55mil

25、和20mil; 5)所有的VCC網(wǎng)絡(luò)和GND網(wǎng)絡(luò)的線寬為25mil,其余線寬為12mil. 6) 其余設(shè)置為默認(rèn)。試題1圖試題2 圖Lib RefFootprintDesignatorPart TypeSN74LS160ADIP-16U1SN74LS160ASN74LS247DIP-16U2SN74LS247RES2AXIAL0.3R15604 HEADERPOWER-4JP14HEADERCON10SIP-10J2CON10CON2SIP-2J1CON2試題8:編碼器電路原理圖設(shè)計(jì)及電路印制板設(shè)計(jì)注意:所有的文件均保存在 d:班級(jí)名稱-學(xué)號(hào)-姓名 文件夾下。1 編碼器電路如圖試題1所示,要求:(文件名:1.ddb)(50分)(1)畫出原理圖;(1.sch)(2)圖紙環(huán)境設(shè)置要求: 1)圖紙尺寸為A4; 2)圖紙的標(biāo)題欄位標(biāo)準(zhǔn)標(biāo)題欄(Standard),其中Title選項(xiàng)為:?jiǎn)纹瑱C(jī)

溫馨提示

  • 1. 本站所有資源如無特殊說明,都需要本地電腦安裝OFFICE2007和PDF閱讀器。圖紙軟件為CAD,CAXA,PROE,UG,SolidWorks等.壓縮文件請(qǐng)下載最新的WinRAR軟件解壓。
  • 2. 本站的文檔不包含任何第三方提供的附件圖紙等,如果需要附件,請(qǐng)聯(lián)系上傳者。文件的所有權(quán)益歸上傳用戶所有。
  • 3. 本站RAR壓縮包中若帶圖紙,網(wǎng)頁(yè)內(nèi)容里面會(huì)有圖紙預(yù)覽,若沒有圖紙預(yù)覽就沒有圖紙。
  • 4. 未經(jīng)權(quán)益所有人同意不得將文件中的內(nèi)容挪作商業(yè)或盈利用途。
  • 5. 人人文庫(kù)網(wǎng)僅提供信息存儲(chǔ)空間,僅對(duì)用戶上傳內(nèi)容的表現(xiàn)方式做保護(hù)處理,對(duì)用戶上傳分享的文檔內(nèi)容本身不做任何修改或編輯,并不能對(duì)任何下載內(nèi)容負(fù)責(zé)。
  • 6. 下載文件中如有侵權(quán)或不適當(dāng)內(nèi)容,請(qǐng)與我們聯(lián)系,我們立即糾正。
  • 7. 本站不保證下載資源的準(zhǔn)確性、安全性和完整性, 同時(shí)也不承擔(dān)用戶因使用這些下載資源對(duì)自己和他人造成任何形式的傷害或損失。

最新文檔

評(píng)論

0/150

提交評(píng)論