濾波電容的最近放置方法_第1頁(yè)
濾波電容的最近放置方法_第2頁(yè)
濾波電容的最近放置方法_第3頁(yè)
濾波電容的最近放置方法_第4頁(yè)
濾波電容的最近放置方法_第5頁(yè)
全文預(yù)覽已結(jié)束

下載本文檔

版權(quán)說(shuō)明:本文檔由用戶提供并上傳,收益歸屬內(nèi)容提供方,若內(nèi)容存在侵權(quán),請(qǐng)進(jìn)行舉報(bào)或認(rèn)領(lǐng)

文檔簡(jiǎn)介

1、濾波電容的最近放置方法一直想找到濾波電容的最近放置方法, 但是總是沒(méi)有思路, 有太多標(biāo)準(zhǔn)或者觀點(diǎn)了,下面就是其中一個(gè)我覺(jué)得還合理的,僅做參考:兩層板:1、濾波電容和退藕電容 不管是模擬還是數(shù)字電路,電源布線時(shí)都需要一些電容。濾波電容(也作旁路 電容),放置在距離電源較近的位置,用于 bypass 電源位置引入的高頻信號(hào),如 果不加旁路電容,高頻干擾可能從電源部分引入到器件內(nèi)部,通常容值 為 10100uF。退藕電容的作用對(duì)于模擬和數(shù)字電路有所不同。 模擬電路中, 小容值退藕電容(O.luF)安放在離模擬器件引腳較近的位置,其作用與上面提到的濾波電容類似。而數(shù)字電路中, MCU 等處理器附近的退

2、藕電容在數(shù)字電路高速切換時(shí)起到 緩沖電壓變化的作用, 否則信號(hào)電平可能不穩(wěn)定。 高速數(shù)字電路 ( 2OOMhz 以上), 可采用較小的退藕(如 O.O1uF)。2、電源的布線兩層板布電源線的過(guò)程中, 必須注意 VCC 從電源出發(fā)走到器件并返回公共地的 回路面積, 越大的回路面積意味著越大的感應(yīng)線圈, 任何高頻信號(hào)都可能造成嚴(yán) 重的電磁干擾 (EMI) 。器件的地線要盡可能的緊靠電源側(cè),就近回到板子的公共 地(電源地) 。地平面是解決電磁干擾的好方法。電源線電流比較大,通常應(yīng)比信號(hào)線寬兩至三倍。個(gè)別過(guò)窄的電源走線都會(huì)讓該處的銅皮過(guò)熱。3、模擬與數(shù)字的不同策略PCB 的模擬部分與數(shù)字部分分開(kāi),并遠(yuǎn)

3、離地線回路,因?yàn)楦咦杩沟哪M線路對(duì)開(kāi)關(guān)噪聲的抗干擾能力很差。4、走線首先,所有的走線盡量的短。切忌兩層信號(hào)平行走線,平行意味著電感,模擬電路尤其注意。走線轉(zhuǎn)彎處可以采用鈍角或圓弧走線,通常采用前者。在能夠布通的情況下,過(guò)孔越少越好。每增加一個(gè)過(guò)孔就引入若干個(gè) pF 的寄生電容??偩€型數(shù)字電路,各信號(hào)線長(zhǎng)度盡可能一致,以消除信號(hào)傳遞延遲的時(shí)間差。4、地線避免采用環(huán)路地,而要采用星形拓?fù)浣Y(jié)構(gòu),或走樹(shù)形結(jié)構(gòu)。當(dāng)然地平面是最好的。對(duì)于數(shù)?;旌想娐?(如 A/D 轉(zhuǎn)換器件) ,電源和模擬地 AGND 直接連到地平面, 而數(shù)字部分應(yīng)當(dāng)通過(guò)隔離的三態(tài)緩沖器連接到 CPU 等數(shù)字器件, DGND 最后連 到在

4、電源處單點(diǎn)接地。數(shù)模混合器件的各個(gè)電源引腳增加適當(dāng)旁路電容。5、時(shí)鐘晶振和時(shí)鐘信號(hào)遠(yuǎn)離信號(hào),附近預(yù)留鋪銅空間。同步動(dòng)態(tài)內(nèi)存等器件需要的 SCLK 等信號(hào)三倍距離遠(yuǎn)離其它信號(hào),防止干擾。6、布局器件的布局對(duì)于布通率有決定性的影響。器件擺放平衡,不要頭重腳輕。器件在二維和三維空間都不要產(chǎn)生沖突。 熱敏元件遠(yuǎn)離發(fā)熱元件,高發(fā)熱的器件如功率放大器要酌情使用散熱片。接插件的擺放要考慮板子的使用需求和機(jī)械結(jié)構(gòu),過(guò)重過(guò)大的器件需可能需要 物理支撐結(jié)構(gòu),可調(diào)元件須方便調(diào)節(jié)。四層及以上 PCB :1、四層及以上 PCB 的電氣性能越來(lái)越適應(yīng)高速電路的需求, 應(yīng)盡可能采用貼片 元件。2、由于有了地平面和電源平面,

5、EMI 性能要比兩層板好不少。模擬部分的布線規(guī)則如上所述,這里主要是數(shù)字部分。若 PCB 需要若干個(gè)不同的電源電壓,需 要分割電源平面。 根據(jù)個(gè)主要器件的電源引腳布局, 整塊分割(如 1.8V 和 3.3V ), 對(duì)于 BGA 下方的電源平面,可采取 Y 字型割發(fā),盡量減少電源跨層飛線。3、 仔細(xì)檢查線寬和走線安全距離(clearanee),包括過(guò)孔solder mask和電源層的 power plane的clearanee,咨詢PCB生產(chǎn)廠家后定出線寬和孔徑。4、10mil 以下信號(hào)線連接到接插件時(shí)建議補(bǔ)淚滴,可以增加機(jī)械強(qiáng)度。5、過(guò)孔盡量不要放置在內(nèi)層鋪銅的邊緣處,防止鉆頭打滑導(dǎo)致的銅皮碎裂。6、添加適當(dāng)測(cè)試點(diǎn),用于調(diào)試。電源部分增加0 歐姆串聯(lián)電阻,在調(diào)試無(wú)誤后接入,以防整塊 PCB 燒毀。7、BGA 封裝退藕電容放置于反面正下方,其它盡可能放置于周邊,建議0402或 0603 封裝。8、電源層過(guò)孔(或者地層)可以采用在銅皮周?chē)黾? 角(或 2 角)的隔

溫馨提示

  • 1. 本站所有資源如無(wú)特殊說(shuō)明,都需要本地電腦安裝OFFICE2007和PDF閱讀器。圖紙軟件為CAD,CAXA,PROE,UG,SolidWorks等.壓縮文件請(qǐng)下載最新的WinRAR軟件解壓。
  • 2. 本站的文檔不包含任何第三方提供的附件圖紙等,如果需要附件,請(qǐng)聯(lián)系上傳者。文件的所有權(quán)益歸上傳用戶所有。
  • 3. 本站RAR壓縮包中若帶圖紙,網(wǎng)頁(yè)內(nèi)容里面會(huì)有圖紙預(yù)覽,若沒(méi)有圖紙預(yù)覽就沒(méi)有圖紙。
  • 4. 未經(jīng)權(quán)益所有人同意不得將文件中的內(nèi)容挪作商業(yè)或盈利用途。
  • 5. 人人文庫(kù)網(wǎng)僅提供信息存儲(chǔ)空間,僅對(duì)用戶上傳內(nèi)容的表現(xiàn)方式做保護(hù)處理,對(duì)用戶上傳分享的文檔內(nèi)容本身不做任何修改或編輯,并不能對(duì)任何下載內(nèi)容負(fù)責(zé)。
  • 6. 下載文件中如有侵權(quán)或不適當(dāng)內(nèi)容,請(qǐng)與我們聯(lián)系,我們立即糾正。
  • 7. 本站不保證下載資源的準(zhǔn)確性、安全性和完整性, 同時(shí)也不承擔(dān)用戶因使用這些下載資源對(duì)自己和他人造成任何形式的傷害或損失。

最新文檔

評(píng)論

0/150

提交評(píng)論