暨南大學(xué) 數(shù)電_第1頁
暨南大學(xué) 數(shù)電_第2頁
暨南大學(xué) 數(shù)電_第3頁
暨南大學(xué) 數(shù)電_第4頁
全文預(yù)覽已結(jié)束

下載本文檔

版權(quán)說明:本文檔由用戶提供并上傳,收益歸屬內(nèi)容提供方,若內(nèi)容存在侵權(quán),請進(jìn)行舉報或認(rèn)領(lǐng)

文檔簡介

1、A (記住數(shù)據(jù)選擇器的輸出邏輯表達(dá)式P189)5.用四選一數(shù)據(jù)選擇器實現(xiàn)函數(shù)Y=*耳應(yīng)使A.Dq=D 1 = 0, D 1 = D. = 1A.Dq=D 1 = 0, D 1 = D. = 1B. Dq=D-)=1 D二口3二0DDq=D| = 1D= D= 0A. S=R=0B. S=R=1C.D0二D=0 D、=D=1B (存儲電路必不可少P260).時序電路中不可缺少的局部為。A.組合電路B.記憶電路C.同步時鐘信號D.組合電路和記憶電路B (低電平有效,S/R與課本稍微不同).與非門構(gòu)成的基本RS觸發(fā)器如圖1-3所示,欲使該觸發(fā)器保持現(xiàn)態(tài),即0H1=。那么輸入信號應(yīng)為C. S=l, R

2、=0 D. S=0, R=19.由與非門構(gòu)成的基本RS觸發(fā)器的輸入端為R、S,那么其約束條件為 A RS=0B R+S=lC RS=1D R+S=0C (靜態(tài)Ram)12.下面器件中,是易失性存儲器。A. FLASH B. EPROM C.DRAM D. PROM反演定理(代入定理、反演定理、對偶定理).布爾代數(shù)的基本規(guī)那么有代入規(guī)那么,和對偶規(guī)那么。邏輯變量個數(shù).用卡諾圖法化簡邏輯函數(shù)比布爾代數(shù)法更容易得到最簡的邏輯函數(shù)表達(dá)式,缺點(diǎn)是受一定的限制。4.組合邏輯電路在結(jié)構(gòu)上不存在輸出到輸入的且電路的輸出與輸入狀態(tài)無關(guān)。反應(yīng)通路,過去/原來組合邏輯電路的分析9、根據(jù)組合邏輯電路圖,找出其輸入與輸

3、出關(guān)系,確定在什么樣的輸入取值組合下,對應(yīng)的輸出為1,這種過程稱為 o4、TTL與非門的多余腳懸空等效于(1 )A、1 B、0 C、Vcc D、Vee5、一片四位二進(jìn)制譯碼器,它的輸出函數(shù)有(D )A、1 個 B、8 個 C、10 個 D、16 個8、一塊數(shù)據(jù)選擇罌有三個地址輸入端,那么它的數(shù)據(jù)輸入端應(yīng)有(C )Ax 3 B 6 C、8 D、19、一個T觸發(fā)器,在T=1時,來一個時鐘脈沖后,那么觸發(fā)器(D )A、保持原態(tài) B、置0 C、置1 D、翻轉(zhuǎn)10、n級觸發(fā)器構(gòu)成的環(huán)形計數(shù)器,其有效循環(huán)的狀態(tài)數(shù)據(jù)為(A )A、n 個 B、2n 個 C、2n.i 個 D、2n 個11、ROM電路由地址譯碼

4、器和存儲體構(gòu)成,假設(shè)譯碼器有十個地址輸入線,那么最多可有(C )個字A、10 B、102 C、210 D、10412、靜態(tài)RAM記憶信息,主要是依靠(B )A、節(jié)點(diǎn)電容的存貯B、交又耦合觸發(fā)器C、固定的結(jié)構(gòu)D、輸入電阻15、十進(jìn)制數(shù)7的余3碼是(A )A 1010A 1010B. 1001C、 110016、時序邏輯電路的一般結(jié)構(gòu)山組合電路與(DA、全加器 B、選擇器C、譯碼器D、 0110)組成。D、存儲電路17、一個n變量的邏輯函數(shù)應(yīng)該有(C )個最小項。A、2n B、n2 C、2n D、2n-lC、J=l, K=X D、J=0, K=X輸入變量ABCD的取值組合為(C )與該時刻的輸入信

5、號和電路原來的狀態(tài)均有關(guān)系 僅取決于該時刻的輸入信號僅取決于該電路原來的狀態(tài)取決于該時刻的輸出信號A、一個時鐘脈沖期間,觸發(fā)器沒有翻轉(zhuǎn)B、一個時鐘脈沖期間,觸發(fā)器只翻轉(zhuǎn)一次C、一個時鐘脈沖期間,觸發(fā)器發(fā)生屢次翻轉(zhuǎn)D、每來兩個時鐘脈沖,觸發(fā)器才翻轉(zhuǎn)一次21、以下電路中能夠把串行數(shù)據(jù)變成并行數(shù)據(jù)的是(C )A、JK觸發(fā)器 B、3/8線譯碼器 C、移位寄存器 D、十進(jìn)制計數(shù)器22、在同步方式下,JK觸發(fā)器的現(xiàn)態(tài)= 0,要使=1,那么應(yīng)使( C )A、尸K=0B、 J=0, K=123、右圖所示邏輯圖輸出為“1”時, A、 000001011110111124、時序邏輯電路任一時刻的輸出信25、觸發(fā)器

6、的空翻現(xiàn)象是指9、根據(jù)組合邏輯電路圖,找出其輸入與輸出關(guān)系,確定在什么樣的輸入取值組合下,對應(yīng)的輸出為1,這種過程稱為 o組合邏輯分析12、數(shù)據(jù)選擇器是一種 多路 輸入,單路輸出的邏輯構(gòu)件。4、用卡諾圖法化簡邏輯函數(shù)比布爾代數(shù)法更容易得到最簡的邏輯函數(shù)表達(dá)式,缺點(diǎn) 是在函數(shù)的輸入邏輯變量較多時受一定的限制。1、說出SRAM和DRAM的區(qū)別解:DRAM表示動態(tài)隨機(jī)存取存儲器,其基本存儲單元是一個晶體管和一個電容器, 是一種以電荷形式進(jìn)行存儲的半導(dǎo)體存儲器,充滿電荷的電容器代表邏輯“空”的 電容器代表邏輯“0”。數(shù)據(jù)存儲在電容器中,電容存儲的電荷一般是會慢慢泄漏的,因 此內(nèi)存需要不時地刷新。電容需

7、要電流進(jìn)行充電,而電流充電的過程也是需要一定時間 的,一般是0.20.18微秒(由于內(nèi)存工作環(huán)境所限制,不可能無限制的提高電流的強(qiáng)度), 在這個充電的過程中內(nèi)存是不能被訪問的。DRAM擁有更高的密度,常常用于PC中的 主存儲器。SRAM是靜態(tài)的,存儲單元由4個晶體管和兩個電阻器構(gòu)成,只要供電它就會保持 一個值,沒有刷新周期,因此SRAM比DRAM要快。SRAM常常用于高速緩沖存儲11、用與非門設(shè)計四變量的多數(shù)表決電路。當(dāng)輸入變量A、B、C、D有3個或3個以 上為1時輸出為1,輸入為其他狀態(tài)時輸出為0o12、某汽車駕馭員培訓(xùn)班進(jìn)行結(jié)業(yè)考試,有三名評判員,其中A為主評判員,B、C為副評判員。在評判時按照少數(shù)服從多數(shù)的原那么,但假設(shè)主評判員認(rèn)為合格,亦可通過。試r用與非門構(gòu)成的邏輯電路實現(xiàn)此評判規(guī)定。13、某工廠有A、B、C三個車間和一個自備電站,站內(nèi)有二臺發(fā)電機(jī)M和N, M發(fā)電 機(jī)的發(fā)電能力是N發(fā)電機(jī)的二倍,如果一個車間開工,啟動N發(fā)電機(jī)就可滿足要求; 如果二個車間開工應(yīng)啟動M發(fā)電機(jī)才能滿足要求;如果三個車間均開工,那么M、N發(fā) 電機(jī)均要啟動,試用與非門

溫馨提示

  • 1. 本站所有資源如無特殊說明,都需要本地電腦安裝OFFICE2007和PDF閱讀器。圖紙軟件為CAD,CAXA,PROE,UG,SolidWorks等.壓縮文件請下載最新的WinRAR軟件解壓。
  • 2. 本站的文檔不包含任何第三方提供的附件圖紙等,如果需要附件,請聯(lián)系上傳者。文件的所有權(quán)益歸上傳用戶所有。
  • 3. 本站RAR壓縮包中若帶圖紙,網(wǎng)頁內(nèi)容里面會有圖紙預(yù)覽,若沒有圖紙預(yù)覽就沒有圖紙。
  • 4. 未經(jīng)權(quán)益所有人同意不得將文件中的內(nèi)容挪作商業(yè)或盈利用途。
  • 5. 人人文庫網(wǎng)僅提供信息存儲空間,僅對用戶上傳內(nèi)容的表現(xiàn)方式做保護(hù)處理,對用戶上傳分享的文檔內(nèi)容本身不做任何修改或編輯,并不能對任何下載內(nèi)容負(fù)責(zé)。
  • 6. 下載文件中如有侵權(quán)或不適當(dāng)內(nèi)容,請與我們聯(lián)系,我們立即糾正。
  • 7. 本站不保證下載資源的準(zhǔn)確性、安全性和完整性, 同時也不承擔(dān)用戶因使用這些下載資源對自己和他人造成任何形式的傷害或損失。

評論

0/150

提交評論