第二講專用集成電路概念與設(shè)計流程_第1頁
第二講專用集成電路概念與設(shè)計流程_第2頁
第二講專用集成電路概念與設(shè)計流程_第3頁
第二講專用集成電路概念與設(shè)計流程_第4頁
第二講專用集成電路概念與設(shè)計流程_第5頁
已閱讀5頁,還剩48頁未讀, 繼續(xù)免費閱讀

下載本文檔

版權(quán)說明:本文檔由用戶提供并上傳,收益歸屬內(nèi)容提供方,若內(nèi)容存在侵權(quán),請進行舉報或認領(lǐng)

文檔簡介

1、第二講專用集成電路概念及設(shè)計流程韓 雁2013年3月浙大微電子專用集成電路(IC)概念通用集成電路:市場上能買得到的 IC專用集成電路 (ASIC)市場上買不到、需要自己設(shè)計實現(xiàn)的 IC2/52浙大微電子半導體產(chǎn)業(yè)的主要產(chǎn)品分類分為四大類: 2011-2013年全球半導體產(chǎn)品銷售比例201120122013集成電路( IC, 通用、專用)82.581.781.4分立器件(Discrete)7.16.86.9光電器件(Optoelectronic)7.7 8.78.9%傳感器 (Sensors)2.72.72.7集成電路、分立器件、光電器件、傳感器資料來源:世界半導體貿(mào)易統(tǒng)計組織3/52浙大微電

2、子一、通用集成電路的四種產(chǎn)品形態(tài)微器件(Micro Device)存儲器(Memory)邏輯電路(Logic)模擬電路(Analog)201120122013微器件25.326.125.8存儲器24.623.923.5邏輯電路31.932.733.1%模擬電路17.117.317.64/52浙大微電子一、通用集成電路的四種產(chǎn)品形態(tài) 1. 微器件(Micro Device)1.1 微處理器(MPU) 通用型、嵌入式型1.2 微控制器(MCU) 4、8、16、32位1.3 數(shù)字信號處理器(DSP) 通用型、嵌入式型2. 存儲器(Memory)3. 邏輯電路(Logic)4. 模擬電路(Analog

3、)5/52浙大微電子微處理器(MPU) 通用型微處理器PC機或工作站、服務(wù)器等的CPU, 具有 高壟斷、高技術(shù)、高利潤、高風險 特征。 嵌入式型微處理器嵌入式CPU的基礎(chǔ)還是通用型CPU,本質(zhì)上與通用CPU的區(qū)別不大。為迎合不同的應用,只保留與具體應用相關(guān)的功能,去除冗余的功能。6/52浙大微電子通用型微處理器高壟斷:整個行業(yè)的PC市場基本被Intel、AMD兩家所控制,Sun、IBM等少數(shù)公司只能分享工作站與服務(wù)器領(lǐng)域的一部分市場。高技術(shù):通用CPU強烈追求功能的強大和頻率的提高, 對最先進的IC工藝需求十分迫切,高端CPU已進入28 nm工藝制程。繼續(xù)縮小加工尺寸將遇到漏電流增大及互連線延

4、時瓶頸,因而轉(zhuǎn)向通過改變體系框架發(fā)展多核CPU來達到目標。高利潤:以Intel處理器為例,其產(chǎn)品享受著3040%的高額利潤,而像戴爾這樣的計算機公司,卻只有5的利潤。高風險:高技術(shù)意味著新的企業(yè)如果想進入這個行業(yè),必然承受高風險這個代價。7/52浙大微電子嵌入式CPU嵌入式CPU主要用于消費類家電、汽車電子、工業(yè)設(shè)備等,是一個應用高度分散,不斷創(chuàng)新的產(chǎn)業(yè)。與通用CPU領(lǐng)域的“獨大”局面不同,嵌入式CPU呈現(xiàn)的是一個百家爭鳴的形態(tài)。與通用型CPU主要使用x86或PowerPC兩類核心架構(gòu)相比,嵌入式CPU常見的核心架構(gòu)還包括MIPS、ARM、SuperH等。8/52浙大微電子一、通用集成電路的四

5、種產(chǎn)品形態(tài) 1. 微器件(Micro Device)1.1 微處理器(MPU) 通用型、嵌入式型1.2 微控制器(MCU) 4、8、16、32位1.3 數(shù)字信號處理器(DSP) 通用型、嵌入式型2. 存儲器(Memory)3. 邏輯電路(Logic)4. 模擬電路(Analog)9/52浙大微電子1.2 微控制器(MCU) MCU是各種自動控制系統(tǒng)的核心,是最早的SoC。它將CPU、RAM、ROM、定時器、I/O接口和外圍電路整合在單一芯片上,形成系統(tǒng)級芯片。對系統(tǒng)的顯示器、鍵盤、傳感器等外圍進行控制。市場的產(chǎn)品生命周期很長(汽車中3到10年,家電中5年)。運用的軟件及操作系統(tǒng)也不太會更換,這

6、些都有別于MPU市場。10/52浙大微電子 4、8、16、32位元MCU市場出貨量數(shù)據(jù)來源:In-Stat11/52浙大微電子一、通用集成電路的四種產(chǎn)品形態(tài) 1. 微器件(Micro Device)1.1 微處理器(MPU) 通用型、嵌入式型1.2 微控制器(MCU) 4、8、16、32位1.3 數(shù)字信號處理器(DSP) 通用型、嵌入式型2. 存儲器(Memory)3. 邏輯電路(Logic)4. 模擬電路(Analog)12/52浙大微電子數(shù)字信號處理器(DSP)與微處理器分類一樣,DSP也分為通用DSP與嵌入式DSP兩類。通用DSP的主要市場在于通信應用。嵌入式DSP則應用廣泛,包括MP3

7、播放器、DVD播放機、機頂盒、音視頻接收設(shè)備、數(shù)碼相機和汽車電子等。13/52浙大微電子一、通用集成電路的四種產(chǎn)品形態(tài)微器件(Micro Device)1.1 微處理器(MPU)1.2 微控制器(MCU)1.3 數(shù)字信號處理器(DSP)存儲器(Memory)2.1 DRAM2.2 FLASH邏輯電路(Logic)模擬電路(Analog)14/52浙大微電子存儲器(Memory) 最為體現(xiàn)半導體先進制程和經(jīng)營規(guī)模效應的產(chǎn)品是一種最通用的商品,價格對供求變化的敏感性非常高,波動幅度極大。資金需求大、工藝技術(shù)要求先進,產(chǎn)業(yè)變動起伏不易控制市場特點決定需要很大規(guī)模的制造和量產(chǎn)能力,是半導體產(chǎn)業(yè)中最不穩(wěn)

8、定的市場,是制造商和投資者眼中的高風險業(yè)務(wù)。存儲器制造廠商經(jīng)營壓力沉重,但效益也是半導體產(chǎn)業(yè)中最高的。15/52浙大微電子DRAM DRAM存儲器起源于Intel公司,后日本、韓國及中國臺灣紛紛以此為切入點進入IC產(chǎn)業(yè)領(lǐng)域,迄今為止依然是這些國家和地區(qū)的主打產(chǎn)品。因為日本企業(yè)的逐漸強大,Intel在1985年宣布退出存儲器領(lǐng)域,轉(zhuǎn)而集中發(fā)展微處理器。因為日本存儲器產(chǎn)業(yè)的強大,使得1988年日本位居全球半導體產(chǎn)業(yè)之首,獨占世界市場50以上,并維持 7年之久。同樣因為韓、臺在DRAM領(lǐng)域的相繼崛起,美國稱霸微處理器領(lǐng)域,導致日本在世界半導體市場上的地位又逐漸下降,近年已僅占20。16/52浙大微電

9、子Flash(閃存) 是一種非易失(非揮發(fā))性存儲器,用于數(shù)碼相機MP3移動電話移動多媒體等 目前已采用28納米工藝制程,其基本存儲單元為疊柵型CMOS結(jié)構(gòu)。 電路形式為NAND 和 NOR17/52浙大微電子一、通用集成電路的四種產(chǎn)品形態(tài)微器件(Micro Device)1.1 微處理器(MPU)1.2 微控制器(MCU)1.3 數(shù)字信號處理器(DSP)存儲器(Memory)2.1 DRAM2.2 FLASH邏輯電路(Logic)模擬電路(Analog)18/52浙大微電子邏輯電路邏輯電路扮演著IC中第一大門類的角色。提供數(shù)據(jù)通信、信號處理、數(shù)據(jù)顯示、電路接口、定時和控制操作以及系統(tǒng)運行所需

10、要的其它功能邏輯電路主要包括通用邏輯電路(與非、或非、倒相器、DFF、MUX)現(xiàn)場可編程邏輯器件(FPLD,CPLD)數(shù)字雙極電路邏輯電路 與存儲器、微處理器 一同構(gòu)成了三種 基本的數(shù)字電路類型。19/52浙大微電子一、通用集成電路的四種產(chǎn)品形態(tài)微器件(Micro Device)1.1 微處理器(MPU)1.2 微控制器(MCU)1.3 數(shù)字信號處理器(DSP)存儲器(Memory)2.1 DRAM2.2 FLASH邏輯電路(Logic)模擬電路(Analog)20/52浙大微電子模擬電路 模擬電路是指處理連續(xù)性的光、聲音、溫度、速度等自然模擬信號的集成電路產(chǎn)品。 常用模擬 IC電源系列(AC

11、/DC, DC/DC, LDO )運算放大器(OPA)比較器(Comparator)數(shù)據(jù)轉(zhuǎn)換接口(ADC, DAC)功放(PA)模擬濾波器(Filter)模擬開關(guān)(Switch)功率驅(qū)動IC(Driver)21/52浙大微電子模擬電路產(chǎn)品特點品種多、生命周期長、技術(shù)含量高、輔助設(shè)計工具少、測試周期長。數(shù)字IC強調(diào)運算速度與成本,模擬IC強調(diào)高信噪比、低失真、低功耗和穩(wěn)定性。主要的工藝有CMOS,BiCMOS和BCD工藝,在高頻領(lǐng)域還有SiGe和GaAs工藝。模擬電路市場增長穩(wěn)定,波動小,企業(yè)一般擁有持續(xù)獲利的前景。TI、ST、NXP、Infineon和 ADI 一直占據(jù)著全球五大供應商位置。2

12、2/52浙大微電子二、專用集成電路及其發(fā)展趨勢新電路的設(shè)計與實現(xiàn)對已有電路或系統(tǒng)的集成改造體積縮小重量減輕性能提高成本降低保密性增強ASIC的發(fā)展以及IP核的復用技術(shù),促成了SoC (System on a Chip) 的問世以及 SiP (System in a package) 概念的提出。 23/52PDP數(shù)字電視顯示器行掃描驅(qū)動芯片浙大微電子 333整體電路圖高壓輸出高低壓轉(zhuǎn)換移位鎖存25/52浙大微電子高壓輸出電路部分26/52浙大微電子 高低壓轉(zhuǎn)換接口電路27/52浙大微電子 移位寄存器和鎖存器28/52浙大微電子整體版圖ABC29/52浙大微電子高壓輸出電路版圖A30/52浙大微

13、電子高低壓轉(zhuǎn)換接口部分的版圖B31/52浙大微電子移位寄存器和鎖存器版圖C32/52浙大微電子移位寄存器和鎖存器的放大版圖(1千倍)33/52浙大微電子三、常用半導體制造工藝IC制造工藝數(shù)字IC電路( CMOS工藝)模擬IC電路(Bipolar工藝、CMOS工藝)數(shù)?;旌闲盘朓C電路( CMOS、BiCMOS工藝)功率IC電路( BCD工藝,SOI工藝)ASIC制造常用工藝(um)標準CMOS工藝 (0.5, 0.35, 0.18, 0.13, 65nm)34/52浙大微電子Bipolar / CMOS / DMOS / SOI 工藝 CMOS DMOS SOIBipolar35/52浙大微電

14、子四、ASIC設(shè)計流程特殊器件的設(shè)計流程 (Device 工藝)模擬電路設(shè)計流程 (Analog 工藝)數(shù)字電路設(shè)計流程(Logic 工藝)數(shù)/?;旌想娐吩O(shè)計流程 (Mixed-signal 工藝)36/52浙大微電子特殊器件的設(shè)計流程37/52浙大微電子常用的TCAD軟件工具 所屬公司工藝仿真器件仿真特點SynopsysTsuprem4Medici國內(nèi)業(yè)界廣泛使用ISE(瑞士)被Synopsys 公司收購DIOSMDRAW,器件生成DESSIS,器件仿真國外業(yè)界廣泛使用SILVACOAthenaAtlas圖形界面操作簡單易學SentaurusSynopsysProcess Structure

15、 Editor Device 提供模型參數(shù)數(shù)據(jù)庫和小尺寸模型 38/52浙大微電子 模擬IC設(shè)計流程39/52浙大微電子 公司CadenceSynopsysMentor GraphicsSpringSoft電路圖仿真SpectreHspice版圖繪制Virtuoso版圖驗證及參數(shù)提取DivaDraculaCalibreLaker模擬集成電路設(shè)計常用工具40/52浙大微電子前端設(shè)計 數(shù)字IC設(shè)計流程41/52浙大微電子后端設(shè)計42/52浙大微電子數(shù)字集成電路設(shè)計常用工具 公司 CadenceSynopsysMentor GraphicsSpringSoft邏輯仿真NC-SimVCSModelsi

16、m邏輯綜合Design- compiler布局布線SEEncounterAstroLaker時序驗證Pearl可測性設(shè)計DFT-CompilerTetraMAX43/52浙大微電子五、ASIC設(shè)計需關(guān)注的主要數(shù)據(jù)規(guī)模(元件數(shù)/芯片) 1000萬晶體管/Die, 100門/Die芯片面積(mm2) 1-100mm2硅片直徑(mm) 20mm ( 8英寸)/wafer特征線寬(m) 0.18m, 65nm /CD工作電壓(V) 3.3V,1.8V, 1.2V, 0.8V,0.5V功耗(mW) 16mW, 1.3mW, 6.5mW速度(MHz) 高速電路(數(shù)字), 時鐘800 MHz頻率(GHz)

17、射頻電路(模擬), 2.4 GHz, 6GHz速度功耗積/綜合性能指標FOM - 1pJ/單位量化電平溫度特性(PPM)- 民品、工業(yè)品、軍品溫度范圍管腳數(shù)(只)- 牽涉到芯片面積、封裝類型及成本44/52浙大微電子六、ASIC成本每個芯片(chip)的成本可用下式估算: 總成本 = 設(shè)計成本 + 光罩成本 + 制造成本 (暫不考慮封裝測試成本)其中Ct為芯片開發(fā)總成本Cd 為設(shè)計成本, Cm 為光罩成本Cp 為每片wafer上電路的加工成本V 為總產(chǎn)量 y 為成品率 n 為每一大園片上的芯片數(shù) (chip 數(shù) / wafer)45/56浙大微電子降低成本的方法增大V, V=ynw 當批量V做

18、得很大時, 上式前二項可以忽略, 成本主要由生產(chǎn)加工費用決定。 增大y: 縮小芯片面積,因為當硅片的材料質(zhì)量一定時, 其上的晶格缺陷數(shù)也基本上是確定的。一個芯片上如果有一個缺陷, 那芯片功能就難以保證。芯片做得越小, 缺陷落在其上的可能性也就越小, 成品率就容易提高。 46/56浙大微電子降低成本的方法(cont.)3. 增大n:增大wafer尺寸( 2英寸 4英寸 5英寸 8英寸 12英寸) 這種方法需要工藝設(shè)備更新?lián)Q代的支持, 工藝設(shè)備的更新?lián)Q代反過來使每一大園片的加工成本Cp也有所提高減小芯片面積, 使得在相同直徑的大圓片上可以做更多的芯片電路 這種方法會不斷要求工藝特征尺寸變小(0.6um 0.35um 0.18um 0.09um), 加工成本Cp也會有所提高47/52浙大微電子在確定工藝下減小芯片面積的方法 優(yōu)化的邏輯設(shè)計 - 用最少的邏輯部件完成最多的系統(tǒng)功能。本課程中介紹的乘法器、平方器的優(yōu)化設(shè)計就是一些典型實例。 優(yōu)化的電路設(shè)計 - 用最少的器件實現(xiàn)特定的邏輯功能。本課程中介紹的用CMOS傳輸門的方法實現(xiàn)D觸發(fā)器, 較之傳統(tǒng)的用“與非門”的方法就可大大減少器件數(shù)目。 優(yōu)化的器件設(shè)計 - 盡量減小器件版圖

溫馨提示

  • 1. 本站所有資源如無特殊說明,都需要本地電腦安裝OFFICE2007和PDF閱讀器。圖紙軟件為CAD,CAXA,PROE,UG,SolidWorks等.壓縮文件請下載最新的WinRAR軟件解壓。
  • 2. 本站的文檔不包含任何第三方提供的附件圖紙等,如果需要附件,請聯(lián)系上傳者。文件的所有權(quán)益歸上傳用戶所有。
  • 3. 本站RAR壓縮包中若帶圖紙,網(wǎng)頁內(nèi)容里面會有圖紙預覽,若沒有圖紙預覽就沒有圖紙。
  • 4. 未經(jīng)權(quán)益所有人同意不得將文件中的內(nèi)容挪作商業(yè)或盈利用途。
  • 5. 人人文庫網(wǎng)僅提供信息存儲空間,僅對用戶上傳內(nèi)容的表現(xiàn)方式做保護處理,對用戶上傳分享的文檔內(nèi)容本身不做任何修改或編輯,并不能對任何下載內(nèi)容負責。
  • 6. 下載文件中如有侵權(quán)或不適當內(nèi)容,請與我們聯(lián)系,我們立即糾正。
  • 7. 本站不保證下載資源的準確性、安全性和完整性, 同時也不承擔用戶因使用這些下載資源對自己和他人造成任何形式的傷害或損失。

評論

0/150

提交評論