數(shù)字邏輯練習(xí)題_第1頁
數(shù)字邏輯練習(xí)題_第2頁
數(shù)字邏輯練習(xí)題_第3頁
數(shù)字邏輯練習(xí)題_第4頁
數(shù)字邏輯練習(xí)題_第5頁
已閱讀5頁,還剩6頁未讀 繼續(xù)免費(fèi)閱讀

下載本文檔

版權(quán)說明:本文檔由用戶提供并上傳,收益歸屬內(nèi)容提供方,若內(nèi)容存在侵權(quán),請(qǐng)進(jìn)行舉報(bào)或認(rèn)領(lǐng)

文檔簡(jiǎn)介

1、肀數(shù)字邏輯練習(xí)題螆 一、填空題( 19 分)肁 1、(2FB) 16=()10=()8421BCD 。 TOC o 1-5 h z 薈 2、(111110011.100010)2=() 8=() 16螈 3、邏輯函數(shù) Y(A ,B,C)=AB+ABC+ABC 的最簡(jiǎn)與或表達(dá)式為 Y(A ,B,C)=裊 4 、一個(gè)四輸入與非門,使其輸出為零的輸入變量取值組合有種。蒂 5、電路如圖所示,其輸出表達(dá)式為Y=A+5V肀 6、采用偶校驗(yàn)方式,若 ASCII 碼的低七位為“ 1010010”,則校驗(yàn)位應(yīng)為蒀7、觸發(fā)器按照邏輯功能分類, 在 CP時(shí)鐘作用下, 具有如圖所示狀態(tài)轉(zhuǎn)移功能的觸發(fā)器應(yīng) 該是 觸發(fā)器

2、。袂8、若要對(duì) 200 個(gè)信號(hào)進(jìn)行編碼,則編碼器的輸出線為根。 TOC o 1-5 h z 蠆 9 、一個(gè)十五路數(shù)據(jù)選擇器其控制輸入端至少有個(gè)。袆10、函數(shù) F (A B C)D E B的反函數(shù) F = ;對(duì)偶函數(shù)蒞 F =。節(jié)11二十進(jìn)制譯碼器為輸出高電平有效,當(dāng)輸入DCBA為 0110時(shí),輸出 Y0 Y1 Y2 Y3 Y4 Y5Y6 Y7 Y8 Y 9的值為。肇 12 、由與非門構(gòu)成的基本RS 觸發(fā)器的特征方程為 ,約束條件為。蚅13、鐘控 Jk 觸發(fā)器當(dāng) J=K 時(shí)實(shí)現(xiàn) 觸發(fā)器的邏輯功能;當(dāng) J=K=1 時(shí)實(shí)現(xiàn)蒞 觸發(fā)器的邏輯功能。荿 14 、一個(gè) 4096 * 16 位的 EPROM

3、芯片,其地址線有 根,數(shù)據(jù)線有 根。蝿 15 、在存在約束項(xiàng)的邏輯函數(shù)中,約束項(xiàng)是指,在蒄與或標(biāo)準(zhǔn)型中有利于化簡(jiǎn)邏輯函數(shù)時(shí),相應(yīng)項(xiàng)可以視為。蒅 16、ROM 和 PLA 一樣,都由 和 兩大部分構(gòu)成。螀 17、卡諾圖的方格按照規(guī)則進(jìn)行編碼, 每個(gè)方格代表其編碼對(duì)應(yīng)的 , 任意兩個(gè)之積為 。芇 18、常見的可實(shí)現(xiàn)組合邏輯函數(shù)的集成器件有、 和 等。蕆 19 、時(shí)序邏輯電路由和 兩部分構(gòu)成,前者由門電路構(gòu)成,后者由薄 構(gòu)成。膁罿 二、選擇題( 18 分)芆1、A B與 A B ()。蚄互為反函數(shù); 互為對(duì)偶式;相等;答案都不正確。薂2、已知 AB+BC+BC=AB+C 。欲判斷( A+B)(B+C

4、)(B+C)=(A+B)C 成立的最簡(jiǎn)單方 法所依據(jù)的規(guī)則是( )蕆代入規(guī)則; 對(duì)偶規(guī)則; 反演規(guī)則; 互補(bǔ)規(guī)則。羅3、對(duì) TTL 與非門多余輸入端的處理,不能將它們()螄與有用輸入端連在一起;懸空; 接正電源; 接地。羃 4、如圖所示電路,欲控制 D不發(fā)光,輸入應(yīng)為()腿A=0, B=0; A=0,B=;A=, B=0;A=1,B=1。肈VCC袁R螇D羄 A薁羋 B薅 5 、如圖所示,當(dāng) EN = 1 時(shí), F = ( )羄 A 、高阻 B 、 AB C 、 A B D 、 A B羈肀6、能使邏輯函數(shù) F=A B C D均為 1 的輸入變量組合是()。蒈 A A=1 , B=0;B A=d,

5、B=1;莇 C A=0 , B=d;D A=1,B=1;莄1100,0001,0100 , 10001101,1110,0010, 0001肄1110,0110,0111 , 11111111,1001,1010, 0000莂 7 、電路如圖所示,經(jīng)CP脈沖作用后,欲使Qn1 Qn,則 A,B輸入應(yīng)為()。J QKQCPA葿膀 芁 莀袈 8 、如下各觸發(fā)器電路中,能實(shí)現(xiàn)Qn 1 Qn A功能的電路是()。CPACP螇J QKQCP薃 9、組合電路中存在競(jìng)爭(zhēng)冒險(xiǎn)的原因是()肅電路不是最簡(jiǎn); 電路有多個(gè)輸出;薀電路中存在延遲; 電路使用不同的門電路。蒆10、函數(shù) F AB AC BC CD D 的

6、最簡(jiǎn)與或式為( )。薃1; 0; AB; AB D芀 11、函數(shù) F ABC B AC的最簡(jiǎn)與非實(shí)現(xiàn)是( )。羇 F ABC B AC;F ABC B AC ;芄 F ABAC B ACC ; 以上均不是。蚃12、JK 觸發(fā)器現(xiàn)態(tài)為“ 1”,CP作用后欲使其變?yōu)椤?0”態(tài),則輸入 JK的值應(yīng)為()蝕 J=0 , K=1; J=0,K=0; J=, K=1;J=1,K=。蠆芇 13. 一個(gè)四位二進(jìn)制加法計(jì)數(shù)器正常工作時(shí),由0000 狀態(tài)開始,則經(jīng)過 35 個(gè)輸入計(jì)數(shù)脈沖后,此計(jì)數(shù)器的狀態(tài)應(yīng)是( )。螃 A 0011 ; B 1011 ; C 1101 ; D 1110 ;肁 14 、一個(gè)四位環(huán)行

7、移位寄存器的現(xiàn)態(tài)為0111,其次態(tài)可能是()。膇1110; 1110,1011; 1100,1011; 1101,1011肆備注:袃蒂 15、 3 個(gè)觸發(fā)器構(gòu)成的扭環(huán)移位寄存器,定義包含110 狀態(tài)的環(huán)為有效循環(huán),其無效狀態(tài)有( )個(gè)。衿3; 6;2; 4裊羂 6、用觸發(fā)器設(shè)計(jì)一個(gè)同步十進(jìn)制計(jì)數(shù)器所需要的觸發(fā)器數(shù)目是()。袃23 4 5莇17、A、B、C是三個(gè)開關(guān),它們閉合時(shí)為邏輯1,斷開時(shí)為邏輯 0,電燈 F=1 時(shí)表示燈亮,F(xiàn)=0時(shí)表示燈滅。若在三個(gè)不同的地方控制同一個(gè)電燈的滅亮,邏輯函數(shù)F 的表達(dá)式是袈 ( )肂羀三、畫圖題( 12 分)1、2、 蚇觸發(fā)器電路及輸入波形如圖所示,畫出觸發(fā)

8、器輸出端Q的波形;設(shè)觸發(fā)器初態(tài)為“ 0”。莁螂艿1”Q的波形;設(shè)觸發(fā)器初態(tài)為“ 0”。節(jié)2、觸發(fā)器電路及輸入波形如圖所示,畫出觸發(fā)器輸出端莂 四、分析題( 24 分)艿1分析下圖所示的邏輯電路,作出真值表,并說明其邏輯功能。莈莆肅 2、分析下右圖 PLA 邏輯陣列,寫出 F1、F2、F3的邏輯表達(dá)式,說明整個(gè)電路的功能。Z1Z2題 9 圖蒁袇要求:(1)寫出各級(jí)觸發(fā)器 的驅(qū)動(dòng)方程和狀態(tài)方程;膈( 2)列出狀態(tài)轉(zhuǎn)移表, 畫出 狀態(tài)轉(zhuǎn)移圖;芅(3)說明電路的功能。 ( 15分)袆4、分析如圖所示 74161 電路,功能表如下:蒞4 位同步二進(jìn)制計(jì)數(shù)器 74161 的功能表 薄1螀荿P芆 Q蚄A Q

9、蕆BQ薂CQD蒅芇74161 膁RDLD蒄 DC蒞 蚅1B 0A 肇 0羅螄CP羃 RD腿 LD肈襖 EP ET膀袁工作狀態(tài)螇x羄0薁x羋 x x薅置零羄羈1肀0莄 x x肄預(yù)置數(shù)莂x蒈1莇1膄 0 1葿保持膀x膆1芃1袀 x 0蚈保持(但C=0)羅莃1芁1莀 1 1計(jì)數(shù)1)它有多少個(gè)有效狀態(tài)?(即M= ?);2)列出它的狀態(tài)轉(zhuǎn)換表或轉(zhuǎn)換圖。其中 D 和QD 均為高位。) 五、設(shè)計(jì)題( 27 分)1、試用四選一的數(shù)據(jù)選擇器設(shè)計(jì)一個(gè)“邏輯不一致”電路,要求4 個(gè)輸入邏輯變量不一致時(shí)輸出為 1,否則輸出為 0。要求:(1)設(shè)定輸入輸出變量; (2)列出真值表; (3)畫出接線圖。2、已知模六加法計(jì)

10、數(shù)器狀態(tài)圖 (Q3Q2Q1)如下所示,試用負(fù)邊沿 JK 觸發(fā)器實(shí)現(xiàn)之。 要求:(1)求出觸發(fā)器激勵(lì)方程組及輸出方程;(2)畫出邏輯圖。/1 /03、74161電路功能表如下,要求:用 74161 設(shè)計(jì)一個(gè)模 8的計(jì)數(shù)器。 4 位同步二進(jìn)制計(jì)數(shù)器 74161 的功能表 CPRDLDEP ET工作狀態(tài)x0 xx x置零10 x x預(yù)置數(shù)x110 1保持x11x 0保持(但 C=0)111 1計(jì)數(shù)以下無正文僅供個(gè)人用于學(xué)習(xí)、研究;不得用于商業(yè)用途 , , .For personal use only in study and research; not for commercial use.Nur f r den pers?nli

溫馨提示

  • 1. 本站所有資源如無特殊說明,都需要本地電腦安裝OFFICE2007和PDF閱讀器。圖紙軟件為CAD,CAXA,PROE,UG,SolidWorks等.壓縮文件請(qǐng)下載最新的WinRAR軟件解壓。
  • 2. 本站的文檔不包含任何第三方提供的附件圖紙等,如果需要附件,請(qǐng)聯(lián)系上傳者。文件的所有權(quán)益歸上傳用戶所有。
  • 3. 本站RAR壓縮包中若帶圖紙,網(wǎng)頁內(nèi)容里面會(huì)有圖紙預(yù)覽,若沒有圖紙預(yù)覽就沒有圖紙。
  • 4. 未經(jīng)權(quán)益所有人同意不得將文件中的內(nèi)容挪作商業(yè)或盈利用途。
  • 5. 人人文庫網(wǎng)僅提供信息存儲(chǔ)空間,僅對(duì)用戶上傳內(nèi)容的表現(xiàn)方式做保護(hù)處理,對(duì)用戶上傳分享的文檔內(nèi)容本身不做任何修改或編輯,并不能對(duì)任何下載內(nèi)容負(fù)責(zé)。
  • 6. 下載文件中如有侵權(quán)或不適當(dāng)內(nèi)容,請(qǐng)與我們聯(lián)系,我們立即糾正。
  • 7. 本站不保證下載資源的準(zhǔn)確性、安全性和完整性, 同時(shí)也不承擔(dān)用戶因使用這些下載資源對(duì)自己和他人造成任何形式的傷害或損失。

評(píng)論

0/150

提交評(píng)論