實(shí)驗(yàn)1 集成門電路功能測(cè)試_第1頁
實(shí)驗(yàn)1 集成門電路功能測(cè)試_第2頁
實(shí)驗(yàn)1 集成門電路功能測(cè)試_第3頁
實(shí)驗(yàn)1 集成門電路功能測(cè)試_第4頁
實(shí)驗(yàn)1 集成門電路功能測(cè)試_第5頁
已閱讀5頁,還剩15頁未讀, 繼續(xù)免費(fèi)閱讀

下載本文檔

版權(quán)說明:本文檔由用戶提供并上傳,收益歸屬內(nèi)容提供方,若內(nèi)容存在侵權(quán),請(qǐng)進(jìn)行舉報(bào)或認(rèn)領(lǐng)

文檔簡介

實(shí)驗(yàn)1集成門電路功能測(cè)試一、實(shí)驗(yàn)?zāi)康?.掌握邏輯值與電壓值的關(guān)系。2.掌握常用邏輯門電路的邏輯功能及測(cè)試方法。3.熟悉數(shù)字電路實(shí)驗(yàn)箱的結(jié)構(gòu)、基本功能及使用方法。二、實(shí)驗(yàn)內(nèi)容基本門電路的邏輯功能測(cè)試;觀測(cè)輸入輸出端的邏輯值,測(cè)量出輸出端對(duì)應(yīng)的電壓值。邏輯門的轉(zhuǎn)換:利用74S00與非門組成非門,2輸入與門,2輸入或門電路。門電路的基本應(yīng)用:測(cè)試用“異或”門和“與非”門組成的半加器的邏輯功能。三、實(shí)驗(yàn)原理1.門電路的基本概念門電路:實(shí)現(xiàn)各種邏輯關(guān)系的電路

正邏輯系統(tǒng):高電位用1表示,低電位用0表示負(fù)邏輯系統(tǒng):高電位用0表示,低電位用1表示。TTL集成門:輸出高電平約3.6V,低電平約0.3VCMOS集成門:閾值電壓為電源電壓的一半,即VCC/2。2.邏輯門電路模塊輸入全為

1設(shè)

VA=VB=3.6VVB1升高,足以使T2、T5導(dǎo)通,Vo=0.3V,Y=0。VC2=VCE2+VBE5=0.3+0.7=1V,使T3導(dǎo)通,T4截止。與非門的邏輯功能:全1出0,有0出1。輸入不全為

1VY=5–Vbe3–Vbe4–VR2T2、T5截止,T3、

T4導(dǎo)通,=5–0.7–0.7=3.6V

設(shè):

VA=0.3VVB=3.6V,則

VB1=0.3+0.7=1VT4

與T3并聯(lián),T1

與T2串聯(lián);

當(dāng)AB都是高電平時(shí),T1

與T2同時(shí)導(dǎo)通,T4與T3同時(shí)截止;輸出Y為低電平。

當(dāng)AB中有一個(gè)是低電平時(shí),T1

T2中有一個(gè)截止,T4

與T3中有一個(gè)導(dǎo)通,輸出Y為高電平。3.集成邏輯電路封裝

4.邏輯值的測(cè)試:5.數(shù)字電路實(shí)驗(yàn)箱圖解:116位0-1電平輸出顯示;②40腳帶自緊活動(dòng)芯片座;③雙列直插式芯片插座;④16位0-1信號(hào)開關(guān);⑤電阻、電容、整流二極管;⑥脈沖信號(hào)源;⑦直流信號(hào)源;⑧與計(jì)算機(jī)通信的串口(9針)⑨PLCC芯片座(44腳;⑩3個(gè)不同阻值的電位器;?蜂鳴器74LS00與非門組成非門,

2輸入與門,

2輸入或門電路測(cè)試用“異或”門和“與非”門組成的半加器5.門電路的轉(zhuǎn)換及應(yīng)用6.實(shí)驗(yàn)線路圖四、實(shí)驗(yàn)內(nèi)容1、驗(yàn)證74LS08(與門)、74LS32(或門)、74LS04(非門)、74LS00(與非門)、74LS86(異或門)的功能將被測(cè)芯片插入實(shí)驗(yàn)區(qū)的空插座,連接好測(cè)試線路,撥動(dòng)開關(guān),改變輸入信號(hào),觀測(cè)輸入輸出端的邏輯值時(shí),并用萬用表測(cè)量出輸出端對(duì)應(yīng)的電壓值,驗(yàn)正TTL電路的邏輯功能,記錄實(shí)驗(yàn)數(shù)據(jù)。2、利用74S00與非門組成非門,2輸入與門,2輸入或門電路,畫出實(shí)驗(yàn)電路圖,并測(cè)試其邏輯功能,驗(yàn)證結(jié)果。

3、測(cè)試用“異或”門和“與非”門組成的半加器的邏輯功能根據(jù)半加器的邏輯表達(dá)式可知,半加器的輸出的和數(shù)S是輸入A、B(二進(jìn)制數(shù))的“異或”,而進(jìn)位數(shù)C是A、B的相“與”,故半加器可用一個(gè)集成“異或”門和二個(gè)“與非”門組成,如圖1.9a.3所示。⑴在實(shí)驗(yàn)箱上用“異或”門(74LS86)和“與非”門連接圖1.9a.3所示邏輯電路

溫馨提示

  • 1. 本站所有資源如無特殊說明,都需要本地電腦安裝OFFICE2007和PDF閱讀器。圖紙軟件為CAD,CAXA,PROE,UG,SolidWorks等.壓縮文件請(qǐng)下載最新的WinRAR軟件解壓。
  • 2. 本站的文檔不包含任何第三方提供的附件圖紙等,如果需要附件,請(qǐng)聯(lián)系上傳者。文件的所有權(quán)益歸上傳用戶所有。
  • 3. 本站RAR壓縮包中若帶圖紙,網(wǎng)頁內(nèi)容里面會(huì)有圖紙預(yù)覽,若沒有圖紙預(yù)覽就沒有圖紙。
  • 4. 未經(jīng)權(quán)益所有人同意不得將文件中的內(nèi)容挪作商業(yè)或盈利用途。
  • 5. 人人文庫網(wǎng)僅提供信息存儲(chǔ)空間,僅對(duì)用戶上傳內(nèi)容的表現(xiàn)方式做保護(hù)處理,對(duì)用戶上傳分享的文檔內(nèi)容本身不做任何修改或編輯,并不能對(duì)任何下載內(nèi)容負(fù)責(zé)。
  • 6. 下載文件中如有侵權(quán)或不適當(dāng)內(nèi)容,請(qǐng)與我們聯(lián)系,我們立即糾正。
  • 7. 本站不保證下載資源的準(zhǔn)確性、安全性和完整性, 同時(shí)也不承擔(dān)用戶因使用這些下載資源對(duì)自己和他人造成任何形式的傷害或損失。

評(píng)論

0/150

提交評(píng)論