FPGA原理圖方式設(shè)計(jì)流程_第1頁(yè)
FPGA原理圖方式設(shè)計(jì)流程_第2頁(yè)
FPGA原理圖方式設(shè)計(jì)流程_第3頁(yè)
FPGA原理圖方式設(shè)計(jì)流程_第4頁(yè)
FPGA原理圖方式設(shè)計(jì)流程_第5頁(yè)
已閱讀5頁(yè),還剩5頁(yè)未讀, 繼續(xù)免費(fèi)閱讀

下載本文檔

版權(quán)說(shuō)明:本文檔由用戶提供并上傳,收益歸屬內(nèi)容提供方,若內(nèi)容存在侵權(quán),請(qǐng)進(jìn)行舉報(bào)或認(rèn)領(lǐng)

文檔簡(jiǎn)介

/2QuartusII軟件的運(yùn)用、開(kāi)發(fā)板的運(yùn)用 本章將通過(guò)3個(gè)完整的例子,一步一步的手把手的方式完成設(shè)計(jì)。完成這3個(gè)設(shè)計(jì),并得到正確的結(jié)果,將會(huì)快速、有效的駕馭在AlteraQuartusII軟件環(huán)境下進(jìn)行FPGA設(shè)計(jì)和開(kāi)發(fā)的方法、流程,并熟識(shí)開(kāi)發(fā)板的運(yùn)用。2.1原理圖方式設(shè)計(jì)3-8譯碼器一、設(shè)計(jì)目的 1、通過(guò)設(shè)計(jì)一個(gè)3-8譯碼器,駕馭祝組合邏輯電路設(shè)計(jì)的方法。 2、初步了解QuartusII采納原理圖方式進(jìn)行設(shè)計(jì)的流程。 3、初步駕馭FPGA開(kāi)發(fā)的流程以及基本的設(shè)計(jì)方法、基本的仿真分析方法。二、設(shè)計(jì)原理三、設(shè)計(jì)內(nèi)容四、設(shè)計(jì)步驟1、建立工程文件1)雙擊桌面上的QuartusII的圖標(biāo)運(yùn)行此軟件。起先界面2)選擇File下拉菜單中的NewProjectWizard,新建一個(gè)工程。如圖所示。新建工程向?qū)?)點(diǎn)擊圖中的next進(jìn)入工作書(shū)目。新建工程對(duì)話框4)第一個(gè)輸入框?yàn)楣こ虝?shū)目輸入框,用來(lái)指定工程存放路徑,建議可依據(jù)自己須要更改路徑,若干脆運(yùn)用默認(rèn)路徑,可能造成默認(rèn)書(shū)目下存放多個(gè)工程文件影響自己的設(shè)計(jì),本步驟結(jié)束后系統(tǒng)會(huì)有提示(當(dāng)然你可不必理睬,不會(huì)出現(xiàn)錯(cuò)誤的)。其次個(gè)輸入框?yàn)楣こ堂Q輸入框。第三個(gè)輸入框?yàn)轫攲訉?shí)體名稱輸入框,一般狀況下保證工程名稱和頂層實(shí)體名稱相同。設(shè)定完成后點(diǎn)擊next。指定工程路徑、名稱5)設(shè)計(jì)中須要包含的其它設(shè)計(jì)文件,在此對(duì)話框中不做任何修改,干脆點(diǎn)擊next。工程所需其它文件對(duì)話框6)在彈出的對(duì)話框中進(jìn)行器件的選擇。在DeviceFamily框中選用CycloneII,然后在Availabledevice框中選擇EP2C35F484C8,點(diǎn)擊next進(jìn)入下一步。器件選擇界面7)下面的對(duì)話框提示可以勾選其它的第三方EDA設(shè)計(jì)、仿真的工具,短暫不作任何選擇,在對(duì)話框中按默認(rèn)選項(xiàng),點(diǎn)擊next。第三方EDA工具選擇8)出現(xiàn)新建工程以前全部的設(shè)定信息后,點(diǎn)擊finish完成新建工程的建立。工程信息2、建立圖形設(shè)計(jì)文件1)在創(chuàng)建好設(shè)計(jì)工程后,選擇File下拉菜單中New菜單。工程下新建設(shè)計(jì)文件2)在New對(duì)話框中選擇DeviceDesignFiles頁(yè)下的BlockDiagram/SchematicFile,點(diǎn)擊OK,出現(xiàn)原理圖編輯窗口。建立BlockDiagram/SchematicFile原理圖編輯界面圖形編輯器3)在圖形編輯器窗口的工作區(qū)雙擊鼠標(biāo)左鍵,或點(diǎn)擊圖中的符號(hào)工具按鈕,用鼠標(biāo)點(diǎn)擊單元庫(kù)前面的“+”號(hào),綻開(kāi)元件庫(kù),選擇所須要的元器件,點(diǎn)擊OK按鈕,所選的符號(hào)將顯現(xiàn)在圖形編輯器的工作區(qū)域。元件庫(kù)對(duì)話框選擇所需的元件用庫(kù)元件按原理圖完成設(shè)計(jì)設(shè)計(jì)好的原理圖頂層文件4)完成圖形編輯的輸入后,須要保存設(shè)計(jì)文件,該原理圖文件作為本設(shè)計(jì)的頂層文件,留意頂層文件的名稱要和工程名一樣。保存頂層文件對(duì)設(shè)計(jì)文件進(jìn)行編譯點(diǎn)擊菜單欄中的Startcompiler按鈕進(jìn)行設(shè)計(jì)文件的全編譯。假如文件有錯(cuò),在軟件的下方會(huì)提示錯(cuò)誤的緣由和位置。整個(gè)編譯完成,軟件會(huì)提示編譯勝利。編譯對(duì)設(shè)計(jì)文件進(jìn)行仿真1)創(chuàng)建一個(gè)波形文件,在File下拉菜單中選擇New,選取對(duì)話框的OtherFile標(biāo)簽下的VectorWaveformFile,點(diǎn)擊OK,打開(kāi)一個(gè)空的波形編輯器窗口。建立一個(gè)仿真波形文件波形文件設(shè)置界面2)加入輸入、輸出端口,在波形編輯器窗口的左邊端口名列表區(qū)雙擊,在彈出的菜單中選擇NodeFinder按鈕。InsertNodeorBus對(duì)話框3)出現(xiàn)NodeFinder界面后,在Filer列表中選擇Pins:all,點(diǎn)擊List,在NodeFinder窗口出現(xiàn)全部的信號(hào)名稱,點(diǎn)擊中間的“》”按鈕則SelectedNodes窗口下方出現(xiàn)被選擇的端口名稱,點(diǎn)擊OK。NodeFinder對(duì)話框NodeorBus其他設(shè)置(暫不設(shè)置時(shí)點(diǎn)擊OK)波形編輯器中已加入的端口5)制定輸入端口的邏輯電平改變,最終保存該仿真波形文件,文件名和工程名相同。波形編輯器工具欄編輯輸入端口波形保存波形文件6)進(jìn)行仿真設(shè)置。在軟件中選擇Assignments下拉菜單下的setting吩咐,打開(kāi)仿真器設(shè)置窗口。設(shè)置菜單選擇SimulatorSettings頁(yè)面下的simulatormode下的Funtional,即做功能仿真,(也可選擇simulatormode下的Timing,即做時(shí)序仿真,則下面的產(chǎn)生功能仿真網(wǎng)表文件可以跳過(guò),干脆Startsimulation)然后點(diǎn)擊OK即可。仿真設(shè)置功能仿真(or時(shí)序仿真)設(shè)置然后產(chǎn)生功能仿真網(wǎng)表文件,選擇Processing下拉菜單下GenerateFunctionSimulation,產(chǎn)生功能

溫馨提示

  • 1. 本站所有資源如無(wú)特殊說(shuō)明,都需要本地電腦安裝OFFICE2007和PDF閱讀器。圖紙軟件為CAD,CAXA,PROE,UG,SolidWorks等.壓縮文件請(qǐng)下載最新的WinRAR軟件解壓。
  • 2. 本站的文檔不包含任何第三方提供的附件圖紙等,如果需要附件,請(qǐng)聯(lián)系上傳者。文件的所有權(quán)益歸上傳用戶所有。
  • 3. 本站RAR壓縮包中若帶圖紙,網(wǎng)頁(yè)內(nèi)容里面會(huì)有圖紙預(yù)覽,若沒(méi)有圖紙預(yù)覽就沒(méi)有圖紙。
  • 4. 未經(jīng)權(quán)益所有人同意不得將文件中的內(nèi)容挪作商業(yè)或盈利用途。
  • 5. 人人文庫(kù)網(wǎng)僅提供信息存儲(chǔ)空間,僅對(duì)用戶上傳內(nèi)容的表現(xiàn)方式做保護(hù)處理,對(duì)用戶上傳分享的文檔內(nèi)容本身不做任何修改或編輯,并不能對(duì)任何下載內(nèi)容負(fù)責(zé)。
  • 6. 下載文件中如有侵權(quán)或不適當(dāng)內(nèi)容,請(qǐng)與我們聯(lián)系,我們立即糾正。
  • 7. 本站不保證下載資源的準(zhǔn)確性、安全性和完整性, 同時(shí)也不承擔(dān)用戶因使用這些下載資源對(duì)自己和他人造成任何形式的傷害或損失。

最新文檔

評(píng)論

0/150

提交評(píng)論