LVDS信號原理和設(shè)計(jì)_第1頁
LVDS信號原理和設(shè)計(jì)_第2頁
LVDS信號原理和設(shè)計(jì)_第3頁
LVDS信號原理和設(shè)計(jì)_第4頁
LVDS信號原理和設(shè)計(jì)_第5頁
全文預(yù)覽已結(jié)束

下載本文檔

版權(quán)說明:本文檔由用戶提供并上傳,收益歸屬內(nèi)容提供方,若內(nèi)容存在侵權(quán),請進(jìn)行舉報(bào)或認(rèn)領(lǐng)

文檔簡介

第第頁LVDS信號原理和設(shè)計(jì)1LVDS信號介紹LVDS:LowVoltageDifferentialSignaling,低電壓差分信號。

LVDS傳輸支持速率一般在155Mbps(大約為77MHZ)以上。

LVDS是一種低擺幅的差分信號技術(shù),它使得信號能在差分PCB線對或平衡電纜上以幾百M(fèi)bps的速率傳輸,其低壓幅和低電流驅(qū)動輸出實(shí)現(xiàn)了低噪聲和低功耗。

IEEE在兩個標(biāo)準(zhǔn)中對LVDS信號進(jìn)行了定義。ANSI/TIA/EIA-644中,推薦最大速率為655Mbps,理論極限速率為1.923Mbps。

1.1LVDS信號傳輸組成

LVDS信號傳輸一般由三部分組成:差分信號發(fā)送器,差分信號互聯(lián)器,差分信號接收器。差分信號發(fā)送器:將非平衡傳輸?shù)腡TL信號轉(zhuǎn)換成平衡傳輸?shù)腖VDS信號。通常由一個IC來完成,如:DS90C031差分信號接收器:將平衡傳輸?shù)腖VDS信號轉(zhuǎn)換成非平衡傳輸?shù)腡TL信號。通常由一個IC來完成,如:DS90C032差分信號互聯(lián)器:包括聯(lián)接線(電纜或者PCB走線),終端匹配電阻。按照IEEE規(guī)定,電阻為100歐。我們通常選擇為100,120歐。

1.2LVDS信號電平特性

LVDS物理接口使用1.2V偏置電壓作為基準(zhǔn),提供大約400mV擺幅。

LVDS驅(qū)動器由一個驅(qū)動差分線對的電流源組成(通常電流為3.5mA),LVDS接收器具有很高的輸入阻抗,因此驅(qū)動器輸出的電流大部分都流過100Ω的匹配電阻,并在接收器的輸入端產(chǎn)生大約350mV的電壓。

電流源為恒流特性,終端電阻在100――120歐姆之間,則電壓擺動幅度為:3.5mA*100=350mV;3.5mA*120=420mV。

由邏輯“0”電平變化到邏輯“1”電平是需要時(shí)間的。

由于LVDS信號物理電平變化在0。85――1。55V之間,其由邏輯“0”電平到邏輯“1”電平變化的時(shí)間比TTL電平要快得多,所以LVDS更適合用來傳輸高速變化信號。其低壓特點(diǎn),功耗也低。

采用低壓技術(shù)適應(yīng)高速變化信號,在微電子設(shè)計(jì)中的例子很多,如:FPGA芯片的內(nèi)核供電電壓為2。5V或1.8V;PC機(jī)的CPU內(nèi)核電壓,PIII800EB為1.8V;數(shù)據(jù)傳輸領(lǐng)域中很多功能芯片都采用低電壓技術(shù)。

1LVDS信號介紹

LVDS:LowVoltageDifferentialSignaling,低電壓差分信號。

LVDS傳輸支持速率一般在155Mbps(大約為77MHZ)以上。

LVDS是一種低擺幅的差分信號技術(shù),它使得信號能在差分PCB線對或平衡電纜上以幾百M(fèi)bps的速率傳輸,其低壓幅和低電流驅(qū)動輸出實(shí)現(xiàn)了低噪聲和低功耗。

IEEE在兩個標(biāo)準(zhǔn)中對LVDS信號進(jìn)行了定義。ANSI/TIA/EIA-644中,推薦最大速率為655Mbps,理論極限速率為1.923Mbps。

1.1LVDS信號傳輸組成

LVDS信號傳輸一般由三部分組成:差分信號發(fā)送器,差分信號互聯(lián)器,差分信號接收器。差分信號發(fā)送器:將非平衡傳輸?shù)腡TL信號轉(zhuǎn)換成平衡傳輸?shù)腖VDS信號。通常由一個IC來完成,如:DS90C031差分信號接收器:將平衡傳輸?shù)腖VDS信號轉(zhuǎn)換成非平衡傳輸?shù)腡TL信號。通常由一個IC來完成,如:DS90C032差分信號互聯(lián)器:包括聯(lián)接線(電纜或者PCB走線),終端匹配電阻。按照IEEE規(guī)定,電阻為100歐。我們通常選擇為100,120歐。

1.2LVDS信號電平特性

LVDS物理接口使用1.2V偏置電壓作為基準(zhǔn),提供大約400mV擺幅。

LVDS驅(qū)動器由一個驅(qū)動差分線對的電流源組成(通常電流為3.5mA),LVDS接收器具有很高的輸入阻抗,因此驅(qū)動器輸出的電流大部分都流過100Ω的匹配電阻,并在接收器的輸入端產(chǎn)生大約350mV的電壓。

電流源為恒流特性,終端電阻在100――120歐姆之間,則電壓擺動幅度為:3.5mA*100=350mV;3.5mA*120=420mV。

由邏輯“0”電平變化到邏輯“1”電平是需要時(shí)間的。

由于LVDS信號物理電平變化在0。85――1。55V之間,其由邏輯“0”電平到邏輯“1”電平變化的時(shí)間比TTL電平要快得多,所以LVDS更適合用來傳輸高速變化信號。其低壓特點(diǎn),功耗也低。

采用低壓技術(shù)適應(yīng)高速變化信號,在微電子設(shè)計(jì)中的例子很多,如:FPGA芯片的內(nèi)核供電電壓為2。5V或1.8V;PC機(jī)的CPU內(nèi)核電壓,PIII800EB為1.8V;數(shù)據(jù)傳輸領(lǐng)域中很多功能芯片都采用低電壓技術(shù)。

1.3差分信號抗噪特性

從差分信號傳輸線路上可以看出,若是理想狀況,線路沒有干擾時(shí),

在發(fā)送側(cè),可以形象理解為:

IN=IN+-IN-

在接收側(cè),可以理解為:

OUT=IN+-IN-=IN

所以:在實(shí)際線路傳輸中,線路存在干擾,并且同時(shí)出現(xiàn)在差分線對上,

在發(fā)送側(cè),仍然是:線路傳輸干擾同時(shí)存在于差分對上,假設(shè)干擾為q,則接收則:

OUT=[(IN+)+q]-[(IN-)+q]=IN+-IN-=OUT=IN

噪聲被抑止掉。

上述可以形象理解差分方式抑止噪聲的能力。在實(shí)際芯片中,是在噪聲容限內(nèi),采用“比較”及“量化”來處理的。

LVDS接收器可以承受至少±1V的驅(qū)動器與接收器之間的地的電壓變化。由于LVDS驅(qū)動器典型的偏置電壓為+1.2V,地的電壓變化、驅(qū)動器偏置電壓以及輕度耦合到的噪聲之和,在接收器的輸入端相對于接收器的地是共模電

溫馨提示

  • 1. 本站所有資源如無特殊說明,都需要本地電腦安裝OFFICE2007和PDF閱讀器。圖紙軟件為CAD,CAXA,PROE,UG,SolidWorks等.壓縮文件請下載最新的WinRAR軟件解壓。
  • 2. 本站的文檔不包含任何第三方提供的附件圖紙等,如果需要附件,請聯(lián)系上傳者。文件的所有權(quán)益歸上傳用戶所有。
  • 3. 本站RAR壓縮包中若帶圖紙,網(wǎng)頁內(nèi)容里面會有圖紙預(yù)覽,若沒有圖紙預(yù)覽就沒有圖紙。
  • 4. 未經(jīng)權(quán)益所有人同意不得將文件中的內(nèi)容挪作商業(yè)或盈利用途。
  • 5. 人人文庫網(wǎng)僅提供信息存儲空間,僅對用戶上傳內(nèi)容的表現(xiàn)方式做保護(hù)處理,對用戶上傳分享的文檔內(nèi)容本身不做任何修改或編輯,并不能對任何下載內(nèi)容負(fù)責(zé)。
  • 6. 下載文件中如有侵權(quán)或不適當(dāng)內(nèi)容,請與我們聯(lián)系,我們立即糾正。
  • 7. 本站不保證下載資源的準(zhǔn)確性、安全性和完整性, 同時(shí)也不承擔(dān)用戶因使用這些下載資源對自己和他人造成任何形式的傷害或損失。

最新文檔

評論

0/150

提交評論