基于mc10h606的pecl電平轉(zhuǎn)換器設(shè)計(jì)-畢業(yè)設(shè)計(jì)論文_第1頁
基于mc10h606的pecl電平轉(zhuǎn)換器設(shè)計(jì)-畢業(yè)設(shè)計(jì)論文_第2頁
基于mc10h606的pecl電平轉(zhuǎn)換器設(shè)計(jì)-畢業(yè)設(shè)計(jì)論文_第3頁
基于mc10h606的pecl電平轉(zhuǎn)換器設(shè)計(jì)-畢業(yè)設(shè)計(jì)論文_第4頁
基于mc10h606的pecl電平轉(zhuǎn)換器設(shè)計(jì)-畢業(yè)設(shè)計(jì)論文_第5頁
已閱讀5頁,還剩31頁未讀, 繼續(xù)免費(fèi)閱讀

下載本文檔

版權(quán)說明:本文檔由用戶提供并上傳,收益歸屬內(nèi)容提供方,若內(nèi)容存在侵權(quán),請(qǐng)進(jìn)行舉報(bào)或認(rèn)領(lǐng)

文檔簡介

摘要本課題是設(shè)計(jì)一種電平轉(zhuǎn)換器,將TTL電平轉(zhuǎn)化為PECL電平。該電平轉(zhuǎn)換器首先將輸入的信號(hào)進(jìn)行放大。由于輸入信號(hào)為1GHz的高頻信號(hào),所以需要選擇合適的放大器。在本次設(shè)計(jì)中采用MAR-8A+放大器。該放大器具有較高的電壓增益和功率增益,并且工作頻率完全符合輸入信號(hào)的要求。將輸入小信號(hào)進(jìn)行放大之后,就需要將放大后的TTL電平轉(zhuǎn)化為PECL電平。電平轉(zhuǎn)換部分通過MOTOROLA公司的MC10H606型轉(zhuǎn)換芯片完成。在設(shè)計(jì)的同時(shí),介紹了電平轉(zhuǎn)換的相應(yīng)原理,轉(zhuǎn)換條件,并對(duì)轉(zhuǎn)換芯片的特性和主要功能進(jìn)行了深入了解,討論了如何在基于該轉(zhuǎn)換芯片的基礎(chǔ)上設(shè)計(jì)合理有效的電平轉(zhuǎn)換器。此外,該電平轉(zhuǎn)換器中還加入了信號(hào)監(jiān)視等輔助電路。關(guān)鍵詞:TTLPECL電平轉(zhuǎn)換器AbstractThetopicistodesignalevelconverter,TTLlevelwillbetransformedintoPECLlevel.TheLevelTranslatorswillfirstenterthesignalamplification.Asforthe1GHzinputsignalofthehigh-frequencysignals,soitisnecessarytochoosetherightamplifier.Inthedesign,adoptofaMAR-8A+amplifier.Theamplifierhasahighvoltagegainandpowergainandfrequencyinfullcompliancewiththerequirementsoftheinputsignal.Afterenlargetheimportationofsmallsignals,ontheneedtoenlargetheTTLlevelintoPECLlevel.Levelthroughtheconversionofthecompany'sMC10H606MOTOROLA-chipconversioncompleted.Inthedesign,whileonthelevelofthecorrespondingprinciplesofconversion,conversionconditions,andconversionofthechipandmainfunctionsofanin-depthunderstanding,discussedhowtochipinontheconversiononthebasisofrationalandefficientdesignoftheLevelTranslators.Inaddition,thelevelconverteralsojoinedthesignalsurveillance,andothercircuit.Keywords:TTLPECLconverter 目錄第一章緒言 11.1設(shè)計(jì)背景 11.2發(fā)展?fàn)顩r 11.3相關(guān)理論 1第二章相關(guān)邏輯電路介紹 42.1TTL電路 42.2ECL電路 42.3PECL電路 52.4TTL電平與ECL電平性能比較 62.5邏輯器件的使用注意 6第三章硬件電路設(shè)計(jì) 83.1高頻放大器基礎(chǔ) 83.1.1引言 83.1.2放大器的性能指標(biāo) 83.2MC10H606功能概述 103.2.1芯片介紹 103.2.2芯片引腳圖及功能 113.2.3直流特性 123.3主要單元電路工作原理 133.3.1信號(hào)放大電路 143.3.2電平移動(dòng)電路163.3.3指示電路 173.3.4PECL差分輸出電平電路 193.3.5接口互聯(lián) 213.3.6整體電路 21第四章反射和串?dāng)_的處理 234.1信號(hào)傳輸中的反射 234.1.1傳輸信號(hào)反射現(xiàn)象分析 234.1.2信號(hào)反射的抑制 244.2串?dāng)_ 244.2.1串?dāng)_的起因及類型 254.2.2如何減少串?dāng)_264.3實(shí)際設(shè)計(jì)中對(duì)反射和串?dāng)_的處理 27總結(jié) 29致謝 30參考文獻(xiàn) 31第一章緒言1.1設(shè)計(jì)背景在新一代電子電路設(shè)計(jì)中,隨著低電壓邏輯的引入,系統(tǒng)內(nèi)部常常出現(xiàn)輸入/輸出邏輯不協(xié)調(diào)的問題,從而提高了系統(tǒng)設(shè)計(jì)的復(fù)雜性。例如,當(dāng)1.8V的數(shù)字電路與工作在3.3V的模擬電路進(jìn)行通信時(shí),需要首先解決兩種電平的轉(zhuǎn)換問題,這時(shí)就需要電平轉(zhuǎn)換器。隨著不同工作電壓的數(shù)字IC的不斷涌現(xiàn),邏輯電平轉(zhuǎn)換的必要性更加突出,電平轉(zhuǎn)換方式也將隨邏輯電壓、數(shù)據(jù)總線的形式(例如4線SPI、32位并行數(shù)據(jù)總線等)以及數(shù)據(jù)傳輸速率的不同而改變。現(xiàn)在雖然許多邏輯芯片都能實(shí)現(xiàn)較高的邏輯電平至較低邏輯電平的轉(zhuǎn)換(如將5V電平轉(zhuǎn)換至3V電平),但極少有邏輯電路芯片能夠?qū)⑤^低的邏輯電平轉(zhuǎn)換成較高的邏輯電平(如將3V邏輯轉(zhuǎn)換至5V邏輯)。另外,電平轉(zhuǎn)換器雖然也可以用晶體管甚至電阻———二極管的組合來實(shí)現(xiàn),但因受寄生電容的影響,這些方法大大限制了數(shù)據(jù)的傳輸速率。盡管寬字節(jié)的電平轉(zhuǎn)換器已經(jīng)商用化,但這些產(chǎn)品不是針對(duì)數(shù)據(jù)速率低于20Mbps[6]的串行總線(SPITM、I2CTM、USB等)優(yōu)化的,這些器件具有較大的封裝尺寸、較多的引腳數(shù)和I/O方向控制引腳,因而不適合小型串行或外設(shè)接口和更高速率的總線(如以太網(wǎng)、LVDS、SCSI等)。1.2發(fā)展?fàn)顩r很多電子系統(tǒng)繼續(xù)向更低的電壓信號(hào)水平轉(zhuǎn)移。這個(gè)發(fā)展潮流背后的動(dòng)力是對(duì)減少功耗的需求。更快的整流速度和降低信號(hào)噪聲等方面的進(jìn)步既方便了設(shè)計(jì)者,也向他們提出了新的挑戰(zhàn)。微處理器在向較低的電壓水平進(jìn)軍的過程中一馬當(dāng)先。處理器I/O電壓正從1.8V轉(zhuǎn)移到1.5V,而內(nèi)核電壓能夠低于1V。下一代微處理器甚至將采用更低的電壓。外圍設(shè)備組件的電壓雖然也在降低,但水平通常落后于處理器一代左右。電壓降低方面的發(fā)展不均帶來了系統(tǒng)設(shè)計(jì)者必須解決的關(guān)鍵性難題——如何在信號(hào)電平之間進(jìn)行可靠的轉(zhuǎn)換。正確的信號(hào)電平可以保證系統(tǒng)的可靠工作,它們能夠防止敏感IC因過高或者過低的電壓條件而受損。目前電平轉(zhuǎn)換分為單向轉(zhuǎn)換和雙向轉(zhuǎn)換,還有單電源和雙電源轉(zhuǎn)換,雙電源轉(zhuǎn)換采用雙軌方案具有滿足各方面性能的要求。1.3相關(guān)理論TTL電平信號(hào)被利用的最多是因?yàn)橥ǔ?shù)據(jù)表示采用二進(jìn)制規(guī)定,+5V等價(jià)于邏輯“1”,0V等價(jià)于邏輯“0”,這被稱做TTL(晶體管-晶體管邏輯電平)信號(hào)系統(tǒng),這是計(jì)算機(jī)處理器控制的設(shè)備內(nèi)部各部分之間通信的標(biāo)準(zhǔn)技術(shù)。

TTL電平信號(hào)對(duì)于計(jì)算機(jī)處理器控制的設(shè)備內(nèi)部的數(shù)據(jù)傳輸是很理想的,首先計(jì)算機(jī)處理器控制的設(shè)備內(nèi)部的數(shù)據(jù)傳輸對(duì)于電源的要求不高以及熱損耗也較低,另外TTL電平信號(hào)直接與集成電路連接而不需要價(jià)格昂貴的線路驅(qū)動(dòng)器以及接收器電路;再者,計(jì)算機(jī)處理器控制的設(shè)備內(nèi)部的數(shù)據(jù)傳輸是在高速下進(jìn)行的,而TTL接口的操作恰能滿足這個(gè)要求。TTL型通信大多數(shù)情況下,是采用并行數(shù)據(jù)傳輸方式,而并行數(shù)據(jù)傳輸對(duì)于超過與其它的一些邏輯電路相比,TTL電路還是有局限性的。最重要的一點(diǎn),它速度與ECL等電路相比不夠快,這就使起無法在高速系統(tǒng)中發(fā)揮作用。

PECL電路是射極耦合邏輯(PositiveEmitterCoupleLogic)集成電路的簡稱。它是省掉ECL電路中負(fù)電源,采用正電源系統(tǒng)(+5V),并將VCC接到正電源而VEE接到零點(diǎn)而來的。與TTL電路不同,PECL電路的最大特點(diǎn)是其基本門電路工作在非飽和狀態(tài)。所以,PECL電路速度是相當(dāng)高的,這種電路的平均延遲時(shí)間可達(dá)幾個(gè)毫微秒甚至亞毫微秒數(shù)量級(jí),所以PECL集成電路經(jīng)常被用于高速和超高速數(shù)字系統(tǒng)中使用。具體問題會(huì)在下一章做詳細(xì)介紹。這里只是要說明在使用各類儀器設(shè)備或設(shè)計(jì)電路時(shí),常常需要將TTL電平進(jìn)行轉(zhuǎn)換,以達(dá)到其它高速電路的要求。TTL使用注意:TTL電平一般過沖都會(huì)比較嚴(yán)重,可能在始端串22歐或33歐電阻;TTL電平輸入腳懸空時(shí)是內(nèi)部認(rèn)為是高電平。要下拉的話應(yīng)用1k以下電阻下拉。PECL使用時(shí),不同電平不能直接驅(qū)動(dòng)。中間可用交流耦合、電阻網(wǎng)絡(luò)或?qū)S眯酒M(jìn)行轉(zhuǎn)換。因?yàn)镻ECL為射隨輸出結(jié)構(gòu),必須有電阻拉到一個(gè)直流偏置電壓(例如直流匹配時(shí)用130歐上拉,同時(shí)用82歐下拉),這一點(diǎn)在進(jìn)行電平轉(zhuǎn)換時(shí)需要注意。以下為TTL和PECL的電平標(biāo)準(zhǔn),要就根據(jù)以下標(biāo)準(zhǔn)進(jìn)行轉(zhuǎn)換。TTL:Vcc=5V;VOH>=2.4V;VOL<=0.5V;VIH>=2V;VIL<=0.8VPECL:Vcc=5V;VOH=4.12V;VOL=3.28V;VIH=3.78V;VIL=3.64V由于MC10H606是單向電平轉(zhuǎn)換器,所以有必要了解,在單向電平轉(zhuǎn)換器件中,對(duì)于那些能夠?qū)⑤^高邏輯電平轉(zhuǎn)換成較低邏輯電平的器件,IC制造商規(guī)定了器件所允許的輸入范圍,在規(guī)定的輸入范圍內(nèi),器件能夠?qū)⑵漭斎肭段辉谶^壓容限內(nèi)。由于具有輸入過壓保護(hù)的邏輯器件能夠承受的輸入電壓高于其供電電壓,因此,這些器件簡化了高邏輯電平至較低邏輯電平(Vcc邏輯電平)的轉(zhuǎn)換方案。而在高扇出或高容性負(fù)載連接器的設(shè)計(jì)中,任何邏輯器件在降低電源電壓的同時(shí),其輸出驅(qū)動(dòng)能力也隨之降低,只有3.3VCMOS/TTL與5V標(biāo)準(zhǔn)TTL之間的轉(zhuǎn)換是一個(gè)特例。因?yàn)?.3V邏輯與5V邏輯的閡限是相同的。SPI總線既需要較高邏輯電平至較低邏輯電平的轉(zhuǎn)換,也需要將較低邏輯電平轉(zhuǎn)換到較高的邏輯電平。在通過并行總線進(jìn)行電平轉(zhuǎn)換時(shí),由于通常已存在WR和RD信號(hào),因而可以采用總線開關(guān)(如74CBTB3384)來實(shí)現(xiàn)不同邏輯電平之間的數(shù)據(jù)連接。對(duì)于單總線或2線接口,一般需要考慮兩個(gè)問題:一是有單獨(dú)的使能控制引腳來控制數(shù)據(jù)流向(占用有效的控制端口),二是芯片尺寸較大(占據(jù)較大的線路板尺寸)。任何設(shè)計(jì)都存在正、反兩個(gè)方向的影響,但設(shè)計(jì)人員通常希望其能夠工作在任何邏輯電平,也就是希望其是一個(gè)既可實(shí)現(xiàn)由高電壓邏輯至低電壓邏輯轉(zhuǎn)換,也可實(shí)現(xiàn)低電壓邏輯至高電壓邏輯的轉(zhuǎn)換,既可完成單向電平轉(zhuǎn)換,也能完成雙向電平轉(zhuǎn)換的通用器件。串行外設(shè)接口一般由單向控制線、數(shù)據(jù)輸入、數(shù)據(jù)輸出、時(shí)鐘和片選組成,數(shù)據(jù)輸入/輸出還可以是MISO(主機(jī)輸入、從機(jī)輸出)和MOSI(主機(jī)輸出、從機(jī)輸入)。SPI的時(shí)鐘速率可超出20Mbps,并由CMOS推挽式邏輯輸出級(jí)驅(qū)動(dòng)。數(shù)據(jù)傳輸?shù)膯蜗蛐院喕宿D(zhuǎn)換器的設(shè)計(jì)。由于不必考慮數(shù)據(jù)在單條信號(hào)線上的雙向傳輸問題,因此,可以利用圖示的簡單電阻———二極管方案或晶體管方案(圖1-1)。圖1-1電阻-二極管電平轉(zhuǎn)換電路第二章相關(guān)邏輯電路介紹2.1TTL電路TTL電路是晶體管—晶體管邏輯電路的英文縮寫(Transister-Transister-Logic),是數(shù)字集成電路的一大門類。它采用雙極型工藝制造,具有高速度低功耗和品種多等特點(diǎn)。從六十年代開發(fā)成功第一代產(chǎn)品以來現(xiàn)有以下幾代產(chǎn)品。第一代TTL包括SN54/74系列,(其中54系列工作溫度為-55℃~+125℃,74系列工作溫度為0℃~+75℃),低功耗系列簡稱第二代TTL包括肖特基箝位系列(STTL)和低功耗肖特基系列(LSTTL)。第三代為采用等平面工藝制造的先進(jìn)的STTL(ASTTL)和先進(jìn)的低功耗STTL(ALSTTL)。由于LSTTL和ALSTTL的電路延時(shí)功耗積較小,STTL和ASTTL速度很快,因此獲得了廣泛的應(yīng)用。2.2ECL電路ECL電路是射極耦合邏輯(EmitterCoupleLogic)集成電路的簡稱,與TTL電路不同,ECL電路的最大特點(diǎn)是其基本門電路工作在非飽和狀態(tài)。所以,ECL電路的最大優(yōu)點(diǎn)是具有相當(dāng)高的速度。這種電路的平均延遲時(shí)間可達(dá)幾個(gè)毫微秒甚至亞毫微秒數(shù)量級(jí)。這使得ECL集成電路在高速和超高速數(shù)字系統(tǒng)中充當(dāng)無以匹敵的角色。在正常工作狀態(tài)下,ECL電路中的晶體管是工作于線性區(qū)或截止區(qū)的。因此,ECL集成電路被稱為非飽和型邏輯電路。ΩΩΩΩΩΩΩΩΩ220ΩΩΩΩΩΩΩΩΩΩ220Ω圖2-1ECL電路圖中第Ⅰ部分為基本門電路。完成“或/或非”功能第Ⅱ部分為射級(jí)跟隨器,完成輸出及隔離功能第Ⅲ部分為基準(zhǔn)源電路,具有溫度補(bǔ)償功能[13]ECL電路的邏輯擺幅較小(僅0.8V,而TTL的邏輯擺幅約為2.0V

),當(dāng)電路從一種狀態(tài)過渡到另一種狀態(tài)時(shí),對(duì)寄生電容的充放電時(shí)間將減少,這也是ECL電路具有高開關(guān)速度的重要原因。但邏輯擺幅小,對(duì)抗干擾能力不利。由于單元門的開關(guān)管對(duì)是輪流導(dǎo)通的,對(duì)整個(gè)電路來講沒有“截止”狀態(tài),所以單元電路的功耗較大。從電路的邏輯功能來看,ECL

集成電路具有互補(bǔ)的輸出,這意味著同時(shí)可以獲得兩種邏輯電平輸出,這將大大簡化邏輯系統(tǒng)的設(shè)計(jì)。ECL集成電路的開關(guān)管對(duì)的發(fā)射極具有很大的反饋電阻,又是射極跟隨器輸出,故這種電路具有很高的輸入阻抗和低的輸出阻抗。射極跟隨器輸出同時(shí)還具有對(duì)邏輯信號(hào)的緩沖作用。2.3PECL電路如果省掉ECL電路中的負(fù)電源,采用正電源的系統(tǒng)(+5V),可將VCC接到正電源而VEE接到零點(diǎn)。這樣的電平通常被稱為PECL(PositiveEmitterCoupledLogic)。如果采用+3.3V供電,則稱為LVPECL。當(dāng)然,此時(shí)高低電平的定義也是不同的。其中,輸出射隨器工作在正電源范圍內(nèi),其電流始終存在。這樣有利于提高開關(guān)速度,而且標(biāo)準(zhǔn)的輸出負(fù)載是接50Ω至VCC-2V的電平上。100Ω5Ω100Ω5ΩOUT-OUT+50Ω50100Ω5Ω100Ω5ΩOUT-OUT+50Ω50ΩIN-IN+圖2-2-1PECL輸出結(jié)構(gòu)圖2-2-2PECL輸入結(jié)構(gòu)在使用PECL電路時(shí)要注意加電源去耦電路,以免受噪聲的干擾。輸出采用交流耦合還是直流耦合,對(duì)負(fù)載網(wǎng)絡(luò)的形式將會(huì)提出不同的需求。直流耦合的接口電路有兩種工作模式:其一,對(duì)應(yīng)于近距離傳送的情況,采用發(fā)送端加到地偏置電阻,接收端加端接電阻模式;其二,對(duì)應(yīng)于較遠(yuǎn)距離傳送的情況,采用接收端通過電阻對(duì)提供截止電平VTT和50Ω的匹配負(fù)載的模式。以上都有標(biāo)準(zhǔn)的工作模式可供參考,不必贅述。對(duì)于交流耦合的接口電路,也有一種標(biāo)準(zhǔn)工作模式,即發(fā)送端加到地偏置電阻,耦合電容靠近發(fā)送端放置,接收端通過電阻對(duì)提供共模電平VBB和50Ω的匹配負(fù)載的模式。(P)ECL是高速領(lǐng)域內(nèi)一種十分重要的邏輯電路,它的優(yōu)良特性使它廣泛應(yīng)用于高速計(jì)算機(jī)、高速計(jì)數(shù)器、數(shù)字通信系統(tǒng)、雷達(dá)、測量儀器和頻率合成器等方面。2.4TTL電平與ECL電平性能比較類型性能(單位)TTLECL電源電壓/V5-5.2UOL最高允許值/V2.4-0.85UOL最低允許值/V0.4-1.5邏輯擺幅/V2.00.65高電平輸入噪聲容限/V1.9(0.4)0.21低電平輸入噪聲容限/V1.05(0.4)0.21每門功耗/mV1040每門傳輸延遲/ns102抗干擾性能好差表2-1TTL與PECL性能比較表注:①括弧內(nèi)的數(shù)字為極限值②此參數(shù)為靜態(tài)時(shí)的功耗,在動(dòng)態(tài)時(shí),功耗隨著工作頻率而增加,在最高允許頻率時(shí)可達(dá)1mv[14]2.5邏輯器件的使用注意1.多余不用輸入管腳的處理[3]在多數(shù)情況下,集成電路芯片的管腳不會(huì)全部被使用。例如74ABT16244系列器件最多可以使用16路I/O管腳,但實(shí)際上通常不會(huì)全部使用,這樣就會(huì)存在懸空端子。所有數(shù)字邏輯器件的無用端子必須連接到一個(gè)高電平或低電平,以防止電流漂移(具有總線保持功能的器件無需處理不用輸入管腳)。究竟上拉還是下拉由實(shí)際器件在何種方式下功耗最低確定。2.選擇板內(nèi)驅(qū)動(dòng)器件的驅(qū)動(dòng)能力,速度,不能盲目追求大驅(qū)動(dòng)能力和高速的器件,應(yīng)該選擇能夠滿足設(shè)計(jì)要求,同時(shí)有一定的余量的器件,這樣可以減少信號(hào)過沖,改善信號(hào)質(zhì)量。并且在設(shè)計(jì)時(shí)必須考慮信號(hào)匹配。3.在總線達(dá)到產(chǎn)生傳輸線效應(yīng)的長度后,應(yīng)考慮對(duì)傳輸線進(jìn)行匹配,一般采用的方式有始端匹配、終端匹配等。始端匹配是在芯片的輸出端串接電阻,目的是防止信號(hào)畸變和地彈反射,特別當(dāng)總線要透過接插件時(shí),尤其須做始端匹配。內(nèi)部帶串聯(lián)阻尼電阻的器件相當(dāng)于始端匹配,由于其阻值固定,無法根據(jù)實(shí)際情況進(jìn)行調(diào)整,在多數(shù)場合對(duì)于改善信號(hào)質(zhì)量收效不大,故此不建議推薦使用。應(yīng)選擇正確的終端匹配網(wǎng)絡(luò),使總線即使在沒有任何驅(qū)動(dòng)源時(shí),其線電壓仍能保持在穩(wěn)定的高電平。4.收發(fā)總線需有上拉電阻或上下拉電阻,保證總線浮空時(shí)能處于一個(gè)有效電平,以減小功耗和干擾。5.時(shí)鐘、復(fù)位等引腳輸入往往要求較高電平,必要時(shí)可上拉電阻。6.注意電平接口的兼容性。選用器件時(shí)要注意電平信號(hào)類型,對(duì)于有不同邏輯電平互連的情況,請(qǐng)遵守本規(guī)范的具體要求。7.在器件工作過程中,為保證器件安全運(yùn)行,器件引腳上的電壓及電流應(yīng)嚴(yán)格控制在器件手冊指定的范圍內(nèi)。邏輯器件的工作電壓不要超出它所允許的范圍。8.邏輯器件的輸入信號(hào)不要超過它所能允許的電壓輸入范圍,不然可能會(huì)導(dǎo)致芯片性能下降甚至損壞邏輯器件。9.對(duì)于帶有緩沖器的器件不要用于線性電路,如放大器。10.可編程器件任何電源引腳、地線引腳均不能懸空;在每個(gè)可編程器件的電源和地間要并接0.1uF的去耦電容,去耦電容盡量靠近電源引腳,并與地形成盡可能小的環(huán)路。第三章硬件電路設(shè)計(jì)3.1高頻放大器基礎(chǔ)3.1.1引言放大器(Amplifier)是應(yīng)用最廣泛的一類電子線路。它的功能是將輸入信號(hào)進(jìn)行不失真地放大。在廣播,通信,自動(dòng)控制,電子測量等各種電子設(shè)備中,放大器是必不可少的組成部分?;痉糯箅娐肥欠糯箅娐分凶罨镜慕Y(jié)構(gòu),是構(gòu)成復(fù)雜放大電路的基本單元。它利用雙極型半導(dǎo)體三極管輸入電流控制輸出電流的特性,或場效應(yīng)半導(dǎo)體三極管輸入電壓控制輸出電流的特性,實(shí)現(xiàn)信號(hào)的放大。從電路的角度來看,可以將基本放大電路看成一個(gè)雙端口網(wǎng)絡(luò)。放大電路主要利用三極管或場效應(yīng)管的控制作用放大微弱信號(hào),輸出信號(hào)在電壓或電流的幅度上得到了放大,輸出信號(hào)的能量得到了加強(qiáng)。輸出信號(hào)的能量實(shí)際上是由直流電源提供的,只是經(jīng)過三極管的控制,使之轉(zhuǎn)換成信號(hào)能量,提供給負(fù)載。放大高頻小信號(hào)(中心頻率在幾百千赫到幾百兆赫)的放大器稱為高頻小信號(hào)放大器。根據(jù)工作頻寬的寬窄不同,高頻小信號(hào)放大器有寬帶型和窄帶型兩大類。所謂頻帶的寬窄,指的是相對(duì)頻帶,即通頻帶與其中心頻率的比值。寬帶放大器的相對(duì)頻帶較帶(往往在0.1以上),窄帶放大器的相對(duì)頻帶較窄(往往小到0.01)。高頻小信號(hào)放大器若按器件分可分為晶體管放大器,場效應(yīng)管放大器,集成電路放大器;若按通帶分可分為窄帶放大器,寬帶放大器;若按負(fù)載分可分為諧振放大器,非諧振放大器。3.1.2放大器的性能指標(biāo)對(duì)輸入信號(hào)源而言,放大器可看作它的負(fù)載,用等效電阻Ri表示,稱為放大器的輸入電阻,定義為Ri=Vi/Ii。對(duì)輸出電阻RL而言,放大器可看作它的信號(hào)源,用戴維寧等效電壓源Vot和RO或諾頓等效電流源Ion和RO表示。它們之間由下列關(guān)系式轉(zhuǎn)換Vot=-ROIon根據(jù)上述,畫出小信號(hào)放大器的電路一般模型如圖所示。其中Ro是等效電源的內(nèi)阻,稱為放大器的輸出電阻,它是在獨(dú)立電壓源短路或獨(dú)立電流源開路而保留受控源的情況下,由RL兩端向放大器看進(jìn)去的等效電阻,稱為放大器的輸出電阻。圖3-1小信號(hào)放大器一般電路模型[1]根據(jù)上述定義可見,Ri和RO不是實(shí)際電阻,而是等效意義上的電阻。一般情況下,Ri不僅與網(wǎng)絡(luò)參數(shù),還與輸出負(fù)載RL有關(guān);RO不僅與網(wǎng)絡(luò)參數(shù),還與輸入信號(hào)源電阻RS有關(guān)。放大器的增益,又稱為放大倍數(shù),用A表示,定義為放大器輸出量對(duì)輸入量的比值,用來衡量放大器放大電信號(hào)的能力。根據(jù)需要處理的輸入和輸出電量不同,增益有四種不同的的定義,分別稱為電壓增益Av,電流增益Ai,互導(dǎo)增益Ag,和互阻增益Ar。應(yīng)用中經(jīng)常討論的為電壓增益,即放大器輸出電壓Vo與輸入電壓Vi之比 分貝表示:為了實(shí)現(xiàn)高增益和某些其它的特定要求,實(shí)際放大器一般都是由多級(jí)組成的。圖3-2多級(jí)放大器組成[1]由上圖可見,第二級(jí)放大器的輸入電阻等效為第一級(jí)放大器的輸出負(fù)載;而第一級(jí)放大器的輸出等效電壓源等效為第二級(jí)放大器的輸入信號(hào)源。第二級(jí)放大器和第三級(jí)放大器之間也有類似的關(guān)系,以此類推。若已知每級(jí)輸出負(fù)載時(shí)的電壓增益,則由于前級(jí)放大器的輸出電壓即為后級(jí)放大器的輸入電壓,因此N級(jí)放大器的總電壓增益為根據(jù)不同要求,多級(jí)放大器還可以由不同類型放大器組成。在此不在累述。放大器的失真是指其輸出信號(hào)不能重現(xiàn)輸入信號(hào)波形的一種物理現(xiàn)象。根據(jù)產(chǎn)生的機(jī)理不同,失真可分為線性失真和非線性失真兩大類。其中線性失真又有頻率失真和瞬變失真之分。必須指出,非線性失真和線性失真都會(huì)引起輸出信號(hào)波形失真,但兩者具有本質(zhì)區(qū)別。線性失真僅使信號(hào)中各頻率分量的幅度和相位發(fā)生變化,而不會(huì)產(chǎn)生新的頻率分量;非線性失真則是由于產(chǎn)生了芯頻率分量而造成的。3.2MC10H606功能概述3.2.1芯片介紹MC10H606型芯片是6位計(jì)數(shù),單向供電的TTL-PECL電平轉(zhuǎn)換芯片。它的主要特征是選擇差分PECL或者TTL作為輸入電平,并且以差分PECL作為輸出電平。異步主要重新設(shè)置控制是PECL電平輸入。 FNSUFFIXPLASTICACKAGECASE776–02圖3-3MC10H606芯片基于MC10H606可以將TTL電平轉(zhuǎn)換為PECL電平,所以該芯片理論上適用于HPPI總線板對(duì)板接口應(yīng)用的傳輸。它進(jìn)一步簡化了兩板之間同步數(shù)據(jù)傳輸?shù)娜蝿?wù)。該芯片適用于任何ECL標(biāo)準(zhǔn):與MECL10KH邏輯電平兼容,工作電壓為+5v。該芯片具有速度快、邏輯功能強(qiáng)、扇出能力大等突出優(yōu)點(diǎn)。采用該芯片可以有效的簡化電路,并且具有很高的可靠性,設(shè)計(jì)起來也相應(yīng)的十分方便。QNDn DQ QN CLK R CLKTCLK MR圖3-4邏輯模型注1.當(dāng)使用PECL作為輸入端時(shí),TCLK端必須接地(0V)2.當(dāng)僅使用一端PECL輸入時(shí),則另一個(gè)PECL輸入端必須接到VBB上,同時(shí)TCLK端必須接地。3.當(dāng)使用TCLK端作為輸入端時(shí),PECL端必須接地(0V)3.2.2芯片引腳圖及功能 D0D2VCCTD3D4D5VCCE D0Q5 TCLKQ5VBBQ4CLKQ4CLKVCCEMRQ3VCCEQ3Q0Q0GNDQ1Q1Q2Q2圖3-5MC10H606引腳圖表3-1引腳名稱及功能引腳功能D0-D5CLK,CLKTCLKMRQ0-Q5Q0-Q5VCCEVCCTGNDTTL數(shù)據(jù)輸入差分PECL時(shí)鐘輸入TTL時(shí)鐘輸入PECL重置輸入實(shí)際PECL輸出反向PECL輸出PECLVCC(+5.0V)TTLVCC(+5.0V)TTL/PECL接地表3-2真值表DNMRTCLK/CLKQN+1LHXLLHZZXLHLZ=低到高轉(zhuǎn)換3.2.3直流特性名稱 特性A=0CA=25CA=85C單位條件最小最大最小最大最小最大VIH輸入高電平2.02.02.0VVIL輸入低電壓平VVIK輸入鉗電壓平–1.2–1.2–1.2VIIN=–18mAIIH輸入高電流201002010020100VVIN=2.7VVIN=7.0VIIL輸入低電流–0.6–0.6–0.6mAVIN=0.5V表3-3TTL直流特性(VCCT=VCCE=5.0V5%)表3-4PECL直流特性(VCCT=VCCE=5.0V5%)名稱 特性A=0CA=25CA=85C單位條件最小最大最小最大最小最大IINH輸入高電流255145145AIINL輸入低電流AVIH輸入高電平383041603870419039304280mVVCCT=5.0VVIL輸入低電平305035203050352030503555mVVCCT=5.0VVOH輸出高電平398041604020419040804270mVVCCT=5.0VVOL輸出低電平305033703050337030503400mVVCCT=5.0VVBB輸出偏壓360037103630373036703790mVVCCT=5.0V3.3主要單元電路工作原理測量系統(tǒng)中,常要進(jìn)行信號(hào)電平轉(zhuǎn)換以滿足儀器的需要。在我們的數(shù)據(jù)獲取系統(tǒng)中,外輸入控制信號(hào)常常是TTL信號(hào),而被控制設(shè)備需要PECL信號(hào),因此必須進(jìn)行電平轉(zhuǎn)換。根據(jù)這個(gè)要求,設(shè)計(jì)了TTL-PECL電平轉(zhuǎn)換器。該轉(zhuǎn)換器可以把標(biāo)準(zhǔn)TTL電平轉(zhuǎn)換為標(biāo)準(zhǔn)PECL電平,并實(shí)現(xiàn)差分互補(bǔ)輸出,可以滿足實(shí)際工作的需要。在設(shè)計(jì)轉(zhuǎn)換電路的同時(shí)還要注意以下幾個(gè)問題:(1)電平兼容電平轉(zhuǎn)換問題,最根本的就是要解決邏輯器件接口的電平兼容問題。而電平兼容原則就兩條:VOH>VIHVOL<VIL再簡單不過了!當(dāng)然,考慮抗干擾能力,還必須有一定的噪聲容限:|VOH-VIH|>VN+|VOL-VIL|>VN-其中,VN+和VN-表示正負(fù)噪聲容限(2)速度/頻率某些轉(zhuǎn)換方式影響工作速度,所以必須注意。由于電阻的存在,通過電阻給負(fù)載電容充電,必然會(huì)影響信號(hào)跳沿速度。為了提高速度,就必須減小電阻,這又會(huì)造成功耗上升。(3)輸出驅(qū)動(dòng)能力如果需要一定的電流驅(qū)動(dòng)能力,那么就要更加注意。因?yàn)樗俣葐栴}的關(guān)鍵就是對(duì)負(fù)載電容的充電能力。在解決上述幾個(gè)問題之后,我們就可以著手設(shè)計(jì)電路。電路的主要功能是將TTL信號(hào)轉(zhuǎn)換為PECL信號(hào),除指示電路外,采用的轉(zhuǎn)換芯MC10H606。它具有速度快、邏輯功能強(qiáng)、扇出能力大等突出優(yōu)點(diǎn)。該電路主要由信號(hào)放大、電平移動(dòng)、輸出指示組成。3.3.1信號(hào)放大電路由于輸入信號(hào)為頻率為1GHz,幅值為0.2v的高頻已調(diào)制小信號(hào),而要求輸出電壓幅值為2v。這就需要通過放大電路來實(shí)現(xiàn)。2v2v-2v-0.2v0.2v-2v-0.2v0.2v圖3-6方波轉(zhuǎn)換對(duì)于該方波信號(hào),可以采用MAR-8A+型號(hào)的單片集成放大器進(jìn)行放大。MAR-8A是提供高動(dòng)態(tài)范圍的寬頻放大器。它具有多次可重復(fù)使用的良好性能。MAR-8A+采用達(dá)林頓放大結(jié)構(gòu)并使用HBT技術(shù)制作。該放大器具有較高的增益。當(dāng)工作頻率f=0.1GHz時(shí),電壓增益可達(dá)31.5dB;當(dāng)工作頻率f=1GHz時(shí),電壓增益可達(dá)25dB。由于要求輸入信號(hào)為1GHz,則Av=20Log(Vo/Vi)=25Vo/Vi≈10滿足放大要求,可以使用。MAR-8A+輸出功率很高,功率增益可以達(dá)到+12.5dBm。另外,MAR-8A+還具有低噪聲,高穩(wěn)定性,有效防止瞬時(shí)電壓擊穿等諸多特點(diǎn)。65K25K18K65K25K18K2.7K圖3-7內(nèi)部電路模型表3-5引腳功能概述引腳符號(hào)作用RF-IN1射頻輸入引腳。該引腳要求使用外部直流電容進(jìn)行選頻。RF-OUTandDC-IN3射頻輸出和偏壓引腳。直流電壓由該引腳接入;因此要選擇合適的直流電容。GND2,4接地從MAR-8A+內(nèi)部簡易結(jié)構(gòu)可以看到,該放大器主要有兩個(gè)三極晶體管構(gòu)成。兩個(gè)三極管采用直接耦合的方式。在這種耦合方式中,信號(hào)直接從前級(jí)傳送到后級(jí)。第一級(jí)放大器采用分壓式偏置電路。分壓式偏置電路是一種高穩(wěn)定性的偏置電路,它廣泛的應(yīng)用于分立元件放大器。與簡單偏置電路比較,分壓式偏置電路能夠有效地穩(wěn)定靜態(tài)工作點(diǎn),從而提高放大性能。由引腳功能表可知,RF-IN端要選擇合適的電容C1進(jìn)行選頻。電容具有通高頻阻低頻的作用,電容值越大,則通過的頻率越高。因?yàn)檩斎氲男盘?hào)為1GHz,所以采用大小為1000uF的電容,對(duì)輸入信號(hào)進(jìn)行選頻濾波。在RF-OUTandDC-IN端,同時(shí)接入直流電源,并且有高頻信號(hào)輸出。在電源輸入旁需要并接一個(gè)去耦電容C2,電容的大小選擇0.1uF。MAR-8A+對(duì)VCC端外界電阻有固定的要求。見下表表3-6電阻率列表RVcc偏壓電阻率788.781189143101741120012226因?yàn)椴捎貌煌腣cc,其所加的電阻值也不同,這就要求在設(shè)計(jì)放大電路的時(shí)候考慮到外接電源對(duì)電阻的影響。在該電路中使用12v的輸入直流電壓,那么相應(yīng)的選擇阻值為220Ω的電阻。在放大器的信號(hào)輸出端同樣需要外接一電容,此電容的作用是將信號(hào)中的直流成分隔離開,因此稱為隔直流電容或耦合電容。將該電容為100uF。圖3-8應(yīng)用電路3.3.2電平移動(dòng)電路差分互補(bǔ)輸出輸出指示差分互補(bǔ)輸出輸出指示電平移動(dòng)小信號(hào)輸入小信號(hào)輸入3.2主要單元電路工作3.2主要單元電路工作原理 圖3-9電平轉(zhuǎn)換器電路框圖首先,設(shè)計(jì)該轉(zhuǎn)換電路需要著重考慮了以下幾點(diǎn)。1.電平關(guān)系,必須保證在各自的電平范圍內(nèi)工作,否則,不能滿足正常邏輯功能,嚴(yán)重時(shí)會(huì)燒毀芯片。2.驅(qū)動(dòng)能力,必須根據(jù)器件的特性參數(shù)仔細(xì)考慮,計(jì)算和試驗(yàn),否則很可能造成隱患,在電源波動(dòng),受到干擾時(shí)系統(tǒng)就會(huì)崩潰。3.時(shí)延特性,在高速信號(hào)進(jìn)行邏輯電平轉(zhuǎn)換時(shí),會(huì)帶來較大的延時(shí),設(shè)計(jì)時(shí)一定要充分考慮其容限。TTL-PECL轉(zhuǎn)換電路可將輸入的TTL電平直接轉(zhuǎn)換成標(biāo)準(zhǔn)PECL電平,在這里我們使用MC10H606邏輯轉(zhuǎn)換芯片來實(shí)現(xiàn)。在使用邏輯器件的時(shí)候有許多需要注意的問題,前面已經(jīng)提到過了,那么在具體使用MC10H606進(jìn)行電平轉(zhuǎn)換器設(shè)計(jì)的時(shí)候,則需要具體考慮。D:通過引腳功能表可以知道,經(jīng)過高頻放大電路放大之后的高頻TTL信號(hào)通過該端口輸入。因?yàn)橛蒚TL門電路的輸入端負(fù)載特性可知,只有在輸入端接的串聯(lián)電阻<910Ω[5]時(shí),它輸入來的低電平信號(hào)才能被門電路識(shí)別出來,串聯(lián)電阻再大的話輸入端就一直呈現(xiàn)高電平。所以再該電路中串接一個(gè)阻值為510Ω的電阻。MR:根據(jù)芯片各個(gè)引腳的真值表,當(dāng)MR端輸入高電平時(shí),將無法觸發(fā)Q端輸出信號(hào),所以MR端為低電平有效。TCLK/CLK:接入定時(shí)信號(hào)發(fā)生器,從而觸發(fā)D輸入端。需要注意的是,當(dāng)使用PECL作為輸入端時(shí),TCLK端必須接地;當(dāng)僅使用一端PECL輸入時(shí),則另一個(gè)PECL輸入端必須接到VBB上,同時(shí)TCLK端必須接地;當(dāng)使用TCLK端作為輸入端時(shí),PECL端必須接地該電平移動(dòng)電路選擇TCLK端觸發(fā),這樣,根據(jù)MC10H606的要求,CLK端必須接地。為了抑制過沖、保護(hù)器件,還需要對(duì)器件進(jìn)行相應(yīng)的電阻匹配。匹配的原則是在不影響速度的情況下與器件的接口盡量串阻。由于MC10H606所要求的輸入高電平為2V,那么可以選擇串接一個(gè)阻值大約為510Ω的電阻,這樣就可以保證在驅(qū)動(dòng)能力和速度較高的情況下,邏輯器件不至于被損壞。在邏輯器件的電源和地間要并接0.1uF的去耦電容,去耦電容盡量靠近電源引腳,并與地形成盡可能小的環(huán)路。另外,為了防止信號(hào)畸變和地彈反射,應(yīng)考慮對(duì)傳輸線進(jìn)行匹配,一般采用的方式有始端匹配、終端匹配等。始端匹配是在芯片的輸出端串接電阻,內(nèi)部帶串聯(lián)阻尼電阻的器件相當(dāng)于始端匹配,由于其阻值固定,無法根據(jù)實(shí)際情況進(jìn)行調(diào)整,在多數(shù)場合對(duì)于改善信號(hào)質(zhì)量收效不大,故此不建議推薦使用。這里可以使用兩個(gè)阻值為510Ω并聯(lián)電阻。根據(jù)上述要求,所設(shè)計(jì)的電平轉(zhuǎn)換電路如下圖所示。10k0.10k0.01uF圖3-10TTL-PECL轉(zhuǎn)換電路3.3.3指示電路其功能是指示有無信號(hào)輸入以及輸入信號(hào)頻率的快慢。每路輸出設(shè)有一個(gè)指示電路,其接法和原理基本一樣。這部分主要由一個(gè)集成單穩(wěn)態(tài)和一個(gè)采用分立元件組成的電平移動(dòng)級(jí)構(gòu)成。單穩(wěn)態(tài)選用MAX9381(差分?jǐn)?shù)據(jù)和時(shí)鐘D觸發(fā)器)。MAX9381是一款差分?jǐn)?shù)據(jù)、差分時(shí)鐘D觸發(fā)器,引腳兼容于ONSemiconductor的MC100EP52,增加以下優(yōu)點(diǎn):2.25V至5.5V的更寬電源電壓范圍和25%A的更低電源電流。當(dāng)時(shí)鐘信號(hào)是低電平時(shí),數(shù)據(jù)進(jìn)入觸發(fā)器控制部分,一旦時(shí)鐘信號(hào)發(fā)生正跳變,數(shù)據(jù)就被傳送到輸出端?;Q時(shí)鐘輸入端,此器件可作為下降沿觸發(fā)器件使用。當(dāng)輸入端懸空或接到VEE時(shí),MAX9381利用輸入箝位電路來保證輸出的穩(wěn)定性。關(guān)鍵特性保證3.0GHz工作時(shí)鐘頻率●0.2ps加性隨機(jī)抖動(dòng)328ps的典型傳輸延遲PECL電源電壓Vcc=2.25v至5.5v(VEE=0v)ECL電源電壓VEE=-2.25v至-5.5v(Vcc=0v)當(dāng)輸入開路或接到VEE時(shí),輸入保護(hù)嵌位保證輸出穩(wěn)定性2kvESD保護(hù)在介紹完MAX9381的基本參數(shù)功能之后,我們就可以開始著手設(shè)計(jì)指示電路。首先,我們要選取2n3904型號(hào)的三極管,并且將三極管接成共基極電路。MAX9381有兩個(gè)輸入端,在圖中可以看到分別被標(biāo)為1、2。其中2綁成+5V,為高電平,在這之間最好還需要串接一個(gè)電阻。電阻值推薦為1~10K,在這里可以選擇一個(gè)阻值為4.7k的電阻。在圖中我們可以看到,我們要在c、d之間,也就是VCC和反向輸入端Q端之間連接一只發(fā)光二極管,我們就是通過這個(gè)發(fā)光二極管來觀察信號(hào)的輸入情況的。MAX9381的反相輸出端Q端電平的變化就取決于輸入端1端的輸入電平。當(dāng)沒有電平信號(hào)過來時(shí),a點(diǎn)的電位(圖3-11)是-0.8V,由于采用的2n3904型號(hào)三級(jí)管是NPN型,則基極和發(fā)射極之間的電壓不足以導(dǎo)通三極管,則b點(diǎn)的電位是+5V,所以根據(jù)MAX9381的功能可以知道,反相輸出端Q端將輸出高電平(約3.3V)。由于發(fā)光二極管是正向?qū)ㄇ覍?dǎo)通電壓大于1V,而這時(shí)候c、d之間的電壓不足夠使發(fā)光二極管導(dǎo)通。當(dāng)有信號(hào)來時(shí),a點(diǎn)的電位是-1.6V,該電平的幅值可以使三極管導(dǎo)通,在經(jīng)過5kΩ電阻的壓降,則b點(diǎn)大約是0V,這時(shí)候,MAX9381被觸發(fā),其反相輸出端Q端輸出電平大約0.3V。這是c出的電壓大于d處的電壓,且兩點(diǎn)之間的的壓降足夠使發(fā)光二極管導(dǎo)通發(fā)光。根據(jù)這個(gè)二極管的發(fā)光情況就可以來監(jiān)視輸入的情況。ΩΩΩΩΩΩ ΩΩΩΩΩΩ圖3-11信號(hào)監(jiān)視電路3.3.4PECL差分輸出電平電路PECL是有ECL標(biāo)準(zhǔn)發(fā)展而來,在PECL電路中省去了負(fù)電源,較ECL電路更方便使用。PECL信號(hào)的擺幅相對(duì)ECL要小,這使得該邏輯更適合于高速數(shù)據(jù)的串性或并行連接。PECL電路的輸出結(jié)構(gòu)如圖3-12所示,包含一個(gè)差分對(duì)和一對(duì)射隨器。輸出射隨器工作在正電源范圍內(nèi),其電流始終存在,這樣有利于提高開關(guān)速度。標(biāo)準(zhǔn)的輸出負(fù)載是接50Ω至VCC-2V的電平上,如圖3-12中所示,在這種負(fù)載條件下,OUT+與OUT-的靜態(tài)電平典型值為VCC-1.3V,OUT+與OUT-輸出電流為14mA。PECL結(jié)構(gòu)的輸出阻抗很低,典型值為4~5Ω,這表明它有很強(qiáng)的驅(qū)動(dòng)能力,但當(dāng)負(fù)載與PECL的輸出端之間有一段傳輸線時(shí),低的阻抗造成的失配將導(dǎo)致信號(hào)時(shí)域波形的振鈴現(xiàn)象。IN-IN+5Ω5Ω50IN-IN+5Ω5Ω50Ω50Ω圖3-12PECL輸出電路差分對(duì)的作用是讓兩個(gè)相互關(guān)聯(lián)且互補(bǔ)部分間所收到的的信號(hào)之間存在差值,因此其通訊環(huán)境的影響將能被降低到最小程度。相反地,單端信號(hào)所獲得的是接收到的信號(hào)和電源或接地之間的信號(hào)差值,因此,信號(hào)上或電源系統(tǒng)上的在噪音不能被抵消掉。這就是差分信號(hào)對(duì)高速信號(hào)如此有效的原因,也是它用于快速串列回流排和雙倍數(shù)據(jù)記憶的原因。在差分對(duì)中,正負(fù)兩端都必須始終透過相同的環(huán)境并沿著傳輸路徑發(fā)送。正負(fù)兩端必須在一起,以便使這些在相同對(duì)應(yīng)點(diǎn)上通過電磁場的正負(fù)信號(hào)能能夠彼此耦合。由于差分對(duì)是對(duì)稱的,因此它們的環(huán)境也必然對(duì)稱。射極跟隨器又叫射極輸出器,是一種典型的負(fù)反饋放大器。從晶體管的連接方法而言,它實(shí)際上是共集電極放大器。射極跟隨器雖然沒有電壓放大能力,但由于電路深度負(fù)反饋的作用,具有工作穩(wěn)定、頻響寬、輸入電阻大和輸出電阻小等突出優(yōu)點(diǎn)。射極限隨器的輸入電阻比一般共發(fā)射極電路的輸入電阻大很多。根據(jù)理論分析,它的輸入電阻Rsr≈βRe。如果晶休管的β=100,Re=1千歐,則輸入電阻入,Rsr≈l00千歐。輸入電阻大,消耗信號(hào)源的電流就小。在多級(jí)放大器中,射極限隨器對(duì)信號(hào)源或前級(jí)只是很輕的負(fù)載。同時(shí),射極限隨器的輸出電阻是很小的,根據(jù)理論分析,Rsr≈Rbe/β(式中的Rbe.是晶休管的輸入電阻)。一般射極限隨器的輸出電阻在幾十到幾百歐之內(nèi),比共發(fā)射極電路小得多。輸出電阻小,帶負(fù)栽的能力就強(qiáng),可以帶阻抗比較小的負(fù)載。利用射極限隨器輸入電阻大、輸出電阻小的特點(diǎn),還可以進(jìn)行阻抗匹配。多級(jí)放大器中有時(shí)在兩級(jí)之間加入一級(jí)射極限隨器,使它的高輸入阻抗與前級(jí)的高輸出阻抗匹配;低輸出阻抗與后級(jí)的低輸入阻抗相匹配,起到緩沖作用,減少了前后級(jí)之間的影響。由于射極跟隨器的負(fù)反饋?zhàn)饔茫敵鲭妷弘S頻串的變化也減小到最小程度,相對(duì)改善了放大器的頻串響應(yīng)。3.3.5接口互聯(lián)PECL到PECL的連接分直流耦合和交流耦合兩種形式,這里采用直流耦合的方式。直流耦合情況:PECL輸出設(shè)計(jì)成驅(qū)動(dòng)50Ω負(fù)載至(VCC-2V)。由于一般情況下無法向終端網(wǎng)絡(luò)提供(VCC-2V)電源,經(jīng)常會(huì)用并聯(lián)電阻,得到一個(gè)等效電路。50Ω負(fù)載至(VCC-2V)的終端匹配要求滿足:(VCC-2V)=VCC()and(R1//R2)=50Ω解出R1,R2,可得R1=andR2=25·VCC在+5v供電時(shí),電阻按5%的精度選取,R1為82Ω,R2為130Ω,下圖為等效終端網(wǎng)絡(luò)。[11]圖3-13PECL與PECL之間的直流耦合3.3.6整體電路圖3-14TTL-PECL電平轉(zhuǎn)換器總體電路第四章反射和串?dāng)_的處理系統(tǒng)中由直流和交流兩種噪聲。前者主要是電源變化造成的和輸出端并聯(lián)帶來的直流噪聲;后者主要是傳輸線上的串?dāng)_噪聲,信號(hào)傳輸由于傳輸線的失配帶來的反射噪聲,地線上的尖峰和電源線上的尖峰等。在設(shè)計(jì)時(shí)對(duì)各種噪聲進(jìn)行了充分的考慮,其中最主要的噪聲是反射,傳輸線的串?dāng)_、電源和地線的尖峰。4.1信號(hào)傳輸中的反射在各種數(shù)字電路應(yīng)用系統(tǒng)中,由于信號(hào)傳輸?shù)男枰?。各個(gè)單元電路問要按照一定的邏輯要求進(jìn)行連接。這些連接有的比較短,如在同一塊插件板上,從某一點(diǎn)到另外的某一點(diǎn)。有的卻很長,如從一個(gè)機(jī)箱到相隔較遠(yuǎn)的另一個(gè)機(jī)箱。當(dāng)信號(hào)的頻率較高時(shí),如果連線的長度和它上面?zhèn)鬏數(shù)男盘?hào)的波長很接近,則當(dāng)高速變化的信號(hào)在長線中傳輸時(shí),由于阻抗不匹配,會(huì)出現(xiàn)反射現(xiàn)象,使信號(hào)波形嚴(yán)重畸變,并引起有害的干擾脈沖,影響系統(tǒng)的正常工作。因此,抑制信號(hào)傳輸中的反射,提高信號(hào)傳輸?shù)目煽啃允谴祟愲娐吩O(shè)計(jì)中必須解決的一個(gè)重要問題。4.1.1傳輸信號(hào)反射現(xiàn)象分析在以下分析中作如下假設(shè),所有信號(hào)采用負(fù)邏輯。輸入信號(hào)為負(fù)階躍,V=-5V。傳輸線采用雙絞線,長L=10m,波阻抗R=150Ω,信號(hào)傳輸速度為0.2m/ns。始端信號(hào)源電阻Ri=20,終端負(fù)載電阻R=1000終端反射系數(shù):始端反射系數(shù):Ke==≈0.74Ks==0.76信號(hào)傳輸時(shí)間:t=10/0.2=50(ns)始端入射波幅值:Vr=·V=·(-5)≈4.4(V)經(jīng)時(shí)間t后,入射波到達(dá)終端,產(chǎn)生第一次反射,反射波的幅值為:Vi1=Ke·Vr=0.74×(-4.4)≈-3.3(V)經(jīng)時(shí)間2t后,反射波到達(dá)始端,產(chǎn)生第二次反射,反射波幅值為:Vi2=Ke·Vr1=-0.76×(-3.3)≈2.5(V)同理有:Vi3=Ke·Vr2=0.74×2.5≈2.83(V)…Vi12≈-0.14(V)…由于R,K的絕對(duì)值均小于1,故反射波的幅值將不斷衰減,經(jīng)足夠長的時(shí)間(如600ns)后,反射渡的幅值(-0.14V)與信號(hào)(-5V)相比已微不足道,此時(shí)即可認(rèn)為已達(dá)到了穩(wěn)態(tài)。理論上穩(wěn)態(tài)時(shí)傳輸線始端和終端的電壓均為:V=·V=·(-5)=-4.9(V)[9]對(duì)于TTL與非門,其輸出阻抗在高電平時(shí)約為100,在低電平時(shí)約為20,其輸入阻抗在高電平時(shí)可達(dá)數(shù)百k,在低電平時(shí)只有1k,采用雙絞線(其渡阻抗約為150)傳輸信號(hào)時(shí),由于阻抗不匹配,必然產(chǎn)生反射現(xiàn)象,使始端和終端的信號(hào)渡形出現(xiàn)小振蕩,在邊沿上形成若干個(gè)小臺(tái)階,造成信波形的嚴(yán)重畸變,影響系統(tǒng)的正常工作。為此,必須采取適當(dāng)?shù)拇胧?,抑制或消除反射引起的信?hào)畸變。4.1.2信號(hào)反射的抑制由反射系數(shù)的定義:K=可知,若阻抗匹配,即R=RF,則反射系數(shù)K=0,不會(huì)發(fā)生反射現(xiàn)象。為此,我們設(shè)計(jì)了下圖所示信號(hào)傳輸/接收電路。 +5v80Ω80Ω80Ω80ΩOUT+INOUT+IN5Ω5Ω--圖4-1信號(hào)傳輸/接收電路該電路有以下特點(diǎn):1.通過選擇適當(dāng)?shù)碾娮鑂,使R=RF,可實(shí)現(xiàn)終端負(fù)載匹配,有效地防止信號(hào)在終端的反射,從而減小信號(hào)波形的畸變。2.傳輸線采用雙絞線,由于雙絞線之間的串?dāng)_性較小,外界對(duì)它的干擾信號(hào)一般為共模信號(hào),該共模信號(hào)可以很容易地被電壓比較器消除。3.電路能構(gòu)成20MA電流環(huán),從而提高了其抗干擾性能。4.2串?dāng)_串?dāng)_是指一條線上的信號(hào)到臨近線上的不希望的耦合,在電路中平行線到處存在,這就帶來了嚴(yán)重的串?dāng)_。在數(shù)字電路設(shè)計(jì)領(lǐng)域,串?dāng)_是廣為存在的,如PCB板、器件封裝(Package)、連接器(Connector)和連接電纜(Cable)。而且隨著信號(hào)速率的提高和產(chǎn)品外形尺寸越來越小,數(shù)字系統(tǒng)總的串?dāng)_也急劇增加。過大的串?dāng)_會(huì)影響到系統(tǒng)的性能,甚至可能引起電路的誤觸發(fā),導(dǎo)致系統(tǒng)無法正常工作。4.2.1串?dāng)_的起因及類型一個(gè)信號(hào)在傳輸通道上傳輸時(shí),因電磁耦合而對(duì)相鄰的傳輸線產(chǎn)生影響,在被干擾信號(hào)表現(xiàn)為被注入了一定的耦合電壓和耦合電流,這就是串?dāng)_。一般來說串?dāng)_是通過三種途徑產(chǎn)生的:電容耦合、電感耦合和輻射耦合。輻射耦合是屬于電磁干擾(EMI)的范疇,在此不作討論,這里主要關(guān)注電容耦合和電感耦合引起的串?dāng)_。產(chǎn)生這兩種耦合串?dāng)_的源是互容和互感。在電場的作用下,兩個(gè)導(dǎo)體互相耦合,這種由電場引起的耦合在電路模型中就用互容來表示。任何相鄰導(dǎo)體之間都存在互容,導(dǎo)體之間的間距越近,耦合就會(huì)越緊密,互感也是如此。如圖4-2所示,互容Cm將在被干擾線(VictimLine)上的串?dāng)_點(diǎn)注入一定的電流i,這個(gè)電流也可稱為噪聲電流,它與干擾線(AggressorLine)的電壓Vs變化斜率和互容Cm的大小成正比。這個(gè)噪聲電流分成兩個(gè)部分,從串?dāng)_的位置開始分別向相反的方向傳輸,引起的串?dāng)_電壓如圖2中的前向串?dāng)_電壓Vf(沿著原來的方向傳輸)和反向串?dāng)_電壓Vb(沿著反方向傳輸)。由上面的分析知道,噪聲與信號(hào)電壓Vs的變化斜率成正比。在高速電路中,信號(hào)的上升沿或下降沿都非常短,信號(hào)電壓的變化斜率很大,因此互容引起的串?dāng)_是不可忽視的。同樣在磁場的作用下,兩個(gè)導(dǎo)體互相耦合,這種由磁場引起的耦合在電路模型中就用互感來表示。如圖4-3所示,互感Lm將在被干擾線上的串?dāng)_點(diǎn)注入一定的噪聲電壓V。圖4-2電容耦合串?dāng)_示意圖圖4-2電容耦合串?dāng)_示意圖圖4-3電感耦合串?dāng)_示意圖它與干擾線的電流Is變化斜率和互感Lm的大小成正比。這個(gè)噪聲電壓分成兩個(gè)部分:前向串?dāng)_電壓Vf和反向串?dāng)_電壓Vb,從串?dāng)_的位置開始分別向相反的方向傳輸。同樣,由互感引起的噪聲與信號(hào)電流Is的變化斜率成正比,在高速電路設(shè)計(jì)中,互感引起的串?dāng)_也是不可忽視的。圖4-3電感耦合串?dāng)_示意圖4.2.2如何減少串?dāng)_要控制串?dāng)_,先要確定影響串?dāng)_的因素。下列幾項(xiàng)是與串?dāng)_相關(guān)的主要因素:●信號(hào)源頻率與邊緣翻轉(zhuǎn)速率干擾源信號(hào)頻率越高,被干擾對(duì)象上的串?dāng)_幅值越大。對(duì)于高速信號(hào)的串?dāng)_,容性耦合已經(jīng)超過感性耦合而成為主要的干擾因素,因此不但要關(guān)注遠(yuǎn)端串?dāng)_,而且需要謹(jǐn)慎處理容易被忽略的近端串?dāng)_。另外,在數(shù)字電路中,除了信號(hào)頻率對(duì)串?dāng)_的影響外,信號(hào)的邊緣翻轉(zhuǎn)速率對(duì)串?dāng)_的影響更大,邊沿變化越快,串?dāng)_越大。圖4-4為某一被干擾線的遠(yuǎn)端仿真波形圖,干擾線和被干擾線并行長度為1m,干擾源信號(hào)電壓幅度為1V,被干擾線上電平為0。圖4-4遠(yuǎn)端串?dāng)_電壓波形圖4-4遠(yuǎn)端串?dāng)_電壓波形●電流的流向串?dāng)_是與方向有關(guān)的,其波形是電流流動(dòng)方向的函數(shù),電流流向?yàn)榉聪驎r(shí)的遠(yuǎn)端串?dāng)_要大于電流流向?yàn)橥驎r(shí)的串?dāng)_?!窬€間距離與平行線長度串?dāng)_電壓的大小與兩線的間距成反比,而與兩線的平行長度成正比。但隨著平行長度的增加,串?dāng)_是會(huì)飽和的,飽和長度由Tr和Tpd決定。(Tr為脈沖信號(hào)上升時(shí)間,Tpd為單位長度傳輸時(shí)延)?!竦仄矫鎸?duì)串?dāng)_的影響傳輸線與地平面的距離,即傳輸線與地平面之間的電介質(zhì)厚度對(duì)串?dāng)_的影響很大。介質(zhì)厚度越大,串?dāng)_越大;反之,介質(zhì)厚度減小時(shí),串?dāng)_明顯減小?!褙?fù)載串?dāng)_隨電路中負(fù)載的變化而變化,對(duì)于相同的拓?fù)浣Y(jié)構(gòu)和布線情況,負(fù)載越大,串?dāng)_越大。要消除串?dāng)_是不可能的,我們只能將串?dāng)_控制在可以容忍的范圍內(nèi)。因此我們在進(jìn)行PCB設(shè)計(jì)時(shí)可以采取下列辦法:●如果布線空間允許的話,增加線與線之間的間距;●設(shè)計(jì)疊層時(shí),在滿足阻抗要求的條件下,減少信號(hào)層與地層之間的高度;●把關(guān)鍵的高速信號(hào)設(shè)計(jì)成差分線對(duì),如高速系統(tǒng)時(shí)鐘;;●如果兩個(gè)信號(hào)層是鄰近的,布線時(shí)按正交方向進(jìn)行布線,以減少層與層之間的耦合;●將高速信號(hào)線設(shè)計(jì)成帶狀線或嵌入式微帶線;●走線時(shí),減少并行線長度,可以以jog方式布線(如圖4-5);圖4-5圖4-5減小串?dāng)_的jog走線方式[10]4.3實(shí)際設(shè)計(jì)中對(duì)反射和串?dāng)_的處理由于本次設(shè)計(jì)中的輸入信號(hào)是頻率為1GHz的高頻信號(hào),根據(jù)信號(hào)反射產(chǎn)生的原因,應(yīng)盡量避免連線的長度和它上面?zhèn)鬏斝盘?hào)的波長相近,因?yàn)檫@樣會(huì)使阻抗不匹配,從而產(chǎn)生反射。在實(shí)際應(yīng)用中,可以考慮采用圖4-1所示的信號(hào)傳輸電路,以降低信號(hào)反射的發(fā)生。了解了串?dāng)_產(chǎn)生的原因和解決的各種方法后,可以考慮在電平轉(zhuǎn)換器的設(shè)計(jì)中,選擇對(duì)于該問題的處理辦法。對(duì)于高速信號(hào)來說,主要干擾因素為容性耦合,因此對(duì)近端串?dāng)_的影響也不能忽略。地面對(duì)串?dāng)_的影響同樣要加以重視,要盡可能的減小信號(hào)線與地面之間的距離。由于該轉(zhuǎn)換器中使用集成模塊較多,布線較為密集——這是產(chǎn)生串?dāng)_的一大因素,所以在電平轉(zhuǎn)換器的設(shè)計(jì)中要尤為注意。相應(yīng)的,在布線時(shí)為了減少串?dāng)_的發(fā)生,應(yīng)該盡量增加線與線之間的距離;可以把電路中的定時(shí)信號(hào)發(fā)生器設(shè)計(jì)成差分線對(duì);走線時(shí),可根據(jù)圖4-5的走線方式,以減少并行線長度,從而達(dá)到減少串?dāng)_的目的??偨Y(jié)畢業(yè)設(shè)計(jì)是本科學(xué)習(xí)階段一次非常難得的理論與實(shí)際相結(jié)合的機(jī)會(huì),通過這次比較完整的電平轉(zhuǎn)換器設(shè)計(jì),我擺脫了單純的理論知識(shí)學(xué)習(xí)狀態(tài),和實(shí)際設(shè)計(jì)的結(jié)合鍛煉了我的綜合運(yùn)用所學(xué)的專業(yè)基礎(chǔ)知識(shí),解決實(shí)際工程問題的能力,同時(shí)也提高我查閱文獻(xiàn)資料、設(shè)計(jì)手冊、設(shè)計(jì)規(guī)范以及電腦制圖等其他專業(yè)能力水平,而且通過對(duì)整體的掌控,對(duì)局部的取舍,以及對(duì)細(xì)節(jié)的斟酌處理,都使我的能力得到了鍛煉,經(jīng)驗(yàn)得到了豐富,并且意志品質(zhì)力,抗壓能力及耐力也都得到了不同程度的提升。這是我們都希望看到的也正是我們進(jìn)行畢業(yè)設(shè)計(jì)的目的所在。本次設(shè)計(jì)是針對(duì)TTL電平到PECL電平的轉(zhuǎn)換。這種電平轉(zhuǎn)換器具有很廣泛的實(shí)際應(yīng)用價(jià)值。本設(shè)計(jì)主要包括三部分。第一部分是信號(hào)放大器的設(shè)計(jì)。由于輸入信號(hào)為高頻小信號(hào),所以選擇的放大器需要具有良好的放大增益和抗噪聲性能,否則放大的信號(hào)會(huì)出現(xiàn)失真等現(xiàn)象,在本次設(shè)計(jì)中采用MAR-8A+高頻放大器,它完全符合設(shè)計(jì)要求中信號(hào)放大的標(biāo)準(zhǔn)。第二部分是將TTL電平進(jìn)行轉(zhuǎn)換,將轉(zhuǎn)換后的PECL電平有效輸出。該電平轉(zhuǎn)換通過MC10H606來實(shí)現(xiàn)。MC10H606是專用的TTL-PECL轉(zhuǎn)換芯片,邏輯功能強(qiáng),轉(zhuǎn)換速度快。在使用邏輯器件時(shí)需要注意諸多問題,在這里也一并進(jìn)行了討論。第三部分是監(jiān)測PECL電平信號(hào),以確保轉(zhuǎn)換電平成功實(shí)現(xiàn)。最后,從系統(tǒng)的穩(wěn)定性,可靠性和抗干擾能力出發(fā),分析了信號(hào)的反射和串?dāng)_現(xiàn)象,并對(duì)這種現(xiàn)象的抑制和排除提出了抑制和排除的若干途徑。在設(shè)計(jì)的過程中需要解決的問題很多,比如信號(hào)放大電路的具體設(shè)計(jì),電平之間的兼容標(biāo)準(zhǔn),芯片的接口互聯(lián)等。最后,這些問題都得到了有效的解決。雖然畢業(yè)設(shè)計(jì)內(nèi)容繁多,過程繁瑣但我的收獲卻更加豐富。各種系統(tǒng)的適用條件,各種設(shè)備的選用標(biāo)準(zhǔn),我都是隨著設(shè)計(jì)的不斷深入而不斷熟悉并學(xué)會(huì)應(yīng)用的。在設(shè)計(jì)過程中一些具體的電路設(shè)計(jì)讓我很頭痛,原因是由于本身設(shè)計(jì)受到課題本身的框定,而又必須考慮本專業(yè)的一些要求規(guī)范,從而形成了一些矛盾點(diǎn),這些矛盾在處理上讓人很難斟酌,正是基于這種考慮我意識(shí)到:要向更完美的進(jìn)行一次設(shè)計(jì),與其他專業(yè)人才的交流溝通是很有必要的。提高是有限的,提高也是全面的,正是這一次設(shè)計(jì)讓我積累了不少實(shí)際經(jīng)驗(yàn),使我的頭腦更好的被知識(shí)武裝了起來,也必然會(huì)讓我在未來的工作學(xué)習(xí)中表現(xiàn)出更高的應(yīng)變能力,更強(qiáng)的溝通力和理解力。致謝作為大學(xué)階段的一個(gè)總結(jié),這次畢業(yè)設(shè)計(jì)的完成得到了很多老師和同學(xué)的幫助。首先,我要感謝李洪祚老師對(duì)我悉心的幫助和教導(dǎo)。在我完成論文的過程中,李老師為我的論文提出了許多寶貴的建議,使我受益匪淺。李老師平時(shí)的工作非常繁忙,但還是在百忙之中抽出時(shí)間來幫助我查資料,修改論文,解決問題,也因此才使得我的論文進(jìn)展的非常順利,在此,再次向李老師表示誠摯的謝意。另外,特別感謝我的室友寧剛等同學(xué)。在和他們共處的四年當(dāng)中給與了我許多幫助,使我的大學(xué)生活充實(shí)而快樂,非常懷念與他們一起共度的大學(xué)生活。大學(xué)生活即將結(jié)束了。在這段難忘的學(xué)習(xí)和生活過程中,我接受了許多老師的悉心教育和同學(xué)的極大幫助。我所取得的成績都與老師的教誨和同學(xué)們的幫助是分不開的,在此對(duì)所有曾經(jīng)給予我關(guān)心和幫助的老師和同學(xué)們以及參考文獻(xiàn)的作者表示感謝。最后,衷心地感謝各位專家在百忙之中參加我論文的評(píng)審上作。參考文獻(xiàn)[1]謝嘉奎.電子線路[M].北京:高等教育出版社,1979.[2]吳忠.PECL/CML到TTL電平轉(zhuǎn)換器[J].電子設(shè)計(jì)應(yīng)用,2003,9:86-86.[3]宋濤.電平轉(zhuǎn)換器在混合電壓邏輯系統(tǒng)中的應(yīng)用[J].寧夏工業(yè)技術(shù),2005,4(3):247-250.[4]李健科,崔智勇,曾文獻(xiàn).一種采用ECL電平電路設(shè)計(jì)射頻計(jì)數(shù)器的方法[J].河北工業(yè)科技,2006,23(4):36-38.[5]李勇,蘇弘,李小剛,周波,馬小麗,董成富.NIM-ECL/TTL-ECL電平適配器[J].核電子學(xué)與探測技術(shù),2004,24(5):539-541.[6]吳興華.現(xiàn)代電子系統(tǒng)關(guān)于數(shù)據(jù)傳送中的電平轉(zhuǎn)換新技術(shù)[J].電信技術(shù),2006.[7]白恩杰.標(biāo)準(zhǔn)數(shù)字邏輯集成電路的分類和特點(diǎn)[J].光電與控制,1994,55(3):53-58[8]羅亞川.多電平轉(zhuǎn)換器[P].中國專利:96190176,1997-04-23.[9]劉金凌,王先遺,馮之敬.信號(hào)傳輸中的反射及其抑制[J].工業(yè)儀表與自動(dòng)化裝置,1994,6:33-34.[10]唐星海.數(shù)字電路的串?dāng)_分析.光電通訊網(wǎng),,2004-07-15.[11]魏雪松.PECL標(biāo)準(zhǔn)光收發(fā)器接口及應(yīng)用[J].電子產(chǎn)品世界,2004.[12]MUeda,YHayakawa.SignalProcessingDeviceandLevelConverterCircuit,[13]RyanJ.Pirkl.ECLDesignGuide.PropagationGroupGeorgiaInstituteofTechnology,May18,2005.[14]CleonPetty.ToddPearson.DesigningWithPECL.ECLApplicationsEngineering,2005.[15]ChristopherT.Allen.DevelopmentofaCourseonHigh-SpeedDigitalCircuitDesign.ElectricalEngineeringandComputerScienceDepartmentTheUniversityof基于C8051F單片機(jī)直流電動(dòng)機(jī)反饋控制系統(tǒng)的設(shè)計(jì)與研究基于單片機(jī)的嵌入式Web服務(wù)器的研究MOTOROLA單片機(jī)MC68HC(8)05PV8/A內(nèi)嵌EEPROM的工藝和制程方法及對(duì)良率的影響研究基于模糊控制的電阻釬焊單片機(jī)溫度控制系統(tǒng)的研制基于MCS-51系列單片機(jī)的通用控制模塊的研究基于單片機(jī)實(shí)現(xiàn)的供暖系統(tǒng)最佳啟停自校正(STR)調(diào)節(jié)器單片機(jī)控制的二級(jí)倒立擺系統(tǒng)的研究基于增強(qiáng)型51系列單片機(jī)的TCP/IP協(xié)議棧的實(shí)現(xiàn)基于單片機(jī)的蓄電池自動(dòng)監(jiān)測系統(tǒng)基于32位嵌入式單片機(jī)系統(tǒng)的圖像采集與處理技術(shù)的研究基于單片機(jī)的作物營養(yǎng)診斷專家系統(tǒng)的研究基于單片機(jī)的交流伺服電機(jī)運(yùn)動(dòng)控制系統(tǒng)研究與開發(fā)基于單片機(jī)的泵管內(nèi)壁硬度測試儀的研制基于單片機(jī)的自動(dòng)找平控制系統(tǒng)研究基于C8051F040單片機(jī)的嵌入式系統(tǒng)開發(fā)基于單片機(jī)的液壓動(dòng)力系統(tǒng)狀態(tài)監(jiān)測儀開發(fā)模糊Smith智能控制方法的研究及其單片機(jī)實(shí)現(xiàn)一種基于單片機(jī)的軸快流CO〈,2〉激光器的手持控制面板的研制基于雙單片機(jī)沖床數(shù)控系統(tǒng)的研究基于CYGNAL單片機(jī)的在線間歇式濁度儀的研制基于單片機(jī)的噴油泵試驗(yàn)臺(tái)控制器的研制基于單片機(jī)的軟起動(dòng)器的研究和設(shè)計(jì)基于單片機(jī)控制的高速快走絲電火花線切割機(jī)床短循環(huán)走絲方式研究基于單片機(jī)的機(jī)電產(chǎn)品控制系統(tǒng)開發(fā)基于PIC單片機(jī)的智能手機(jī)充電器基于單片機(jī)的實(shí)時(shí)內(nèi)核設(shè)計(jì)及其應(yīng)用研究基于單片機(jī)的遠(yuǎn)程抄表系統(tǒng)的設(shè)計(jì)與研究基于單片機(jī)的煙氣二氧化硫濃度檢測儀的研制基于微型光譜儀的單片機(jī)系統(tǒng)單片機(jī)系統(tǒng)軟件構(gòu)件開發(fā)的技術(shù)研究基于單片機(jī)的液體點(diǎn)滴速度自動(dòng)檢測儀的研制基于單片機(jī)系統(tǒng)的多功能溫度測量儀的研制基于PIC單片機(jī)的電能采集終端的設(shè)計(jì)和應(yīng)用基于單片機(jī)的光纖光柵解調(diào)儀的研制氣壓式線性摩擦焊機(jī)單片機(jī)控制系統(tǒng)的研制基于單片機(jī)的數(shù)字磁通門傳感器基于單片機(jī)的旋轉(zhuǎn)變壓器-數(shù)字轉(zhuǎn)換器的研究基于單片機(jī)的光纖Bragg光柵解調(diào)系統(tǒng)的研究單片機(jī)控制的便攜式多功能乳腺治療儀的研制基于C8051F020單片機(jī)的多生理信號(hào)檢測儀HYPERLINK"/detail

溫馨提示

  • 1. 本站所有資源如無特殊說明,都需要本地電腦安裝OFFICE2007和PDF閱讀器。圖紙軟件為CAD,CAXA,PROE,UG,SolidWorks等.壓縮文件請(qǐng)下載最新的WinRAR軟件解壓。
  • 2. 本站的文檔不包含任何第三方提供的附件圖紙等,如果需要附件,請(qǐng)聯(lián)系上傳者。文件的所有權(quán)益歸上傳用戶所有。
  • 3. 本站RAR壓縮包中若帶圖紙,網(wǎng)頁內(nèi)容里面會(huì)有圖紙預(yù)覽,若沒有圖紙預(yù)覽就沒有圖紙。
  • 4. 未經(jīng)權(quán)益所有人同意不得將文件中的內(nèi)容挪作商業(yè)或盈利用途。
  • 5. 人人文庫網(wǎng)僅提供信息存儲(chǔ)空間,僅對(duì)用戶上傳內(nèi)容的表現(xiàn)方式做保護(hù)處理,對(duì)用戶上傳分享的文檔內(nèi)容本身不做任何修改或編輯,并不能對(duì)任何下載內(nèi)容負(fù)責(zé)。
  • 6. 下載文件中如有侵權(quán)或不適當(dāng)內(nèi)容,請(qǐng)與我們聯(lián)系,我們立即糾正。
  • 7. 本站不保證下載資源的準(zhǔn)確性、安全性和完整性, 同時(shí)也不承擔(dān)用戶因使用這些下載資源對(duì)自己和他人造成任何形式的傷害或損失。

最新文檔

評(píng)論

0/150

提交評(píng)論