


下載本文檔
版權(quán)說明:本文檔由用戶提供并上傳,收益歸屬內(nèi)容提供方,若內(nèi)容存在侵權(quán),請進行舉報或認領(lǐng)
文檔簡介
基于ZedboardFPGA的VGA圖像信號采集系統(tǒng)的設(shè)計摘要:根據(jù)VGA(VideoGraphicArray)的原理[1],采用VHDL硬件描述語言,設(shè)計了一種基于ZedboardFPGA板卡的圖像顯示方案。實驗結(jié)果表明,在FPGA實現(xiàn)圖片顯示,達到了預(yù)期的效果,依據(jù)該原理,可以實現(xiàn)圖像的采集及在VGA顯示屏上顯示的實現(xiàn)。引言
利用FPGA產(chǎn)生VGA時序信號和發(fā)送圖像信息,并將其作為圖像信號采集系統(tǒng),將大大減小圖像開發(fā)的難度和投入[2]。顯示器的顯示有許多標(biāo)準,常見的有VGA、SVGA等。在本設(shè)計中,設(shè)計了一種基于Xilinx公司7系列FPGA的VGA圖像顯示控制器,并在Zedboard板卡上進行了測試,并成功地在顯示器上顯示了企鵝的頭像。利用該原理,可以脫離PC機實現(xiàn)圖像顯示的功能,減少成本投入。VGA的原理
VGA作為一種標(biāo)準的顯示接口得到了廣泛的應(yīng)用。常見的彩色顯示器一般由CRT(陰極射線管)構(gòu)成,彩色是由R、G、B(紅:Red、綠:Green、藍:B1ue)三色組成。顯示是采用逐行掃描的方式,陰極射線槍發(fā)出的電子束打在涂有熒光粉的熒光屏上,產(chǎn)生RGB三基色,最后合成一個彩色圖像[3]。在VGA接口協(xié)議中,不同的顯示模式因為有不同的分辨率或不同的刷新頻率,所以其時序也不相同[4]。對于每種顯示模式的時序,VGA都有嚴格的工業(yè)標(biāo)準。圖1、圖2為VGA行掃描、場掃描的時序圖。圖片顯示原理
首先利用Image2lcd軟件,將我們所需要的圖片轉(zhuǎn)換為二進制的文件,需要注意的是對于不同的VGA接口設(shè)計方式,需要轉(zhuǎn)換的文件格式也是不一樣的,在這里,設(shè)置生成256色的圖片文件。圖片顯示需要將圖片的信息發(fā)送到VGA接口,該設(shè)計采用的方案是在對像素進行計數(shù)、場計數(shù)的時候,就把圖片信息直接賦值給顏色信號R、G、B,需要對圖片的顯示像素一一判斷對應(yīng)的位置。FPGA系統(tǒng)的實現(xiàn)
在這里我們采用Zedboard板卡作為控制核心,其板卡的VGA接口原理圖如圖3所示。時序信號
Zedboard提供了50MHz的時鐘信號,VGA顯示需要的是25.175MHz的時鐘,所以在設(shè)計時首先要對時鐘信號進行二分頻,得到25MHz的時鐘頻率。我們采用分頻后的信號作為HS和VS的時序信號。其VHDL程序設(shè)計如下:
process(clk_25M)--此處實現(xiàn)的在分頻信號下,產(chǎn)生場掃描和行掃描的信號
begin
ifclk_25M'eventandclk_25M='1'
then
if(hclk=800)thenhclk<=0;
elsehclk<=hclk+1;
endif;
ifhclk>=656andhclk
hs1<='0';
elsehs1<='1';
endif;
endif;
endprocess;
process(hs1)
variablecnt:integerrange0to1000
:=0;
begin
ifhs1'eventandhs1='0'then
ifvclk=524thenvclk<=0;
elsevclk<=vclk+1;
endif;
ifvclk>=491andvclk
vs1<='0';
elsevs1<='1';
endif;
endif;
endprocess;圖像顯示
首先需要定義一個寄存器數(shù)組來存儲圖像。typedata_bufferisarray(0to22499)ofstd_logic_vector(7downto0);
constantbuf:data_buer:=(??--在此定義一個150×150的圖片信息);在產(chǎn)生的場、行掃描信號的基礎(chǔ)上進行圖像的輸出控制,顯示位置在矩形(100,100,250,250)的矩形內(nèi)。其控制程序如下所示。
process(clk,vclk,hclk)
begin
ifclk'eventandclk='1'then—控制信號在矩形內(nèi)輸出
if(vclk>=100andvclk
hclk>=100andhclk
dat1<=buf((vclk-
100)*150+(hclk-100));
elsedat1<="00000000";
endif;
endif;圖像輸出
利用Zedboard的VGA接口進行數(shù)據(jù)和時序信號的輸出。
hs<=hs1;
vs<=vs1;--行、場信號輸出
dat<=data1;--數(shù)據(jù)輸出結(jié)束語
利用FPGA控制VGA進行
溫馨提示
- 1. 本站所有資源如無特殊說明,都需要本地電腦安裝OFFICE2007和PDF閱讀器。圖紙軟件為CAD,CAXA,PROE,UG,SolidWorks等.壓縮文件請下載最新的WinRAR軟件解壓。
- 2. 本站的文檔不包含任何第三方提供的附件圖紙等,如果需要附件,請聯(lián)系上傳者。文件的所有權(quán)益歸上傳用戶所有。
- 3. 本站RAR壓縮包中若帶圖紙,網(wǎng)頁內(nèi)容里面會有圖紙預(yù)覽,若沒有圖紙預(yù)覽就沒有圖紙。
- 4. 未經(jīng)權(quán)益所有人同意不得將文件中的內(nèi)容挪作商業(yè)或盈利用途。
- 5. 人人文庫網(wǎng)僅提供信息存儲空間,僅對用戶上傳內(nèi)容的表現(xiàn)方式做保護處理,對用戶上傳分享的文檔內(nèi)容本身不做任何修改或編輯,并不能對任何下載內(nèi)容負責(zé)。
- 6. 下載文件中如有侵權(quán)或不適當(dāng)內(nèi)容,請與我們聯(lián)系,我們立即糾正。
- 7. 本站不保證下載資源的準確性、安全性和完整性, 同時也不承擔(dān)用戶因使用這些下載資源對自己和他人造成任何形式的傷害或損失。
最新文檔
- 2024年收納師考試的主要挑戰(zhàn)與應(yīng)對試題及答案
- 2024年公考熱點知識試題及答案
- 物理思維能力提升方法試題及答案
- 2024年多媒體應(yīng)用設(shè)計師考試熱點試題及答案
- 2024年系統(tǒng)分析師考試中的時間管理試題及答案
- 收納師考試成功的關(guān)鍵因素試題及答案
- 2024年多媒體應(yīng)用設(shè)計行業(yè)前沿試題及答案
- 初中物理新教材試題及答案總結(jié)
- 建立良好公司形象的企業(yè)優(yōu)勢
- Unit 2 Our family(教學(xué)設(shè)計)-2024-2025學(xué)年粵人版(2024)英語三年級上冊
- 小學(xué)心理健康教育-幸福賬單教學(xué)設(shè)計學(xué)情分析教材分析課后反思
- 高邊坡施工安全監(jiān)理實施細則范本
- 【拓展閱讀】螞蟻和蟬
- 花期女人因時定養(yǎng)
- 鍋爐房日常隱患排查表
- 美克爾憩室課件
- 雨、污水管道施工方案
- 江蘇建設(shè)工程質(zhì)量檢測和建筑材料試驗收費標(biāo)準蘇價服
- 中國嚴重膿毒癥膿毒性休克治療指南2023年
- 院感知識培訓(xùn)新
- 2023年山東專升本計算機真題及答案
評論
0/150
提交評論