計算機組成原理(北方民族大學(xué))智慧樹知到課后章節(jié)答案2023年下北方民族大學(xué)_第1頁
計算機組成原理(北方民族大學(xué))智慧樹知到課后章節(jié)答案2023年下北方民族大學(xué)_第2頁
計算機組成原理(北方民族大學(xué))智慧樹知到課后章節(jié)答案2023年下北方民族大學(xué)_第3頁
計算機組成原理(北方民族大學(xué))智慧樹知到課后章節(jié)答案2023年下北方民族大學(xué)_第4頁
計算機組成原理(北方民族大學(xué))智慧樹知到課后章節(jié)答案2023年下北方民族大學(xué)_第5頁
已閱讀5頁,還剩14頁未讀, 繼續(xù)免費閱讀

下載本文檔

版權(quán)說明:本文檔由用戶提供并上傳,收益歸屬內(nèi)容提供方,若內(nèi)容存在侵權(quán),請進(jìn)行舉報或認(rèn)領(lǐng)

文檔簡介

計算機組成原理(北方民族大學(xué))智慧樹知到課后章節(jié)答案2023年下北方民族大學(xué)北方民族大學(xué)

第一章測試

一個n位的定點純小數(shù)(一位符號位)的表示范圍是()。

A:0≤≤1-2-n-1

B:0≤≤1-2n-1C:0≤0≤≤1-2-n-1D:0≤≤1-2-n

答案:0≤0≤≤1-2-n-1

一般用移碼表示浮點數(shù)的階碼,而補碼表示定點整數(shù)。

A:錯B:對

答案:對

下列各種數(shù)制的數(shù)中,最小的數(shù)是(

)。

A:(233)16B:(52)8C:(101001)2D:(101001)BCD

答案:(101001)BCD

一個16位無符號二進(jìn)制數(shù)的表示范圍是(

)。

A:0~65535B:-32768~32768C:0~5536D:-32768~32767

答案:0~65535

設(shè)待校驗的數(shù)據(jù)為D8~D1=10101011,若采用海明校驗,其海明碼為(

)。

A:0101001011111B:0100001111111C:101010111010D:101010101011

答案:0101001011111

如果X為負(fù)數(shù),由[X]補求[-X]補是將(

)。

A:[X]補符號位變反,其他各位不變B:[X]補除符號位外,各位變反,末位加1C:[X]補各值保持不變D:[X]補連同符號位一起變反,末位加1

答案:[X]補連同符號位一起變反,末位加1

定點小數(shù)反碼[X]反=x0.x1...xn表示的數(shù)值范圍是(

)。

A:-1+2-n≤x<1-2-nB:-1+2-n<x≤1-2-n

C:-1+2-n<x<1-2-nD:-1+2-n≤x≤1-2-n

答案:-1+2-n≤x≤1-2-n

一個n+1位整數(shù)x原碼的數(shù)值范圍是(

)。

A:-2-n+1≤x≤2-n-1B:-2-n+1≤x<2-n-1C:-2-n+1<x≤2-n-1D:-2-n+1<x<2-n-1

答案:-2-n+1≤x≤2-n-1

n位定點整數(shù)(有符號)表示的最大值是(

)。

A:2n-1B:2n-1C:2n-1-1D:2n

答案:2n-1-1

對于相同位數(shù)(設(shè)為N位,不考慮符號位)的二進(jìn)制補碼小數(shù)和十進(jìn)制小數(shù),二進(jìn)制小數(shù)能表示的數(shù)的個數(shù)/十進(jìn)制小數(shù)所能表示數(shù)的個數(shù)為(

)。

A:(0.02)NB:(0.02)N-1C:(0.2)ND:(0.2)N-1

答案:(0.2)N

第二章測試

一個c語言程序在一臺32位機器上運行。程序中定義了三個變量x、y、z,其中x和z為int型,y為short型。當(dāng)x=127,y=-9時,執(zhí)行賦值語句z=x+y后,x、y、z的值分別是(

)。

A:X=0000007FH,y=FFF7H,z=FFFF0076HB:X=0000007FH,y=FFF7H,z=00000076HC:X=0000007FH,y=FFF9H,z=FFFF0076HD:X=0000007FH,y=FFF9H,z=00000076H

答案:X=0000007FH,y=FFF7H,z=00000076H

下列關(guān)于補碼和移碼關(guān)系的敘述中,(

)是不正確的。

A:一般用移碼表示浮點數(shù)的階碼,而補碼表示定點整數(shù)B:零的補碼和移碼表示相同C:同一個數(shù)的補碼和移碼表示,其數(shù)值部分相同,而符號相反D:相同位數(shù)的補碼和移碼表示具有相同的數(shù)據(jù)表示范圍

答案:零的補碼和移碼表示相同

若[X]補=1.1101010,則[X]原=()。

A:1.0010101

B:1.0010110C:0.0010110

D:0.1101010

答案:1.0010110

對真值0表示形式唯一的機器數(shù)是()。

A:原碼B:反碼C:其余都不對D:補碼和移碼

答案:補碼和移碼

下列編碼中,(

)不是合法的8421碼。

A:00011001B:00000001C:01111001D:10100101

答案:10100101

下列說法有誤的是(

)。

A:任何二進(jìn)制整數(shù)都可以用十進(jìn)制表示B:任何十進(jìn)制整數(shù)都可以用二進(jìn)制表示C:任何十進(jìn)制小數(shù)都可以用二進(jìn)制表示D:任何二進(jìn)制小數(shù)都可以用十進(jìn)制表示

答案:任何十進(jìn)制小數(shù)都可以用二進(jìn)制表示

原碼乘法時,符號位單獨處理乘積的方式是()。

A:兩個操作數(shù)符號相“或”B:兩個操作數(shù)中絕對值較大數(shù)C:兩個操作數(shù)符號相“異或”D:兩個操作數(shù)符號相“與”

答案:兩個操作數(shù)符號相“異或”

在定點運算器中,無論采用雙符號位還是單符號位,必須有(

)。

A:編碼電路,它一般用“或非”門來實現(xiàn)B:譯碼電路,它一般用“與非”門來實現(xiàn)C:溢出判斷電路,它一般用“異或”門來實現(xiàn)D:移位電路,它一般用“與或非”門來實現(xiàn)

答案:溢出判斷電路,它一般用“異或”門來實現(xiàn)

零的補碼和移碼表示相同。

A:對B:錯

答案:錯

若[x]補=1.X1X2X3X4X5X6,其中Xi取0或1,若要X>-32,應(yīng)當(dāng)滿足(

)。

A:x1為0,X2X3X4X5X6中至少有一位為1B:x1為0,其他各位任意C:x1為1,其他各位任意D:x1為1,X2X3X4X5X6中至少有一位為1

答案:x1為1,X2X3X4X5X6中至少有一位為1

第三章測試

某計算機字長32位,其存儲容量為256MB,若按單字編址,它的尋址范圍是(

)。

A:0—64MB

B:0—32MBC:0—32MD:0—64M

答案:0—64M

某SRAM芯片,其容量為1M×8位,除電源和接地端外,控制端有E和R/W,該芯片的管腳引出線數(shù)目是()。

A:32B:28C:30D:20

答案:32

已知某機主存容量為2GB,按字節(jié)編址,假定用64M×8位的DRAM芯片構(gòu)成該主存,若芯片內(nèi)連續(xù)編址,則主存地址中哪幾位用于選片?

A:A25—A30B:A25—A29C:A26—A29D:A26—A30

答案:A26—A30

在高速緩存系統(tǒng)中,主存容量為12MB,Cach容量為400KB,則該存儲系統(tǒng)的容量為(

)

A:12MB+400KBB:12MB-400KBC:12MB~12MB+400KB

D:12MB

答案:12MB

若由高速緩存、主存、硬盤構(gòu)成的三級存儲體系,則CPU訪問該存儲系統(tǒng)時發(fā)送的地址為(

)。

A:高速緩存地址

B:虛擬地址C:主存物理地址D:磁盤地址

答案:主存物理地址

主存儲器的地址寄存器和數(shù)據(jù)寄存器各自的作用是什么?設(shè)一個1MB容量的存儲器,字長為32位。若按字編址,編址范圍為(

)

A:00000H—FFFFFHB:00000H--5FFFFHC:00000H--3FFFFHD:00000H--8FFFFH

答案:00000H--3FFFFH

用一個512Kx8位的Flash存儲芯片組成一個4Mx32位的半導(dǎo)體只讀存儲器,存儲器按字編址,若芯片內(nèi)連續(xù)編址,則主存地址中(

)用于選片?

A:A19、A20、A21B:A21、A22、A23C:A20、A21、A22D:A18、A19、A20

答案:A19、A20、A21

采用隨機存取方式的是EPROM。

A:錯B:對

答案:對

EEPROM是指閃速存儲器。

A:對B:錯

答案:錯

存放1個機器字的所有存儲元集合的是存儲單元。

A:錯B:對

答案:對

第四章測試

在CPU執(zhí)行指令的過程中,指令的地址由(

)給出。

A:程序計數(shù)器PCB:操作系統(tǒng)C:程序員D:指令的地址碼字段

答案:程序計數(shù)器PC

程序控制類指令的功能是(

)。

A:改變程序執(zhí)行的順序B:進(jìn)行算術(shù)運算和邏輯運算C:進(jìn)行主存與CPU之間的數(shù)據(jù)傳送D:進(jìn)行CPU和I/O設(shè)備之間的數(shù)據(jù)傳送

答案:改變程序執(zhí)行的順序

單地址指令中為了完成兩個數(shù)的算術(shù)運算,除地址碼指明一個操作數(shù)外,另一個數(shù)采用(

)方式。

A:間接尋址

B:立即尋址C:基址尋址D:隱含尋址

答案:隱含尋址

某指令系統(tǒng)有200條指令.對操作碼采用固定長度二進(jìn)制編碼,最少需要用(

)位。

A:8B:4C:16D:32

答案:8

設(shè)機器字長32位,一個容量為16MB的存鍺器.CPU按半字尋址,其尋址單元數(shù)是(

)。

A:222B:221C:224

D:223

答案:223

二地址指令中,指令的地址碼字段存放的一定是寄存器號。

A:對B:錯

答案:錯

無條件轉(zhuǎn)移指令不屬于程序控制指令。

A:對B:錯

答案:錯

中斷隱指令不屬于程序控制指令。

A:錯B:對

答案:對

若定點整數(shù)64位,含一位符號位,采用補碼表示,所能表示的絕對值最大負(fù)數(shù)為(

)。

A:-(263-1)B:-(264-1)C:-264D:-263

答案:-263

設(shè)[x]補=1.X1X2X3X4,當(dāng)滿足(

)時,x<-1/2成立。

A:x1必須為1,X2X3X4至少有一個為1B:x1必須為1,X2X3X4任意C:x1必須為0,X2X3X4至少有一個為1D:x1必須為0,X2X3X4任意

答案:x1必須為0,X2X3X4任意

第五章測試

CPU中保存當(dāng)前正在執(zhí)行指令的寄存器是(

)

A:指令譯碼器B:指令寄存器

C:程序計數(shù)器D:地址寄存器

答案:指令寄存器

在CPU的寄存器中,(

)對用戶是透明的。

A:指令寄存器B:通用寄存器C:程序計數(shù)器D:狀態(tài)寄存器

答案:指令寄存器

計算機工作的最小時間周期是(

)。

A:CPU周期B:指令周期C:時鐘周期D:工作脈沖

答案:時鐘周期

指令(

)從主存中讀出。

A:根據(jù)地址寄存器B:有時根據(jù)程序計數(shù)器,有時根據(jù)地址寄存器C:有時根據(jù)程序計數(shù)器,有時根據(jù)轉(zhuǎn)移指令D:總是根據(jù)程序計數(shù)器

答案:總是根據(jù)程序計數(shù)器

下列不會引起指令流水線阻塞的是(

)。

A:數(shù)據(jù)相關(guān)B:數(shù)據(jù)旁路C:條件轉(zhuǎn)移D:資源沖突

答案:數(shù)據(jù)旁路

設(shè)指令流水線把一條指令分為取指、分析、執(zhí)行3個部分,且3部分的時間分別是:t取指=2ns,t分析=2ns,t執(zhí)行=1ns,則100條指令全部執(zhí)行完畢需(

)。

A:204nsB:163nsC:193nsD:183ns

答案:204ns

設(shè)指令由取指、分析、執(zhí)行3個子部件完成,并且每個子部件的時間均為t,若采用常規(guī)標(biāo)量單流水線處理機,連續(xù)執(zhí)行8條指令,則該流水線的加速比為(

)。

A:2.4B:2C:3D:3.4

答案:2.4

指令流水線有取指(IF)、譯碼(ID)、執(zhí)行(EX)、寫回寄存器堆(WB)四個過程段,共有10條指令連續(xù)輸入此流水線。則流水CPU的加速比是(

)。

A:40/11B:40/10C:40/12

D:40/13

答案:40/13

數(shù)據(jù)相關(guān)會引起指令流水線阻塞。

A:對B:錯

答案:對

資源沖突會引起指令流水線阻塞。

A:錯B:對

答案:對

第六章測試

在系統(tǒng)總線的數(shù)據(jù)線上,不可能傳輸?shù)氖?)。

A:指令B:操作數(shù)C:握手(應(yīng)答)信號D:中斷類型號

答案:握手(應(yīng)答)信號

假設(shè)某系統(tǒng)總線在一個總線周期中并行傳輸8字節(jié)信息一個總線周期占用2個時鐘周期,總線時鐘頻率為10

MHz,則總線帶寬是()。

A:80MB/sB:20MB/sC:40MB/sD:10MB/s

答案:40MB/s

掛接在總線上的多個部件()。

A:只能分時向總線發(fā)送數(shù)據(jù),并只能分時從總線接收數(shù)據(jù)B:只能分時向總線發(fā)送數(shù)據(jù),但可同時從總線接收數(shù)據(jù)C:可同時向總線發(fā)送數(shù)據(jù),但只能分時從總線接收數(shù)據(jù)D:可同時向總線發(fā)送數(shù)據(jù),并同時從總線接收數(shù)據(jù)

答案:只能分時向總線發(fā)送數(shù)據(jù),但可同時從總線接收數(shù)據(jù)

在總線上,同一時刻()。

A:只能有一個從設(shè)備控制總線傳輸操作B:只能有一個主設(shè)備控制總線傳輸操作C:只能有一個主設(shè)備和一個從設(shè)備控制總線傳輸操作D:可以有多個主設(shè)備控制總線傳輸操作

答案:只能有一個主設(shè)備控制總線傳輸操作

在計算機系統(tǒng)中,多個系統(tǒng)部件之間信息傳送的公共通路稱為總線,就其所傳送的信息的性質(zhì)而言,下列()不是在公共通路上傳送的信息。

A:控制信息B:系統(tǒng)信息C:地址信息D:數(shù)據(jù)信息

答案:系統(tǒng)信息

系統(tǒng)總線是用來連接()。

A:運算器和控制器部件B:CPU、主存和外設(shè)部件C:寄存器和運算器部件D:接口和外部設(shè)備

答案:CPU、主存和外設(shè)部件

計算機使用總線結(jié)構(gòu)便于增減外設(shè),同時()。

A:減少了信息傳輸量B:提高了信息的傳輸速度C:減少了信息傳輸線的條數(shù)D:提高了信息傳輸?shù)牟⑿行?/p>

答案:減少了信息傳輸線的條數(shù)

問址尋址第一次訪問內(nèi)存所得到信息經(jīng)系統(tǒng)總線的()傳送到CPU。

A:控制總線B:地址總線C:數(shù)據(jù)總線D:總線控制器

答案:數(shù)據(jù)總線

系統(tǒng)總線中地址線的功能是()。

A:用于指定主存和F0設(shè)備接口電路的地址B:用于選擇主存單元地址C:用于選擇進(jìn)行信息傳輸?shù)脑O(shè)備D:用于選擇外存地址

答案:用于指定主存和F0設(shè)備接口電路的地址

在單機系統(tǒng)中,三總線結(jié)構(gòu)計算機的總線系統(tǒng)組成是DMA總線、主存總線和I/0總線。

A:錯B:對

答案:對

第七章測試

在微型機系統(tǒng)中,I/0設(shè)備通過(

)與主板的系統(tǒng)總線相連接。

A:中斷控制器B:DMA控制器C:設(shè)備控制器D:1/0端口

答案:設(shè)備控制器

下列關(guān)于I/O指令的說法,錯誤的是()

A:I/O指令是機器指令的一類B:I/O指令的格式和通用指令格式相同C:I/O指令是CPU系統(tǒng)指令的一部分D:I/O指令反映CPU和I/O設(shè)備交換信息的特點

答案:I/O指令的格式和通用指令格式相同

以下關(guān)于通道程序的敘述中,正確的是()。

A:通道程序是由CPU執(zhí)行的B:通道程序可以在任何環(huán)境下執(zhí)行I/O操作

C:通道程序存放在通道中D:通道程序存放在主存中

答案:通道程序存放在主存中

下列關(guān)于I/O設(shè)備的說法中正確的是()。I.鍵盤、鼠標(biāo)、顯示器、打印機屬于人機交互設(shè)備II.在微型計算機中,VGA代表的是視頻傳輸標(biāo)準(zhǔn)DRAM芯片實現(xiàn),若縣顯存總帶寬的50%用周III.打印機從打字原理的角度來區(qū)分,可以分為點陣式打印機和活字式打印機IV.鼠標(biāo)適合于用中斷方式來實

溫馨提示

  • 1. 本站所有資源如無特殊說明,都需要本地電腦安裝OFFICE2007和PDF閱讀器。圖紙軟件為CAD,CAXA,PROE,UG,SolidWorks等.壓縮文件請下載最新的WinRAR軟件解壓。
  • 2. 本站的文檔不包含任何第三方提供的附件圖紙等,如果需要附件,請聯(lián)系上傳者。文件的所有權(quán)益歸上傳用戶所有。
  • 3. 本站RAR壓縮包中若帶圖紙,網(wǎng)頁內(nèi)容里面會有圖紙預(yù)覽,若沒有圖紙預(yù)覽就沒有圖紙。
  • 4. 未經(jīng)權(quán)益所有人同意不得將文件中的內(nèi)容挪作商業(yè)或盈利用途。
  • 5. 人人文庫網(wǎng)僅提供信息存儲空間,僅對用戶上傳內(nèi)容的表現(xiàn)方式做保護(hù)處理,對用戶上傳分享的文檔內(nèi)容本身不做任何修改或編輯,并不能對任何下載內(nèi)容負(fù)責(zé)。
  • 6. 下載文件中如有侵權(quán)或不適當(dāng)內(nèi)容,請與我們聯(lián)系,我們立即糾正。
  • 7. 本站不保證下載資源的準(zhǔn)確性、安全性和完整性, 同時也不承擔(dān)用戶因使用這些下載資源對自己和他人造成任何形式的傷害或損失。

評論

0/150

提交評論