數(shù)字電子技術(shù)復(fù)習(xí)題及參考答案_第1頁
數(shù)字電子技術(shù)復(fù)習(xí)題及參考答案_第2頁
數(shù)字電子技術(shù)復(fù)習(xí)題及參考答案_第3頁
數(shù)字電子技術(shù)復(fù)習(xí)題及參考答案_第4頁
數(shù)字電子技術(shù)復(fù)習(xí)題及參考答案_第5頁
已閱讀5頁,還剩3頁未讀, 繼續(xù)免費閱讀

下載本文檔

版權(quán)說明:本文檔由用戶提供并上傳,收益歸屬內(nèi)容提供方,若內(nèi)容存在侵權(quán),請進行舉報或認(rèn)領(lǐng)

文檔簡介

./數(shù)字電子技術(shù)復(fù)習(xí)題一、單選題=1\*Arabic1、以下式子中不正確的是〔A.B.C.D.=2\*Arabic2、在數(shù)字電路中,穩(wěn)態(tài)時三極管一般工作在<>狀態(tài)。在圖示電路中,若,則三極管T<>,此時=<>A.放大,截止,5VB.開關(guān),截止,3.7VC.開關(guān),飽和,0.3VD.開關(guān),截止,5V3、N個變量可以構(gòu)成〔個最小項。A.B.C、2ND、2N-1=4\*Arabic4、圖中電路為TTL門電路,為了使輸出等于,選擇正確答案〔。A.正確,錯誤,錯誤B.正確,錯誤,正確C.正確,正確,正確D.正確,正確,錯誤=5\*Arabic5、TTL門電路輸入端懸空時,應(yīng)視為〔;<高電平,低電平,不定。此時如用萬用表測量其電壓,讀數(shù)約為〔〔3.5V,0V,1.4V。A.不定B.高電平,3.5VC.低電平,0VD.高電平,1.4V=6\*Arabic6、一個64選1的數(shù)據(jù)選擇器有〔個選擇控制信號輸入端。A.6B.16C.32D=7\*Arabic7、設(shè)計計數(shù)器時應(yīng)選用〔。A.鎖存器B.邊沿觸發(fā)器C.同步觸發(fā)器D.施密特觸發(fā)器=8\*Arabic8、欲將頻率為的正弦波轉(zhuǎn)換成為同頻率的矩形脈沖,應(yīng)選用〔。A.多諧振蕩器B.施密特觸發(fā)器C.單穩(wěn)態(tài)觸發(fā)器D.觸發(fā)器=9\*Arabic9、一片64k×8存儲容量的只讀存儲器〔ROM,有〔。A.64條地址線和8條數(shù)據(jù)線B.64條地址線和16條數(shù)據(jù)線C.16條地址線和8條數(shù)據(jù)線D.16條地址線和16條數(shù)據(jù)線=10\*Arabic10、ROM必須在工作〔存入數(shù)據(jù),斷電〔數(shù)據(jù);RAM可以在工作中〔讀寫數(shù)據(jù),斷電〔數(shù)據(jù)。A.中,不丟失;隨時,將丟失B.前,不丟失;隨時,將丟失C.前,不丟失;隨時,不丟失D.前,丟失;隨時,將丟失裝訂線11、若邏輯表達式,則下列表達式中與F相同的是<>裝訂線A.B.C.D.不確定12、下列電路中,不屬于組合電路的是:〔A.數(shù)字比較器;B.寄存器;C.譯碼器;D.全加器;13、不能用來描述組合邏輯電路的是:〔A.真值表;B.卡諾圖;C.邏輯圖:D.驅(qū)動方程;14、利用中規(guī)模集成計數(shù)器構(gòu)成任意進制計數(shù)器的方法有<>A.復(fù)位法B.預(yù)置數(shù)法C.級聯(lián)復(fù)位法D.以上都不是15、施密特"非"門和普通"非"門電路的閾值電壓分別是〔個。A.1和2B.3和2C.3和1D.2和116、如圖所示CMOS電路中邏輯表達式的是〔。17、一個ROM具有10根地址線,8根位線,則其存儲容量為<>A.10×8B.102×8C.10×82D.210×818、.電路如圖所示經(jīng)CP作用后,欲使,則A、B輸入為〔AABA.A=0B=1B.A=1B=1C.A=0B=0D.A=1B=019、FPGA是指〔A.門陣列B.可編程邏輯陣列C.現(xiàn)場可編程邏輯陣列D.專用集成電路20、時序邏輯電路中一定包含〔A.觸發(fā)器B.組合邏輯電路C.移位寄存器D.譯碼器二、填空題:=1\*Arabic1、將十進制數(shù)〔1010轉(zhuǎn)換成二進制數(shù)是_____,轉(zhuǎn)換成八進制數(shù)是______。=2\*Arabic2、D觸發(fā)器的狀態(tài)方程是_____________,如果要用J-K觸發(fā)器來實現(xiàn)D觸發(fā)器的功能,則______;_____。=3\*Arabic3、時序邏輯電路在結(jié)構(gòu)上包含__________________和____________兩部分。=4\*Arabic4、施密特觸發(fā)器的主要特性是____________。=5\*Arabic5、就逐次逼近型和雙積分型兩種A/D轉(zhuǎn)換器而言,_____________的抗干擾能力強,_____________的轉(zhuǎn)換速度快。6、數(shù)制轉(zhuǎn)換:<10011010>B=<>D=<>8421BCD=<>H7、數(shù)字電路包括和兩大部分。8、電路如下圖所示,若輸入CP脈沖頻率為20KHZ,則輸出F的頻率為。9、單穩(wěn)態(tài)觸發(fā)器可以應(yīng)用在.10、CPLD指的是.11、只讀存儲器ROM中的容,當(dāng)電源斷掉后又接通,存儲器中的容。11、某ADC有8路模擬信號輸入,若8路正弦輸入信號的頻率分別為1KHZ,2KHZ…8KHZ,則該ADC的采樣頻率fs的取值。12、電路如圖所示,指出能實現(xiàn)電路是,實現(xiàn)⊙的電路是,實現(xiàn)的電路是。&&11AABC三、判斷題=1\*Arabic1、利用三態(tài)門可以實現(xiàn)數(shù)據(jù)的雙向傳輸。〔=2\*Arabic2、超前進位加法器比串行進位加法器慢?!?3\*Arabic3、RS觸發(fā)器、JK觸發(fā)器均具有狀態(tài)翻轉(zhuǎn)功能?!?4\*Arabic4、構(gòu)成一個7進制計數(shù)器需要三個觸發(fā)器?!?5\*Arabic5、當(dāng)時序電路存在無效循環(huán)時該電路不能自啟動?!?、ROM在工作時常用來存放中間數(shù)據(jù)?!?、MSI是大規(guī)模集成電路?!?、移位寄存器是時序邏輯電路。〔9、多諧振蕩器在工作時需要接輸入信號?!?0、主從式的JK觸發(fā)器在工作時對輸入信號沒有約束條件?!?1、若邏輯函數(shù)AB=AC,則B=C。<>12、TTL電路的電源電壓值和輸出電壓的高、低電平值依次為5V、3.6V、0.3V。<>13、TTL與非門輸入端可以接任意值電阻?!?4、某一時刻普通編碼器只能對一個輸入信號進行編碼。〔15、現(xiàn)有RAM2114芯片<1024B×4位>存儲器,請判斷:該RAM共有地址線1024根。<>=4\*CHINESENUM3四、證明題=1\*Arabic1、用公式法或真值表法證明等式=2\*Arabic2、將函數(shù)化簡為最簡與或式。3、求下列函數(shù)的反函數(shù)并化成最簡"與-或"表達式。4、用卡諾圖將函數(shù)化簡為最簡"與-或"表達式。=5\*CHINESENUM3五、分析設(shè)計題=1\*Arabic1、分析如圖由3線-8線譯碼器74LS138構(gòu)成的電路。=1\*GB2⑴寫出輸出Si和Ci的邏輯函數(shù)表達式;=2\*GB2⑵畫出真值表;=3\*GB2⑶說明該電路的邏輯功能。74LS138的邏輯功能表輸入輸出STAA2A0××××11111111×1×××1111111110000011111111000110111111100101101111110011111011111010011110111101011111101110110111111011011111111110=2\*Arabic2、如圖所示時序電路。寫出電路的驅(qū)動方程、狀態(tài)方程,畫出電路的狀態(tài)轉(zhuǎn)換圖,說明電路的邏輯功能,并分析該電路能否自啟動。3、已知多輸出邏輯函數(shù)ROM陣列如下圖所示,寫出其邏輯函數(shù)表達式,列出真值表,并說明該ROM實現(xiàn)何種邏輯功能.4、分析下圖TTL電路實現(xiàn)何種邏輯功能,其中X是控制端,對X=0,X=1分別分析,假定觸發(fā)器的初始狀態(tài)為Q2=1,Q1=1.并判斷能否自啟動。5、圖示為一個加熱水容器的示意圖,圖中A、B、C為水位傳感器。當(dāng)水面在A、B之間時,為正常狀態(tài),綠燈G亮;當(dāng)水面在B、C之間或A以上時,為異常狀態(tài),黃燈Y亮;當(dāng)水面在C點以下時,為危險狀態(tài),紅燈R亮。=1\*GB3①根據(jù)題設(shè),設(shè)計一個組合邏輯電路,要求列出真值表,寫出函數(shù)G、Y、R的標(biāo)準(zhǔn)與-或式并化簡;=2\*GB3②請用最少的反相器和與非門實現(xiàn)該邏輯電路,畫出邏輯圖。6、集成中規(guī)模4位同步二進制加法計數(shù)器74161的邏輯符號和功能表如下所示。試用74LS161采用復(fù)位法〔異步清零或者置數(shù)法〔同步置數(shù)實現(xiàn)十二進制計數(shù)器。QQ3Q2Q1Q0CP74LS161PTCOABCDLDCr74161同步加法計數(shù)器的功能表輸入輸出說明CPPTDCBAQ0Q1Q2Q3×↑××↑↑0×××××××10××DCBA110×××××11×0××××1111××××10××00000000DCBA保持保持計數(shù)0000異步清零送數(shù)同步置07、試用74LS138和必要的門電路設(shè)計一個檢測信號燈工作狀態(tài)的邏輯電路。每一組信號燈由紅、黃、綠三盞燈組成。正常時,只能一盞燈亮,否則電路出現(xiàn)故障,要求邏輯電路發(fā)出故障信號,以提醒維護人員前去修理。74LS138功能表及引腳圖輸入輸出S1+A2A1A0100000111111110001101111111001011011111100111110111110100111101111010111111011101101111110110111111111100××××11111111×1×××11111111GND1234567874LS1381615141312111098、同步十進制可逆計數(shù)器192的符號如下圖,功能表如表所示。試用Rd端構(gòu)成6進制加法計數(shù)器。192功能表CPUCPDRd工作狀態(tài)↑101加1計數(shù)↓101不計數(shù)1↑01減1計數(shù)1↓01不計數(shù)××00預(yù)置××1×復(fù)位.參考答案一、選擇題:1、C2、B3、C4、C5、D6、A7、B8、B9、C10、B11、A12、B13、D14、ABC15、D16、C17、D18、BC19、C20、A二、填空題:1、〔10102;〔1282、;;3、組合邏輯電路;存儲電路4、滯回特性5、雙積分型;逐次逼近型6、<154>D;<0>8421BCD;<9A>H7、組合邏輯電路;時序邏輯電路8、5KHZ4、定時.延時.整形等。9、復(fù)雜可編程邏輯器件10、不會丟失11、fs≥16KHZ12、B;C;A;=3\*CHINESENUM3三、判斷題1、√2、×3、×4、√5、√6、×7、×8、√9、×10、×11、ⅹ12、√13、ⅹ14、√15、ⅹ=4\*CHINESENUM3四、證明題法一:左邊法二:真值表法〔略=右邊2、3、解:利用反演規(guī)則得:4、F的卡諾圖及卡諾圈畫法CDAB000111100011011111111101所得最簡與或式為=5\*CHINESENUM3五、分析設(shè)計題解:答題要點,列輸出表達式=1\*GB2⑴=2\*GB2⑵列真值表AiBiCi-1SiCi0000000110010100110110010101011100111111=3\*GB2⑶該電路功能是全加器。2、解:電路驅(qū)動方程為:電路狀態(tài)方程為:狀態(tài)圖如下:該電路是一個5進制計數(shù)器;能

溫馨提示

  • 1. 本站所有資源如無特殊說明,都需要本地電腦安裝OFFICE2007和PDF閱讀器。圖紙軟件為CAD,CAXA,PROE,UG,SolidWorks等.壓縮文件請下載最新的WinRAR軟件解壓。
  • 2. 本站的文檔不包含任何第三方提供的附件圖紙等,如果需要附件,請聯(lián)系上傳者。文件的所有權(quán)益歸上傳用戶所有。
  • 3. 本站RAR壓縮包中若帶圖紙,網(wǎng)頁內(nèi)容里面會有圖紙預(yù)覽,若沒有圖紙預(yù)覽就沒有圖紙。
  • 4. 未經(jīng)權(quán)益所有人同意不得將文件中的內(nèi)容挪作商業(yè)或盈利用途。
  • 5. 人人文庫網(wǎng)僅提供信息存儲空間,僅對用戶上傳內(nèi)容的表現(xiàn)方式做保護處理,對用戶上傳分享的文檔內(nèi)容本身不做任何修改或編輯,并不能對任何下載內(nèi)容負(fù)責(zé)。
  • 6. 下載文件中如有侵權(quán)或不適當(dāng)內(nèi)容,請與我們聯(lián)系,我們立即糾正。
  • 7. 本站不保證下載資源的準(zhǔn)確性、安全性和完整性, 同時也不承擔(dān)用戶因使用這些下載資源對自己和他人造成任何形式的傷害或損失。

評論

0/150

提交評論