數(shù)字電路與邏輯設(shè)計(jì)模擬題【答案】_第1頁(yè)
數(shù)字電路與邏輯設(shè)計(jì)模擬題【答案】_第2頁(yè)
數(shù)字電路與邏輯設(shè)計(jì)模擬題【答案】_第3頁(yè)
數(shù)字電路與邏輯設(shè)計(jì)模擬題【答案】_第4頁(yè)
數(shù)字電路與邏輯設(shè)計(jì)模擬題【答案】_第5頁(yè)
已閱讀5頁(yè),還剩2頁(yè)未讀 繼續(xù)免費(fèi)閱讀

下載本文檔

版權(quán)說明:本文檔由用戶提供并上傳,收益歸屬內(nèi)容提供方,若內(nèi)容存在侵權(quán),請(qǐng)進(jìn)行舉報(bào)或認(rèn)領(lǐng)

文檔簡(jiǎn)介

《數(shù)字電路與邏輯設(shè)計(jì)》模擬題選擇題1、〔36.7〕10的8421BCD碼為?!病矨、〔0110110.101〕8421BCDB、〔0011110.1110〕8421BCDC、〔00110110.0111〕8421BCDD、〔110110.111〕8421BCD2、與〔6B.2〕16相對(duì)應(yīng)的二進(jìn)制數(shù)為〔〕A、〔1101011.001〕2B、〔01101010.01〕2C〔11101011.01〕2D、〔01100111.01〕23、在BCD碼中,屬于有權(quán)碼的編碼是〔〕A、余3碼B、循環(huán)碼C、格雷碼D、8421碼4、如圖1-1所示門電路,按正邏輯體制,電路實(shí)現(xiàn)的邏輯式F=〔〕A、B、A、B、C、A+B+CD、5、如果1-2所示的波形圖,其表示的邏輯關(guān)系是〔〕A、F=A·A、F=A·BB、F=A+BC、F=D、F=6、以下器件中,屬于組合電路的有〔〕A、計(jì)數(shù)器和全加器B、存放器和比擬器C、全加器和比擬器D、計(jì)數(shù)器和存放器7、異或門F=AB兩輸入端A、B中,A=0,那么輸出端F為〔〕A、ABB、BC、D、08、函數(shù)F=,當(dāng)變量取值為〔〕,不會(huì)出現(xiàn)冒險(xiǎn)現(xiàn)象。A、B=C=1B、B=C=0C9、邊沿觸發(fā)JK觸發(fā)器的特征方程是〔〕A、θ=+kB、θ=+C、θ=J+D、θ=J+K10、用n個(gè)出發(fā)器件構(gòu)成計(jì)數(shù)器,可得到的最大計(jì)數(shù)長(zhǎng)度為〔〕A、nB、2nC、n2D、28421BCD所對(duì)應(yīng)的十進(jìn)制數(shù)為〔〕A、〔652.16〕10B、〔1618.13〕10C、〔652.13〕10D、〔1618.06〕1012、八進(jìn)制數(shù)〔321〕8對(duì)應(yīng)的二進(jìn)制數(shù)為〔〕A、〔011010001〕2B、〔110011〕2C、〔10110111〕2D、〔1101011〕213、與〔19〕10相對(duì)應(yīng)的余3BCD碼是〔〕A、〔00101100〕余3BCDB、〔01001100〕余3BCDC、〔00110101〕余3BCDD、〔01011010〕余3BCD14、如圖1-3所示門電路,按正邏輯體制,電路實(shí)現(xiàn)的邏輯關(guān)系F=〔〕A、B、C、A+B+CD、 圖1-315、如圖1-4所示的波形圖表示的邏輯關(guān)系是〔〕A、F=B、F=A+BC、F=D、F=16、邏輯函數(shù)的卡諾圖如圖1-5所示能實(shí)現(xiàn)這一函數(shù)功能的電路是〔〕17、組合邏輯電路的特點(diǎn)是〔〕A、含有存儲(chǔ)元件B、輸出、輸入間有反應(yīng)通路C、電路輸出與以前狀態(tài)有關(guān)D、全部由門電路構(gòu)成18、函數(shù)F=,當(dāng)變量取值為〔〕,不會(huì)出現(xiàn)冒險(xiǎn)現(xiàn)象。A、B=C=1B、B=C=0C19、由與非門組成的根本RS觸發(fā)器的特性方程是〔〕A、B、C、D、20、4個(gè)觸發(fā)器構(gòu)成8421BCD碼計(jì)數(shù)器,共有〔〕個(gè)無效狀態(tài)。A、6B、8C二、填空題1、〔67〕10所對(duì)應(yīng)的二進(jìn)制數(shù)為和十六進(jìn)制數(shù)為。2、邏輯函數(shù)F=AB+的對(duì)偶函數(shù)Fˊ=3、在數(shù)字邏輯電路中,三極管主要工作在兩種穩(wěn)定狀態(tài)。4、如圖2-1所示電路能實(shí)現(xiàn)的邏輯關(guān)系是F=。5、CMOS傳輸門組成的電路如圖2-2所示,當(dāng)C=0時(shí),U0=,當(dāng)C=1時(shí),U0=。6、四選一數(shù)據(jù)選擇器,AB為地址信號(hào),I0=I3=1,I1=C,I2=,當(dāng)AB=00時(shí),輸出F=;當(dāng)AB=10時(shí),輸出F=。7、3線―8線譯碼器如圖2-3所示,他所實(shí)現(xiàn)函數(shù)F=。8、十進(jìn)制數(shù)〔56〕10轉(zhuǎn)換為二進(jìn)制數(shù)為和十六進(jìn)制數(shù)為9、由于二極管具有特性,因此可作為開關(guān)元件使用。10、由oc門構(gòu)成的電路如圖2-4所示,F(xiàn)的表達(dá)式為11、如圖2-5所示電路中,F(xiàn)的表達(dá)式為12、八選一數(shù)據(jù)選擇器電路如圖2-6所示,他所實(shí)現(xiàn)函數(shù)F=13、3線-8線譯碼器電路如圖2-7所示,它所實(shí)現(xiàn)函數(shù)F1=;F2=。14、JK觸發(fā)器,要使,那么輸入J=K=;或J=,K=15、型時(shí)序電路的輸出不僅與電路內(nèi)部的狀態(tài)有關(guān),且與外輸入有關(guān)。型時(shí)序電路的輸出僅與電路內(nèi)部的狀態(tài)有關(guān)。16、RAM由假設(shè)干根本存儲(chǔ)電路組成,每個(gè)根本存儲(chǔ)電路可存放。三、設(shè)計(jì)題1、用如下器件實(shí)現(xiàn)函數(shù)Y=ABC,畫出邏輯圖〔或陣列結(jié)構(gòu)圖〕?!?〕與非門;〔2〕3線―8線譯碼器〔74LS138〕和與非門;〔3〕八選一數(shù)據(jù)選擇器〔74LS151〕;〔4〕ROM的陣列結(jié)構(gòu)圖。參考答案一、1、C2、A3、D4、B5、C6、C7、B8、B9、C10、D11、A12、A13、B14、C15、D16、D17、D18、B19、C20、A二、1、〔1000011〕2,〔43〕162、〔A+B〕·〔〕3、飽和及截止4、5、Ui1,Ui26、1,7、m1+m3+m4+m5+m68、只讀存儲(chǔ)器,隨機(jī)讀寫存儲(chǔ)器9、10、單向?qū)щ?1、F=AB12、F==13、或14、m1+m2+m3+m7,m3+m5+m6+m715、1,16、米利,摩爾20、一位二值代碼三、1、Y=ABC=〔A+B〕C=〔A+B〕+·C=

溫馨提示

  • 1. 本站所有資源如無特殊說明,都需要本地電腦安裝OFFICE2007和PDF閱讀器。圖紙軟件為CAD,CAXA,PROE,UG,SolidWorks等.壓縮文件請(qǐng)下載最新的WinRAR軟件解壓。
  • 2. 本站的文檔不包含任何第三方提供的附件圖紙等,如果需要附件,請(qǐng)聯(lián)系上傳者。文件的所有權(quán)益歸上傳用戶所有。
  • 3. 本站RAR壓縮包中若帶圖紙,網(wǎng)頁(yè)內(nèi)容里面會(huì)有圖紙預(yù)覽,若沒有圖紙預(yù)覽就沒有圖紙。
  • 4. 未經(jīng)權(quán)益所有人同意不得將文件中的內(nèi)容挪作商業(yè)或盈利用途。
  • 5. 人人文庫(kù)網(wǎng)僅提供信息存儲(chǔ)空間,僅對(duì)用戶上傳內(nèi)容的表現(xiàn)方式做保護(hù)處理,對(duì)用戶上傳分享的文檔內(nèi)容本身不做任何修改或編輯,并不能對(duì)任何下載內(nèi)容負(fù)責(zé)。
  • 6. 下載文件中如有侵權(quán)或不適當(dāng)內(nèi)容,請(qǐng)與我們聯(lián)系,我們立即糾正。
  • 7. 本站不保證下載資源的準(zhǔn)確性、安全性和完整性, 同時(shí)也不承擔(dān)用戶因使用這些下載資源對(duì)自己和他人造成任何形式的傷害或損失。

評(píng)論

0/150

提交評(píng)論