微型計算機(jī)基本原理與應(yīng)用(第二版)第14章 總線及總線標(biāo)準(zhǔn)_第1頁
微型計算機(jī)基本原理與應(yīng)用(第二版)第14章 總線及總線標(biāo)準(zhǔn)_第2頁
微型計算機(jī)基本原理與應(yīng)用(第二版)第14章 總線及總線標(biāo)準(zhǔn)_第3頁
微型計算機(jī)基本原理與應(yīng)用(第二版)第14章 總線及總線標(biāo)準(zhǔn)_第4頁
微型計算機(jī)基本原理與應(yīng)用(第二版)第14章 總線及總線標(biāo)準(zhǔn)_第5頁
已閱讀5頁,還剩57頁未讀 繼續(xù)免費閱讀

下載本文檔

版權(quán)說明:本文檔由用戶提供并上傳,收益歸屬內(nèi)容提供方,若內(nèi)容存在侵權(quán),請進(jìn)行舉報或認(rèn)領(lǐng)

文檔簡介

第14章總線及總線標(biāo)準(zhǔn)本章主要內(nèi)容1.總線的基本概念2.常見的總線標(biāo)準(zhǔn)(ISA,PCI,USB)3.高速總線接口14.1概述14.1.1總線定義總線是計算機(jī)兩個或兩個以上的模塊(部件或子系統(tǒng))之間相互連接與通信的公共通路??偩€不僅僅是一組傳輸線,它還包括一套管理信息傳輸?shù)囊?guī)則(協(xié)議)。在計算機(jī)系統(tǒng)中,總線可以看成一個具有獨立功能的組成部件??偩€通常包括一組信號線,主要的信號線有:(1)數(shù)據(jù)線和地址線:這一類信號線決定了數(shù)據(jù)傳輸?shù)膶挾群椭苯訉ぶ返姆秶?2)控制、時序和中斷信號線:這一類信號線決定了總線功能的強(qiáng)弱以及適應(yīng)性的好壞。(3)電源線和地線:這一類線決定了電源的種類及地線的分布和用法。(4)備用線:這一類線是廠家和用戶作為性能擴(kuò)充或作為特殊要求使用的信號線。

14.1.2總線的分類微型計算機(jī)的總線按功能和規(guī)范可分為三大類型:(1)片總線(ChipBus,C-Bus)

又稱元件級總線,是把各種不同的芯片連接在一起構(gòu)成特定功能模塊(如CPU模塊)的信息傳輸通路。(2)內(nèi)總線(InternalBus,I-Bus)

又稱系統(tǒng)總線或板級總線,是微機(jī)系統(tǒng)中各插件(模塊)之間的信息傳輸通路。例如CPU模塊和存儲器模塊或I/O接口模塊之間的傳輸通路。(3)外總線(ExternalBus,E-Bus)

又稱通信總線,是微機(jī)系統(tǒng)之間或微機(jī)系統(tǒng)與其他系統(tǒng)(儀器、儀表、控制裝置等)之間信息傳輸?shù)耐罚鏓IARS-232C、IEEE-488等。上述三類總線在微機(jī)系統(tǒng)中的地位及相互關(guān)系如圖14.1所示。微型計算機(jī)控制部件寄存器組ALUC-Bus存儲器I/O接口I/O接口存儲器I-BusE-Bus設(shè)備Modem儀器儀器圖14.1三類總線在微機(jī)系統(tǒng)中的地位和關(guān)系14.1.3總線標(biāo)準(zhǔn)為了充分發(fā)揮總線的作用,每個總線標(biāo)準(zhǔn)都必須有具體和明確的規(guī)范說明,通常包括如下幾個方面的技術(shù)規(guī)范或特性:(1)機(jī)械特性:規(guī)定模塊插件的機(jī)械尺寸,總線插頭、插座的規(guī)格及位置等;(2)電氣特性:規(guī)定總線信號的邏輯電平、噪聲容限及負(fù)載能力等;(3)功能特性:給出各總線信號的名稱及功能定義;(4)規(guī)程特性:對各總線信號的動作過程及時序關(guān)系進(jìn)行說明??偩€標(biāo)準(zhǔn)的產(chǎn)生通常有兩種途徑:(1)某計算機(jī)制造廠家(或公司)在研制本公司的微機(jī)系統(tǒng)時所采用的一種總線,由于其性能優(yōu)越,得到用戶普遍接受,逐漸形成一種被業(yè)界廣泛支持和承認(rèn)的事實上的總線標(biāo)準(zhǔn)。(2)在國際標(biāo)準(zhǔn)組織或機(jī)構(gòu)主持下開發(fā)和制定的總線標(biāo)準(zhǔn),公布后由廠家和用戶使用。在微型機(jī)總線標(biāo)準(zhǔn)方面,推出比較早的是S-100總線。有趣的是,它是由業(yè)余計算機(jī)愛好者為早期的微型計算機(jī)而設(shè)計的,后來被工業(yè)界所承認(rèn),并被廣泛使用。經(jīng)IEEE修改,成為總線標(biāo)準(zhǔn)—IEEE696。由于S-100總線是較早出現(xiàn)的用于PC機(jī)的總線,沒有其他總線標(biāo)準(zhǔn)或技術(shù)可供借鑒,因此在設(shè)計上存在一定的缺點。如布線不夠合理,時鐘信號線位于9條控制信號線之間,容易造成串?dāng)_;在100條引線中,只規(guī)定了兩條地線,接地點太少,容易造成地線干擾;對DMA傳送雖然作了考慮,但對所需引腳未做明確定義;沒有總線仲裁機(jī)構(gòu),因此不適于多處理器系統(tǒng),等等。這些缺點已在IEEE696標(biāo)準(zhǔn)中得到克服和改進(jìn),并為后來的總線標(biāo)準(zhǔn)的制定提供了經(jīng)驗。在總線標(biāo)準(zhǔn)的發(fā)展、演變歷程中,其他比較有名或曾產(chǎn)生一定影響的總線標(biāo)準(zhǔn)還有:IntelMultiBus(IEEE796);ZilogZ-Bus(122根引線);IBMPC/XT總線(IBM62線總線);IBMPC/AT總線;ISA總線;EISA總線;PCI總線;USB總線等。隨著微處理器及微機(jī)技術(shù)的發(fā)展,總線技術(shù)和總線標(biāo)準(zhǔn)也在不斷發(fā)展和完善,原先的一些總線標(biāo)準(zhǔn)已經(jīng)或正在被淘汰,新的性能優(yōu)越的總線標(biāo)準(zhǔn)及技術(shù)也在不斷產(chǎn)生。新的總線標(biāo)準(zhǔn)以高帶寬(即高數(shù)據(jù)傳輸率)及實用性和開放性為特點。14.1.4總線仲裁總線仲裁是指在總線上有多個總線主模塊同時請求使用總線時,決定由哪個模塊獲得總線控制權(quán)。所謂“總線主模塊”,就是具有總線控制能力的模塊,在獲得總線控制權(quán)之后能啟動數(shù)據(jù)信息的傳輸,如CPU或DMA控制器都可成為這種具有總線控制能力的主模塊;與總線主模塊相對應(yīng)的是“總線從模塊”,它是指能夠?qū)偩€上的數(shù)據(jù)請求作出響應(yīng),但本身不具備總線控制能力的模塊,如前面介紹過的并行接口電路8255A、中斷控制器8259A等??偩€作為一種重要的公共資源,各個總線主模塊隨時都可能請求使用總線,這樣就可能會有不止一個總線主模塊同時請求使用總線。為了讓多個總線主模塊合理、高效地使用總線,就必須在系統(tǒng)中有處理上述總線競爭的機(jī)構(gòu),這就是總線仲裁器(busarbiter)。它的任務(wù)是響應(yīng)總線請求,合理分配總線資源?;镜目偩€仲裁方式有兩種,即串行總線仲裁方式和并行總線仲裁方式。1.串行總線仲裁方式在串行總線仲裁方式中,各個總線主模塊獲得的總線優(yōu)先權(quán)決定于該模塊在串行鏈中的位置,如圖14.2所示。圖14.2串行總線仲裁方式圖中的Ⅰ、Ⅱ、…、N等N個模塊都是總線主模塊。當(dāng)一個模塊需要使用總線時,先檢查“總線忙”信號。若該信號有效,則表示當(dāng)前正有其他模塊在使用總線,因此該模塊必須等待,直到“總線忙”信號無效。在“總線忙”信號處于無效狀態(tài)時,任何需要使用總線的主模塊都可以通過“請求”線發(fā)出總線請求信號??偩€“允許”信號是對總線“請求”信號的響應(yīng)?!霸试S”信號在各個模塊之間串行傳輸,直到到達(dá)一個發(fā)出了總線“請求”信號的模塊,這時“允許”信號不再沿串行模塊鏈傳輸,并且由該模塊獲得總線控制權(quán)。由串行的總線仲裁方式的工作原理可以看出,越靠近串行模塊鏈前面的模塊具有越高的總線優(yōu)先權(quán)。2.并行總線仲裁方式并行總線仲裁方式的示意圖如圖14.3所示。圖中,模塊Ⅰ到N都是總線主模塊。每個模塊都有總線“請求”和總線“允許”信號。各模塊間是獨立的,沒有任何控制關(guān)系。當(dāng)一模塊需要使用總線時,也必須先檢測“總線忙”信號。當(dāng)“總線忙”信號有效時,則表示其他模塊正在使用總線,因此該模塊必須等待。當(dāng)“總線忙”信號無效時,所有需要使用總線的模塊都可以發(fā)出總線“請求”信號。仲裁器模塊1...模塊N...請求請求允許允許總線忙圖14.3并行總線仲裁方式總線仲裁器中有優(yōu)先權(quán)編碼器和優(yōu)先權(quán)譯碼器??偩€“請求”信號經(jīng)優(yōu)先權(quán)編碼器產(chǎn)生相應(yīng)編碼,并由優(yōu)先權(quán)譯碼器向優(yōu)先權(quán)最高的模塊發(fā)出總線“允許”信號。得到總線“允許”信號的模塊撤銷總線“請求”信號,并置“總線忙”信號為有效狀態(tài),當(dāng)該模塊使用完總線后再置“總線忙”信號為無效狀態(tài)。在串行、并行兩種總線仲裁方式中,串行方式由于信號的串行傳輸會加大延遲(當(dāng)串行模塊鏈上的模塊數(shù)目過多時甚至可能會超過系統(tǒng)允許的總線優(yōu)先權(quán)仲裁時間),而且當(dāng)高優(yōu)先級的模塊頻繁使用總線時,低優(yōu)先權(quán)的模塊可能會長時間得不到總線。串行方式只用于較小的系統(tǒng)中。而并行方式則允許總線上連接許多主模塊,而且仲裁電路也不復(fù)雜,因此是一種比較好的總線仲裁方法。14.2PCI總線14.2.1PCI總線---對傳統(tǒng)總線結(jié)構(gòu)的突破隨著微處理器速度及性能的改進(jìn)與更新,作為微型計算機(jī)重要組成部件的總線也被迫作相應(yīng)的改進(jìn)和更新。否則,低速的總線將成為系統(tǒng)性能的瓶頸。隨著微處理器的更新?lián)Q代,一個個曾頗具影響的總線標(biāo)準(zhǔn)也相繼黯然失色,與其配套制造的一大批接口設(shè)備(板卡、適配器及連接器等)也漸漸被束之高閣。能否制定和開發(fā)一種性能優(yōu)越且能保持相對穩(wěn)定的總線結(jié)構(gòu)和技術(shù)規(guī)范來擺脫傳統(tǒng)總線技術(shù)發(fā)展的這種困境。PCI總線(PeripheralComponentInterconnect,外圍部件互連總線)于1991年由Intel公司首先提出,并由PCISIG(SpecialInterestGroup)來發(fā)展和推廣。PCISIG是一個包括Intel、IBM、Compaq、Apple和DEC等100多家公司在內(nèi)的組織集團(tuán)。1992年6月推出了PCI1.0版,1995年6月又推出了支持64位數(shù)據(jù)通路、66MHz工作頻率的PCI2.1版。由于PCI總線先進(jìn)的結(jié)構(gòu)特性及其優(yōu)異的性能,使之成為現(xiàn)代微機(jī)系統(tǒng)總線結(jié)構(gòu)中的佼佼者,并被多數(shù)現(xiàn)代高性能微機(jī)系統(tǒng)所廣泛采用。14.2.2PCI總線的系統(tǒng)結(jié)構(gòu)及特點PCI總線的系統(tǒng)結(jié)構(gòu)如圖14.4所示。CPU存儲器CPU總線CPU總線/PCI總線橋(北橋)PCI總線/ISA總線橋(南橋)PCI圖形適配器PCI網(wǎng)卡PCI硬盤控制器PCI總線ISA總線ISA卡...ISA卡圖14.4PCI總線結(jié)構(gòu)框圖由圖14.4可見,這是一個由CPU總線、PCI總線及ISA總線組成的三層總線結(jié)構(gòu)。CPU總線也稱“CPU-主存總線”或“微處理器局部總線”,CPU是該總線的主控者。此總線實際上是CPU引腳信號的延伸。通過橋芯片(北橋和南橋),上邊與高速的CPU總線相連,下邊與ISA總線相連。PCI總線是一個32位/64位總線,且其地址和數(shù)據(jù)是同一組線,分時復(fù)用。在現(xiàn)代PC機(jī)(如Pentium系列)主板上一般都有2~3個PCI總線擴(kuò)充槽。

在上述PCI總線結(jié)構(gòu)中,CPU總線、PCI總線及ISA總線通過兩個橋芯片連成一個整體,橋芯片起到信號緩沖、電平轉(zhuǎn)換和控制協(xié)議轉(zhuǎn)換的作用。人們通常將“CPU總線/PCI總線橋”稱為“北橋”,稱“PCI總線/ISA總線橋”為“南橋”。這種以“橋”的方式將兩類不同結(jié)構(gòu)的總線“粘合”在一起的技術(shù)特別能夠適應(yīng)系統(tǒng)的升級換代。每當(dāng)微處理器改變時只需改變CPU總線和改動“北橋”芯片,而全部原有外圍設(shè)備及接口適配器仍可保留下來繼續(xù)使用,從而保護(hù)了用戶的投資。由圖14.4可見,這是一個由CPU總線、PCI總線及ISA總線組成的三層總線結(jié)構(gòu)。CPU總線也稱“CPU-主存總線”或“微處理器局部總線”,CPU是該總線的主控者。此總線實際上是CPU引腳信號的延伸。通過橋芯片(北橋和南橋),上邊與高速的CPU總線相連,下邊與ISA總線相連。PCI總線是一個32位/64位總線,且其地址和數(shù)據(jù)是同一組線,分時復(fù)用。在現(xiàn)代PC機(jī)(如Pentium系列)主板上一般都有2~3個PCI總線擴(kuò)充槽。PCI總線有如下幾方面突出的特點:(1)高性能PCI總線的數(shù)據(jù)寬度為32位/64位,時鐘頻率為33MHz/66MHz,且獨立于CPU時鐘頻率,其數(shù)據(jù)傳輸率可從132MB/s升級至528MB/s。PCI總線支持突發(fā)式傳輸,即如果被傳送的數(shù)據(jù)在內(nèi)存中是連續(xù)存放的,則在訪問這組數(shù)據(jù)時,只在傳送第一個數(shù)據(jù)時需2個時鐘周期(第一個時鐘周期給出地址,第二時鐘周期傳送數(shù)據(jù)),而傳送其后的連續(xù)數(shù)據(jù)時,傳送一個數(shù)據(jù)只需一個時鐘周期。因為其后的地址是隱含知道的,所以不必每次傳送都給出地址。(2)兼容性好且易于擴(kuò)展由于PCI總線是獨立于處理器的,因而易于適應(yīng)各種型號的CPU,當(dāng)CPU更新?lián)Q代時,只需改變CPU總線及“CPU總線/PCI總線橋”(北橋)芯片設(shè)計,而無需改變PCI總線本身的結(jié)構(gòu)及其設(shè)備接口,全部原有外圍設(shè)備及接口適配器可繼續(xù)工作。另外,PCI總線可以從32位數(shù)據(jù)寬度擴(kuò)展到64位,工作電壓有5V和3.3V兩種規(guī)格。這些特點保證了PCI總線的通用性,并且在一個較長時間內(nèi)都適用。(3)支持“即插即用”PCI總線定義了3種地址空間:存儲地址空間、I/O地址空間和配置地址空間,其配置地址空間為256字節(jié),用來存放PCI設(shè)備的設(shè)備標(biāo)識、廠商標(biāo)識、設(shè)備類型碼、狀態(tài)字、控制字及擴(kuò)展ROM基地址等信息。當(dāng)PCI卡插入擴(kuò)展槽時,系統(tǒng)BIOS及操作系統(tǒng)軟件便會根據(jù)配置空間的信息自動進(jìn)行PCI卡的識別和配置工作,保證系統(tǒng)資源的合理分配,而無需用戶的干預(yù),即完全支持“即插即用”功能。(4)低成本PCI總線采用數(shù)據(jù)總線與地址總線多路復(fù)用技術(shù),大大減少了引腳個數(shù),降低了設(shè)備成本。(5)規(guī)范嚴(yán)格PCI總線標(biāo)準(zhǔn)對協(xié)議、時序、負(fù)載、機(jī)械特性及電氣特性等都作了嚴(yán)格規(guī)定,這是ISA、EISA、VL-Bus等總線所不及的。這也保證了它的可靠性及兼容性?;谏鲜鰞?yōu)點,使PCI總線得到了廣泛應(yīng)用,在各廠家的臺式PC機(jī)、筆記本式PC機(jī)及服務(wù)器上紛紛采用PCI總線,甚至在高性能工作站上也開始采用。14.2.3PCI總線的引腳信號PCI總線的數(shù)據(jù)寬度為32位或64位,地址總線為32位(可擴(kuò)展至64位)。另外,它的地址線和數(shù)據(jù)線是多路復(fù)用的,以節(jié)省引腳并減小連接器的尺寸。這些多路復(fù)用的引腳信號標(biāo)識為AD0~AD63。PCI總線的引腳信號概況如圖14.5所示。圖14.5PCI總線的引腳信號14.3USB總線14.3.1USB概述在傳統(tǒng)的PC機(jī)使用中,為了連接顯示器、鍵盤、鼠標(biāo)及打印機(jī)等外圍設(shè)備,必須在主機(jī)箱背后接上一大堆信號線纜及連接器端口,給PC機(jī)的安裝、放置及使用帶來極大的不便。另外,為了安裝一個新的外設(shè),除需要關(guān)掉機(jī)器電源外,還需安裝專門的設(shè)備驅(qū)動程序,否則,系統(tǒng)是不能正常工作的。這也給用戶帶來不少麻煩。USB總線(UniversalSerialBus,通用串行總線)是PC機(jī)與多種外圍設(shè)備連接和通信的標(biāo)準(zhǔn)接口,它是一個所謂“萬能接口”,可以取代傳統(tǒng)PC機(jī)上連接外圍設(shè)備的所有端口(包括串行端口和并行端口),用戶幾乎可以將所有外設(shè)裝置——包括鍵盤、顯示器、鼠標(biāo)、調(diào)制解調(diào)器、打印機(jī)、掃描儀及各種數(shù)字音影設(shè)備,統(tǒng)一通過USB接口與主機(jī)相接。同時,它還可為某些設(shè)備(如數(shù)碼相機(jī)、掃描儀等)提供電源,使這些設(shè)備無須外接獨立電源即可工作。USB是1995年由稱為“USB實現(xiàn)者論壇”

(USBInplementerForum)的組織聯(lián)合開發(fā)的新型計算機(jī)串行接口標(biāo)準(zhǔn)。有許多著名計算機(jī)公司,如Compaq、IBM、Intel、DEC及Microsoft等均是該聯(lián)合組織的重要成員。USBExplained

byStevenMcDowellMartinD.Seyer

PrenticeHallPTR1996年1月,頒布了USB1.0版本規(guī)范,其主要技術(shù)規(guī)范是:(1)支持低速(1.5Mbps)和全速(12Mbps)兩種數(shù)據(jù)傳輸速率。前者用于連接鍵盤、鼠標(biāo)器、調(diào)制解調(diào)器等外設(shè)裝置;后者用于連接打印機(jī)、掃描儀、數(shù)碼相機(jī)等外設(shè)裝置。(2)一臺主機(jī)最多可連接127個外設(shè)裝置(含USB集線器——Hub);連接節(jié)點(外設(shè)或Hub)間距可達(dá)5米,可通過USB集線器級聯(lián)的方式來擴(kuò)展連接距離,最大擴(kuò)展連接距離可達(dá)20米。(3)采用4芯連接線纜,其中兩線用于以差分方式傳輸串行數(shù)據(jù),另外兩線用于提供+5V電源。線纜種類有兩種規(guī)格,即無屏蔽雙絞線(UTP)和屏蔽雙絞線(STP)。前者適合于1.5Mbps的數(shù)據(jù)速率,后者適合于12Mbps的數(shù)據(jù)速率。(4)具有真正的“即插即用”特性。主機(jī)依據(jù)外設(shè)的安裝情況自動配置系統(tǒng)資源,用戶無需關(guān)機(jī)即可進(jìn)行外設(shè)更換,外設(shè)驅(qū)動程序的安裝與刪除完全自動化。14.3.2USB的結(jié)構(gòu)主機(jī)與USB設(shè)備連接的拓?fù)浣Y(jié)構(gòu)從整體上看是一種樹狀結(jié)構(gòu),可利用集線器級聯(lián)的方式來延長連接距離,還可將幾個功能部件(例如一個鍵盤和一個軌跡球)組裝在一起構(gòu)成一個“復(fù)合型”設(shè)備,“復(fù)合型”設(shè)備通過其內(nèi)部的USBHub與主機(jī)相連,主機(jī)中的USBHub稱為“根Hub”。USB總線的拓?fù)浣Y(jié)構(gòu)如圖14.6所示。主機(jī)根HubHub復(fù)合型設(shè)備設(shè)備設(shè)備Hub設(shè)備設(shè)備設(shè)備Hub圖14.6USB總線的拓?fù)浣Y(jié)構(gòu)為了防止環(huán)狀接入,USB總線的拓?fù)浣Y(jié)構(gòu)進(jìn)行了層次排序,最多可分為五層:第一層是主機(jī),第二、三、四層是外設(shè)或USBHub,第五層只能是外設(shè)。層與層之間的線纜長度不得超過5米。目前新型主板一般配有兩個內(nèi)建的USB連接器,可以連接兩個USB設(shè)備,或一個連接USB外設(shè),另一個連接USBHub;USBHub還可以串接另一個USBHub,但是USBHub連續(xù)串接最多不能超過3個。USBHub自身也是USB設(shè)備,它主要由信號中繼器和控制器組成,中斷器完成信號的整形、驅(qū)動并使之沿正確方向傳遞,控制器理解協(xié)議并管理和控制數(shù)據(jù)的傳輸。4芯USB線纜及連接器情況如圖14.7所示。USB集線器(USBHub)及其端口情況如圖14.8所示。引腳1234Vcc(電源)Data+Data-Ground(地)(a)4芯USB線纜1234A系列2134B系列(b)兩種類型的USB連接器圖14.7USB線纜及連接器端口1端口2端口3端口4端口5端口6上行端口連接至USB主機(jī)圖14.8USB集線器14.4高速總線接口IEEE1394

USB總線是一種新型計算機(jī)外設(shè)接口標(biāo)準(zhǔn)。但USB總線的數(shù)據(jù)傳輸主要還是適合于中、低速設(shè)備,而對于那些高速外設(shè)(如多媒體數(shù)字視聽設(shè)備)就顯得有些不夠了。IEEE1394(又稱i.Link或FireWire),是由Apple公司和TI(德克薩斯儀器)公司開發(fā)的高速串行接口標(biāo)準(zhǔn),其數(shù)據(jù)傳輸率已達(dá)100Mbps、200Mbps、400Mbps、800Mbps,即將達(dá)到1Gbps和1.6Gbps。而USB1.1的通信速率僅為12Mbps(2000年推出的USB2.0的速率也僅為480Mbps)。采用IEEE1394標(biāo)準(zhǔn),一次最多可將63個IEEE1394設(shè)備接入一個總線段,設(shè)備間距可達(dá)4.5米;如加轉(zhuǎn)發(fā)器(repeater)還可相距更遠(yuǎn)。最多63個設(shè)備可以通過菊花鏈方式串接到單個IEEE1394適配器上。另外,通過橋接器(bridge),允許將1000個以上的總線段互聯(lián),可見IEEE1394具有相當(dāng)大的擴(kuò)展能力。使用專門設(shè)計的6芯電纜,其中兩線用于提供電源(連接在總線上的設(shè)備可以取得電壓為直流8V~40V、電流可達(dá)1.5A的電能);另外四線分為兩個雙絞線對,用于傳輸數(shù)據(jù)及時鐘信號。圖14.13

給出了IEEE1394的電纜及連接器情況。圖14.13IEEE1394電纜及連接器與USB相似,IEEE1394也完全支持“即插即用”(PnP)。任何時候,都可以在總線上添加或拆卸IEEE1394設(shè)備,即使總線正處于全速運行的狀態(tài)。總線配置發(fā)生改變以后,節(jié)點地址會自動重新分配,而不需用戶進(jìn)行任何形式的介入。通過IEEE1394連接的設(shè)備包括多種高速外設(shè)如硬盤、光驅(qū)、新式DVD以及數(shù)碼相機(jī)、數(shù)字?jǐn)z錄機(jī)、高精度掃描儀等。一個IEEE1394的典型應(yīng)用實例如圖14.14所示圖14.14IEEE1394的典型應(yīng)用14.5高速圖形端口AGP在一般的PC機(jī)中,三維圖形卡與主存之間是通過PCI總線進(jìn)行連接和通信的,其最大數(shù)據(jù)傳輸率僅為132MB/S(兆字節(jié)/秒)。加之PCI總線還接有其他設(shè)備(如硬盤控制器、網(wǎng)卡、聲卡等),所以,實際數(shù)據(jù)傳輸率遠(yuǎn)低于132MB/S。而三維圖形加速卡在進(jìn)行三維圖形處理時不僅有極高的數(shù)據(jù)處理量,而且要求具有很高的總線數(shù)據(jù)傳輸率。因此,這種通過PCI總線的連接和通信方式,實際上成了三維圖形加速卡進(jìn)行高速圖形數(shù)據(jù)傳送和處理的一大瓶頸。AGP(AcceleratedGraphicsPort,高速圖形端口)是為解決計算機(jī)三維圖形顯示中“圖形紋理”數(shù)據(jù)傳輸瓶頸問題應(yīng)運而生的。現(xiàn)在許多PC機(jī)系統(tǒng)都增加了AGP功能。AGP是由Intel公司開發(fā),并于1996年7月正式公布的一項新型視頻接口技術(shù)標(biāo)準(zhǔn)。它定義了一種高速的連通結(jié)構(gòu),把三維圖形控制卡從PCI總線上分離出來,直接連在

溫馨提示

  • 1. 本站所有資源如無特殊說明,都需要本地電腦安裝OFFICE2007和PDF閱讀器。圖紙軟件為CAD,CAXA,PROE,UG,SolidWorks等.壓縮文件請下載最新的WinRAR軟件解壓。
  • 2. 本站的文檔不包含任何第三方提供的附件圖紙等,如果需要附件,請聯(lián)系上傳者。文件的所有權(quán)益歸上傳用戶所有。
  • 3. 本站RAR壓縮包中若帶圖紙,網(wǎng)頁內(nèi)容里面會有圖紙預(yù)覽,若沒有圖紙預(yù)覽就沒有圖紙。
  • 4. 未經(jīng)權(quán)益所有人同意不得將文件中的內(nèi)容挪作商業(yè)或盈利用途。
  • 5. 人人文庫網(wǎng)僅提供信息存儲空間,僅對用戶上傳內(nèi)容的表現(xiàn)方式做保護(hù)處理,對用戶上傳分享的文檔內(nèi)容本身不做任何修改或編輯,并不能對任何下載內(nèi)容負(fù)責(zé)。
  • 6. 下載文件中如有侵權(quán)或不適當(dāng)內(nèi)容,請與我們聯(lián)系,我們立即糾正。
  • 7. 本站不保證下載資源的準(zhǔn)確性、安全性和完整性, 同時也不承擔(dān)用戶因使用這些下載資源對自己和他人造成任何形式的傷害或損失。

最新文檔

評論

0/150

提交評論