21.1.1施密特觸發(fā)器 - 施密特觸發(fā)器_第1頁
21.1.1施密特觸發(fā)器 - 施密特觸發(fā)器_第2頁
21.1.1施密特觸發(fā)器 - 施密特觸發(fā)器_第3頁
21.1.1施密特觸發(fā)器 - 施密特觸發(fā)器_第4頁
21.1.1施密特觸發(fā)器 - 施密特觸發(fā)器_第5頁
已閱讀5頁,還剩12頁未讀, 繼續(xù)免費閱讀

下載本文檔

版權說明:本文檔由用戶提供并上傳,收益歸屬內容提供方,若內容存在侵權,請進行舉報或認領

文檔簡介

11.1引言第11章脈沖產(chǎn)生及變換電路本章主要介紹矩形脈沖的產(chǎn)生和整形電路。首先介紹施密特觸發(fā)器和單穩(wěn)態(tài)觸發(fā)器,其次介紹用施密特觸發(fā)器構成的多諧振蕩器和石英晶體振蕩器,最后介紹用555定時器構成的單穩(wěn)態(tài)觸發(fā)器、施密特觸發(fā)器、多諧振蕩器和壓控振蕩器。主要內容:1.施密特觸發(fā)器和單穩(wěn)態(tài)觸發(fā)器2.施密特觸發(fā)器構成多諧振蕩器和石英晶體振蕩器3.555定時器11.2矩形脈沖的主要參數(shù)1.脈沖周期T2.脈沖幅度UW3.脈沖寬度時間tw4.脈沖上升時間tr5.脈沖下降時間tfTUmtwtrtf11.3施密特觸發(fā)器回顧:運放構成的施密特比較器ui11.3.1用門電路構成的施密特觸發(fā)器用CMOS反相器構成的施密特觸發(fā)器1.電路組成2.工作原理CMOS反相器的閾值電壓UTH

,且R1<R2。(1)輸入信號上升過程,

(2)輸入信號下降過程3回差電壓,討論:為什么要求R1<R2?同相輸出施密特觸發(fā)器符號反相輸出施密特觸發(fā)器符號4圖形符號5小結(1)輸入信號在上升和下降過程中,引起輸出狀態(tài)轉換的輸入電平幅值不同,具有施密特特性。(2)在電路的輸出狀態(tài)轉換時,電路內部有正反饋發(fā)生,因此輸出電壓波形邊沿很陡峭。11.3.2施密特觸發(fā)器的應用1.脈沖整形,2.波形變換,

UT+UT-3.脈沖鑒幅UT-UT+11.3.3集成施密特觸發(fā)器,CMOS六反相器TTL四2輸入與非門CMOS:六反相器CD40106,74HC14

四二輸入與非門CD4093TTL:六反相器74LS14四二輸入與非門74LS132

,

11.4集成單穩(wěn)態(tài)觸發(fā)器觸發(fā)輸出單穩(wěn)態(tài)觸發(fā)器多諧振蕩器雙穩(wěn)態(tài)觸發(fā)器觸發(fā)輸出不可重觸發(fā)可重觸發(fā)無效邊沿有效邊沿可重觸發(fā)和不可重觸發(fā)單穩(wěn)態(tài)觸發(fā)器,

11.4.1集成單穩(wěn)態(tài)觸發(fā)器的邏輯功能管腳功能R清零端A1、A2觸發(fā)輸入B1、B2觸發(fā)輸入Q、Q輸出Rint內置電阻10kΩRext/Cext外接電阻、電容74LS122邏輯功能示意圖74LS122:可重觸發(fā),

清零輸出74LS122集成單穩(wěn)態(tài)觸發(fā)器功能表

10pF~10

F

5k

~260k

外部電阻內部電阻集成

溫馨提示

  • 1. 本站所有資源如無特殊說明,都需要本地電腦安裝OFFICE2007和PDF閱讀器。圖紙軟件為CAD,CAXA,PROE,UG,SolidWorks等.壓縮文件請下載最新的WinRAR軟件解壓。
  • 2. 本站的文檔不包含任何第三方提供的附件圖紙等,如果需要附件,請聯(lián)系上傳者。文件的所有權益歸上傳用戶所有。
  • 3. 本站RAR壓縮包中若帶圖紙,網(wǎng)頁內容里面會有圖紙預覽,若沒有圖紙預覽就沒有圖紙。
  • 4. 未經(jīng)權益所有人同意不得將文件中的內容挪作商業(yè)或盈利用途。
  • 5. 人人文庫網(wǎng)僅提供信息存儲空間,僅對用戶上傳內容的表現(xiàn)方式做保護處理,對用戶上傳分享的文檔內容本身不做任何修改或編輯,并不能對任何下載內容負責。
  • 6. 下載文件中如有侵權或不適當內容,請與我們聯(lián)系,我們立即糾正。
  • 7. 本站不保證下載資源的準確性、安全性和完整性, 同時也不承擔用戶因使用這些下載資源對自己和他人造成任何形式的傷害或損失。

評論

0/150

提交評論