各觸發(fā)器的工作波形圖的畫法_第1頁
各觸發(fā)器的工作波形圖的畫法_第2頁
各觸發(fā)器的工作波形圖的畫法_第3頁
各觸發(fā)器的工作波形圖的畫法_第4頁
各觸發(fā)器的工作波形圖的畫法_第5頁
已閱讀5頁,還剩2頁未讀 繼續(xù)免費(fèi)閱讀

下載本文檔

版權(quán)說明:本文檔由用戶提供并上傳,收益歸屬內(nèi)容提供方,若內(nèi)容存在侵權(quán),請(qǐng)進(jìn)行舉報(bào)或認(rèn)領(lǐng)

文檔簡(jiǎn)介

,解:,例 設(shè)觸發(fā)器初始狀態(tài)為 0,試對(duì)應(yīng)輸入波形畫出 Q 端波形。,觸發(fā)器初始狀態(tài)為 0,組合邏輯電路的動(dòng)作特點(diǎn),組合邏輯電路任意時(shí)刻的穩(wěn)定輸出僅取決于該時(shí)刻的輸入 取值組合,與電路原來的狀態(tài)無關(guān)。,只包含門電路,而沒有記憶反饋單元。,課程回顧組合邏輯電路,組合邏輯電路的電路結(jié)構(gòu),按邏輯功能的不同特點(diǎn),邏輯電路可分為兩大類:,組合邏輯電路 時(shí)序邏輯電路,時(shí)序邏輯電路,在任何時(shí)刻產(chǎn)生的穩(wěn)定輸出信號(hào)不僅與電路該時(shí)刻的輸入 信號(hào)有關(guān),還與電路過去的狀態(tài)有關(guān),因而電路必須具有 記憶功能,以便實(shí)現(xiàn)對(duì)電路原來狀態(tài)信息的記憶。,觸發(fā)器,二、觸發(fā)器的類型,根據(jù)邏輯功能不同分為,根據(jù)觸發(fā)方式不同分為,根據(jù)電路結(jié)構(gòu)不同分為,三、觸發(fā)器邏輯功能的描述方法,主要有特性表、特性方程、驅(qū)動(dòng)表 (又稱激勵(lì)表)、狀態(tài)轉(zhuǎn)換圖和波形圖 (又稱時(shí)序圖)等。, 基本RS觸發(fā)器電路結(jié)構(gòu)(與非門),輸入端的小圓圈表示低電平有效,與非門組成的基本 RS 觸發(fā)器特性表,注意,波形分析舉例,解:,初態(tài)為 0,故保持為 0。,解:,例 試對(duì)應(yīng)輸入波形畫出下圖中 Q 端波形(設(shè)觸發(fā)器 初始狀態(tài)為 0)。,觸發(fā)器,初始狀態(tài)為 0,同步觸發(fā)器在 CP = 1 期間能發(fā)生多次翻轉(zhuǎn),這種現(xiàn)象稱為空翻,例:如圖所示為邊沿JK觸發(fā)器74LS74的CP、D、/RD、/SD 端的輸入

溫馨提示

  • 1. 本站所有資源如無特殊說明,都需要本地電腦安裝OFFICE2007和PDF閱讀器。圖紙軟件為CAD,CAXA,PROE,UG,SolidWorks等.壓縮文件請(qǐng)下載最新的WinRAR軟件解壓。
  • 2. 本站的文檔不包含任何第三方提供的附件圖紙等,如果需要附件,請(qǐng)聯(lián)系上傳者。文件的所有權(quán)益歸上傳用戶所有。
  • 3. 本站RAR壓縮包中若帶圖紙,網(wǎng)頁內(nèi)容里面會(huì)有圖紙預(yù)覽,若沒有圖紙預(yù)覽就沒有圖紙。
  • 4. 未經(jīng)權(quán)益所有人同意不得將文件中的內(nèi)容挪作商業(yè)或盈利用途。
  • 5. 人人文庫網(wǎng)僅提供信息存儲(chǔ)空間,僅對(duì)用戶上傳內(nèi)容的表現(xiàn)方式做保護(hù)處理,對(duì)用戶上傳分享的文檔內(nèi)容本身不做任何修改或編輯,并不能對(duì)任何下載內(nèi)容負(fù)責(zé)。
  • 6. 下載文件中如有侵權(quán)或不適當(dāng)內(nèi)容,請(qǐng)與我們聯(lián)系,我們立即糾正。
  • 7. 本站不保證下載資源的準(zhǔn)確性、安全性和完整性, 同時(shí)也不承擔(dān)用戶因使用這些下載資源對(duì)自己和他人造成任何形式的傷害或損失。

評(píng)論

0/150

提交評(píng)論