模電數(shù)電題面試題集錦9頁(yè)_第1頁(yè)
模電數(shù)電題面試題集錦9頁(yè)_第2頁(yè)
模電數(shù)電題面試題集錦9頁(yè)_第3頁(yè)
模電數(shù)電題面試題集錦9頁(yè)_第4頁(yè)
模電數(shù)電題面試題集錦9頁(yè)_第5頁(yè)
已閱讀5頁(yè),還剩4頁(yè)未讀, 繼續(xù)免費(fèi)閱讀

下載本文檔

版權(quán)說(shuō)明:本文檔由用戶提供并上傳,收益歸屬內(nèi)容提供方,若內(nèi)容存在侵權(quán),請(qǐng)進(jìn)行舉報(bào)或認(rèn)領(lǐng)

文檔簡(jiǎn)介

1、模擬電路知識(shí)1、基爾霍夫定理的內(nèi)容是什么?基爾霍夫定律包括電流定律和電壓定律電流定律:在集總電路中,任何時(shí)刻,對(duì)任一節(jié)點(diǎn),所有流出節(jié)點(diǎn)的支路電流的代數(shù)和恒等于零。電壓定律:在集總電路中,任何時(shí)刻,沿任一回路,所有支路電壓的代數(shù)和恒等于零。2、描述反饋電路的概念,列舉他們的應(yīng)用。反饋,就是在電子系統(tǒng)中,把輸出回路中的電量輸入到輸入回路中去。反饋的類(lèi)型有:電壓串聯(lián)負(fù)反饋、電流串聯(lián)負(fù)反饋、電壓并聯(lián)負(fù)反饋、電流并聯(lián)負(fù)反饋。負(fù)反饋的優(yōu)點(diǎn):降低放大器的增益靈敏度,改變輸入電阻和輸出電阻,改善放大器的線性和非線性失真,有效地?cái)U(kuò)展放大器的通頻帶,自動(dòng)調(diào)節(jié)作用。電壓負(fù)反饋的特點(diǎn):電路的輸出電壓趨向于維持恒定。電

2、流負(fù)反饋的特點(diǎn):電路的輸出電流趨向于維持恒定。3、有源濾波器和無(wú)源濾波器的區(qū)別無(wú)源濾波器:這種電路主要有無(wú)源元件R、L和C組成有源濾波器:集成運(yùn)放和R、C組成,具有不用電感、體積小、重量輕等優(yōu)點(diǎn)。集成運(yùn)放的開(kāi)環(huán)電壓增益和輸入阻抗均很高,輸出電阻小,構(gòu)成有源濾波電路后還具有一定的電壓放大和緩沖作用。但集成運(yùn)放帶寬有限,所以目前的有源濾波電路的工作頻率難以做得很高。6、FPGA和ASIC的概念,他們的區(qū)別。(未知) 答案:FPGA是可編程ASIC。  ASIC:專(zhuān)用集成電路,它是面向?qū)iT(mén)用途的電路,專(zhuān)門(mén)為一個(gè)用戶設(shè)計(jì)和制造的。根據(jù)一個(gè)用戶的特定要求,能以低研制成本,短、交貨周期

3、供貨的全定制,半定制集成電路。與 門(mén)陣列等其它ASIC(Application Specific IC)相比,它們又具有設(shè)計(jì)開(kāi)發(fā)周期短、設(shè)計(jì)制造成本低、開(kāi)發(fā)工具先進(jìn)、標(biāo)準(zhǔn)產(chǎn)品無(wú)需測(cè)試、質(zhì)量穩(wěn)定以及可實(shí)時(shí)在線檢驗(yàn)等優(yōu)點(diǎn)。7、什么叫做OTP片、掩膜片,兩者的區(qū)別何在?OTP means one time program,一次性編程MTP means multi time program,多次性編程O(píng)TP(One Time Program)是MCU的一種存儲(chǔ)器類(lèi)型MCU按其存儲(chǔ)器類(lèi)型可分為MASK(掩模)ROM、OTP(一次性可編程)ROM、FLASHROM等類(lèi)型。MASKROM的MCU價(jià)格便宜,但

4、程序在出廠時(shí)已經(jīng)固化,適合程序固定不變的應(yīng)用場(chǎng)合;FALSHROM的MCU程序可以反復(fù)擦寫(xiě),靈活性很強(qiáng),但價(jià)格較高,適合對(duì)價(jià)格不敏感的應(yīng)用場(chǎng)合或做開(kāi)發(fā)用途;OTP ROM的MCU價(jià)格介于前兩者之間,同時(shí)又擁有一次性可編程能力,適合既要求一定靈活性,又要求低成本的應(yīng)用場(chǎng)合,尤其是功能不斷翻新、需要迅速量產(chǎn)的電子產(chǎn)品。8、單片機(jī)上電后沒(méi)有運(yùn)轉(zhuǎn),首先要檢查什么?首先應(yīng)該確認(rèn)電源電壓是否正常。用電壓表測(cè)量接地引腳跟電源引腳之間的電壓,看是否是電源電壓,例如常用的5V。接下來(lái)就是檢查復(fù)位引腳電壓是否正常。分別測(cè)量按下復(fù)位按鈕和放開(kāi)復(fù)位按鈕的電壓值,看是否正確。然后再檢查晶振是否起振了,一般用示波器來(lái)看晶

5、振引腳的波形,注意應(yīng)該使用示波器探頭的“X10”檔。另一個(gè)辦法是測(cè)量復(fù)位狀態(tài)下的IO口電平,按住復(fù)位鍵不放,然后測(cè)量IO口(沒(méi)接外部上拉的P0口除外)的電壓,看是否是高電平,如果不是高電平,則多半是因?yàn)榫д駴](méi)有起振。另外還要注意的地方是,如果使用片內(nèi)ROM的話(大部分情況下如此,現(xiàn)在已經(jīng)很少有用外部擴(kuò)ROM的了),一定要將EA引腳拉高,否則會(huì)出現(xiàn)程序亂跑的情況。有時(shí)用仿真器可以,而燒入片子不行,往往是因?yàn)镋A引腳沒(méi)拉高的緣故(當(dāng)然,晶振沒(méi)起振也是原因只一)。經(jīng)過(guò)上面幾點(diǎn)的檢查,一般即可排除故障了。如果系統(tǒng)不穩(wěn)定的話,有時(shí)是因?yàn)殡娫礊V波不好導(dǎo)致的。在單片機(jī)的電源引腳跟地引腳之間接上一個(gè)0.1uF

6、的電容會(huì)有所改善。如果電源沒(méi)有濾波電容的話,則需要再接一個(gè)更大濾波電容,例如220uF的。遇到系統(tǒng)不穩(wěn)定時(shí),就可以并上電容試試(越靠近芯片越好)。2、平板電容公式 C=S/4kd3、最基本的如三極管曲線特性。4、描述反饋電路的概念,列舉他們的應(yīng)用。(仕蘭微電子) 反饋概念:把輸出信號(hào)的一部分或全部反引回來(lái),和輸入信號(hào)做比較,再用比較所得的偏差信號(hào)去控制輸出。5、負(fù)反饋種類(lèi):電壓并聯(lián)負(fù)反饋,電壓串聯(lián)負(fù)反饋,電流串聯(lián)負(fù)反饋和電流并聯(lián)負(fù)反饋負(fù)反饋的優(yōu)點(diǎn):提高放大倍數(shù)的恒定性、擴(kuò)展放大器的通頻帶、減小放大器非線性和內(nèi)部噪聲的影響、對(duì)輸入電阻和輸出電阻的影響 6、放大電路的頻率補(bǔ)償?shù)哪康氖鞘裁?,有哪些?/p>

7、法?(仕蘭微電子) 目的:減小時(shí)鐘和相位差,使輸入輸出頻率同步方法:負(fù)反饋,增加通頻帶7、頻率響應(yīng),如:怎么才算是穩(wěn)定的,如何改變頻響曲線的幾個(gè)方法。(未知)8、給出一個(gè)查分運(yùn)放,如何相位補(bǔ)償,并畫(huà)補(bǔ)償后的波特圖。(凹凸) 9、基本放大電路種類(lèi):電壓放大器,電流放大器,互導(dǎo)放大器和互阻放大器優(yōu)缺點(diǎn):特別是廣泛采用差分結(jié)構(gòu)的原因。(未知) 10、給出一差分電路,告訴其輸出電壓Y+和Y-,求共模分量和差模分量。(未知) 11、畫(huà)差放的兩個(gè)輸入管。(凹凸) 12、畫(huà)出由運(yùn)放構(gòu)成加法、減法、微分、積分運(yùn)算的電路原理圖。并畫(huà)出一個(gè)晶體管級(jí)的 運(yùn)放電路。(仕蘭微電子) 13、用運(yùn)算放大器組成一個(gè)10倍的放

8、大器。(未知) 14、給出一個(gè)簡(jiǎn)單電路,讓你分析輸出電壓的特性(就是個(gè)積分電路),并求輸出端某點(diǎn) 的  rise/fall時(shí)間。(Infineon筆試試題) 15、電阻R和電容C串聯(lián),輸入電壓為R和C之間的電壓,輸出電壓分別為C上電壓和R上電 壓,要求制這兩種電路輸入電壓的頻譜,判斷這兩種電路何為高通濾波器,何為低通濾 波器。當(dāng)RC<<T時(shí),給出輸入電壓波形圖,繪制兩種電路的輸出波形圖。(未知) 16、有源濾波器和無(wú)源濾波器的原理及區(qū)別?(新太硬件) 17、有一時(shí)域信號(hào)S="V0sin"(2pif0t)+V1cos(2pif1t)+V2sin(2pif

9、3t+90),當(dāng)其通過(guò)低通、 帶通、高通濾波器后的信號(hào)表示方式。(未知) 18、選擇電阻時(shí)要考慮什么?(東信筆試題) 19、在CMOS電路中,要有一個(gè)單管作為開(kāi)關(guān)管精確傳遞模擬低電平,這個(gè)單管你會(huì)用P管 還是N管,為什么?(仕蘭微電子) 20、給出多個(gè)mos管組成的電路求5個(gè)點(diǎn)的電壓。(Infineon筆試試題) 21、電壓源、電流源是集成電路中經(jīng)常用到的模塊,請(qǐng)畫(huà)出你知道的線路結(jié)構(gòu),簡(jiǎn)單描述 其優(yōu)缺點(diǎn)。(仕蘭微電子) 22、畫(huà)電流偏置的產(chǎn)生電路,并解釋。(凹凸) 23、史密斯特電路,求回差電壓。(華為面試題) 24、晶體振蕩器,好像是給出振蕩頻率讓你求周期(應(yīng)該是單片機(jī)的,12分之一周期.)

10、 (華為面試題) 25、LC正弦波振蕩器有26、VCO是什么,什么參數(shù)(壓控振蕩器?) (華為面試題) 27、鎖相環(huán)有哪幾部分組成?(仕蘭微電子) 28、鎖相環(huán)電路組成,振蕩器(比如用D觸發(fā)器如何搭)。(未知) 29、求鎖相環(huán)的輸出頻率,給了一個(gè)鎖相環(huán)的結(jié)構(gòu)圖。(未知) 30、如果公司做高頻電子的,可能還要RF知識(shí),調(diào)頻,鑒頻鑒相之類(lèi),不一一列舉 31、一電源和一段傳輸線相連(長(zhǎng)度為L(zhǎng),傳輸時(shí)間為T(mén)),畫(huà)出終端處波形,考慮傳輸線 無(wú)損耗。給出電源電壓波形圖,要求繪制終端波形圖。(未知) 32、微波電路的匹配電阻。(未知) 33、DAC和ADC的實(shí)現(xiàn)各有哪些方法?(仕蘭微電子) 34、

11、A/D電路組成、工作原理。(未知) 35、實(shí)際工作所需要的一些技術(shù)知識(shí)(面試容易問(wèn)到)。如電路的低功耗,穩(wěn)定,高速如何做到,調(diào)運(yùn)放,布版圖注意的地方等等,一般會(huì)針對(duì)簡(jiǎn)歷上你所寫(xiě)做過(guò)的東西具體問(wèn),肯定會(huì)問(wèn)得很細(xì)(所以別把什么都寫(xiě)上,精通之類(lèi)的詞也別用太多了),這個(gè)東西各個(gè)人就 不一樣了,不好說(shuō)什么了。(未知) 哪幾種三點(diǎn)式振蕩電路,分別畫(huà)出其原理圖。(仕蘭微電子) IC設(shè)計(jì)基礎(chǔ)(流程、工藝、版圖、器件)1、我們公司的產(chǎn)品是集成電路,請(qǐng)描述一下你對(duì)集成電路的認(rèn)識(shí),列舉一些與集成電路相關(guān)的內(nèi)容(如講清楚模擬、數(shù)字、雙極型、CMOS、MCU、RISC、CISC、DSP、ASIC、FPGA等的概念)。(

12、仕蘭微面試題目)4、你知道的集成電路設(shè)計(jì)的表達(dá)方式有哪幾種?(仕蘭微面試題目)6、簡(jiǎn)述FPGA等可編程邏輯器件設(shè)計(jì)流程。(仕蘭微面試題目)FPGA設(shè)計(jì)流程:1、設(shè)計(jì)輸入1)設(shè)計(jì)的行為或結(jié)構(gòu)描述。2)典型文本輸入工具有UltraEdit-32和Editplus.exe.。3)典型圖形化輸入工具-Mentor的Renoir。4)我認(rèn)為UltraEdit-32最佳。2、代碼調(diào)試1)對(duì)設(shè)計(jì)輸入的文件做代碼調(diào)試,語(yǔ)法檢查。2)典型工具為Debussy。3、前仿真1)功能仿真2)驗(yàn)證邏輯模型(沒(méi)有使用時(shí)間延遲)。3)典型工具有Mentor公司的ModelSim、Synopsys公司的VCS和VSS、Ald

13、ec公司的Active、Cadense公司的 NC。4)我認(rèn)為做功能仿真Synopsys公司的VCS和VSS速度最快,并且調(diào)試器最好用,Mentor公司的ModelSim對(duì)于讀寫(xiě)文件速度最快,波形窗口比較好用。4、綜合1)把設(shè)計(jì)翻譯成原始的目標(biāo)工藝2)最優(yōu)化3)合適的面積要求和性能要求4)典型工具有Mentor公司的LeonardoSpectrum、Synopsys公司的DC、Synplicity公司的 Synplify。5)推薦初學(xué)者使用Mentor公司的LeonardoSpectrum,由于它在只作簡(jiǎn)單約束綜合后的速度和面積最優(yōu),如果你對(duì)綜合工具比較了解,可以使用Synplicity公司的

14、Synplify。5、布局和布線1)映射設(shè)計(jì)到目標(biāo)工藝?yán)镏付ㄎ恢?)指定的布線資源應(yīng)被使用3)由于PLD市場(chǎng)目前只剩下Altera,Xilinx,Lattice,Actel,QuickLogic,Atmel六家公司,其中前5家為專(zhuān)業(yè)PLD公司,并且前3家?guī)缀跽加辛?0的市場(chǎng)份額,而我們一般使用A ltera,Xilinx公司的PLD居多,所以典型布局和布線的工具為Altera公司的Quartus II和 Maxplus II、Xilinx公司的ISE和Foudation。4)Maxplus II和Foudation分別為Altera公司和Xilinx公司的第一代產(chǎn)品,所以布局布線一般使用Qua

15、rtus II和ISE。6、后仿真1)時(shí)序仿真2)驗(yàn)證設(shè)計(jì)一旦編程或配置將能在目標(biāo)工藝?yán)锕ぷ鳎ㄊ褂脮r(shí)間延遲)。3)所用工具同前仿真所用軟件。7、時(shí)序分析1)一般借助布局布線工具自帶的時(shí)序分析工具,也可以使用Synopsys公司的 PrimeTime軟件和Mentor Graphics公司的Tau timing analysis軟件。8、驗(yàn)證合乎性能規(guī)范1)驗(yàn)證合乎性能規(guī)范,如果不滿足,回到第一步。9、版圖設(shè)計(jì)1)驗(yàn)證版版圖設(shè)計(jì)。2)在板編程和測(cè)試器件8、從RTL synthesis到tape out之間的設(shè)計(jì)flow,并列出其中各步使用的tool.9、Asic的design flow。1. 包

16、括系統(tǒng)結(jié)構(gòu)分析設(shè)計(jì)、RTL編碼以及功能驗(yàn)證;2. 邏輯綜合、PreLayout STA以及形式驗(yàn)證(RTL代碼與邏輯綜合生成的Netlist之間);8、我們把鐵釘一半浸在水里,一半暴露在空氣中,過(guò)幾天我們發(fā)現(xiàn)鐵釘在空氣中的部分已經(jīng)生銹,在水中的部分沒(méi)有生銹。通過(guò)實(shí)驗(yàn),我們得出鐵生銹與空氣有關(guān)。3. Floorplan、Placement、ClockTree插入以及全局布線(Global Routing)6、你還知道哪些環(huán)境問(wèn)題?它們都對(duì)地球造成了哪些影響?4. 形式驗(yàn)證(邏輯綜合的Netlist與帶有CT信息的Netlist之間)、STA;5. Detailed Routing,DRC;6.

17、Postlayout STA,帶有反標(biāo)延遲信息的門(mén)級(jí)仿真;7、月球的明亮部分,上半月朝西,下半月朝東。7. Tape-Out3、月球是距離地球最近的星球直徑大約是地球的1/4,質(zhì)量大約是地球的1/80,月球體積大約是地球的1/49,月球引力大約是地球的1/6。10、寫(xiě)出asic前期設(shè)計(jì)的流程和相應(yīng)的工具。7、我們每個(gè)人應(yīng)該怎樣保護(hù)身邊的環(huán)境?前期設(shè)計(jì)流程:6、蚜蟲(chóng)是黃色的,在植物的嫩枝上吸食汁液,每個(gè)蚜蟲(chóng)只有針眼般大小,在10倍放大鏡下我們可以看清它們的肢體。1. 包括系統(tǒng)結(jié)構(gòu)分析設(shè)計(jì)、RTL編碼以及功能驗(yàn)證;9、淡水是我們?nèi)祟?lèi)和其他生物生存的必需品,但是地球上的淡水資源十分有限,地球上的多數(shù)

18、地區(qū)缺水。2. 邏輯綜合、PreLayout STA以及形式驗(yàn)證(RTL代碼與邏輯綜合生成的Netlist之間);3. 形式驗(yàn)證(邏輯綜合的Netlist與帶有CT信息的Netlist之間)、STA;4. Postlayout STA,帶有反標(biāo)延遲信息的門(mén)級(jí)仿真;11、集成電路前段設(shè)計(jì)流程,寫(xiě)出相關(guān)的工具先介紹下IC開(kāi)發(fā)流程:1.)代碼輸入(design input)用vhdl或者是verilog語(yǔ)言來(lái)完成器件的功能描述,生成hdl代碼語(yǔ)言輸入工具:SUMMIT 、VISUALHDL、MENTOR、RENIOR圖形輸入:composer(cadence)、viewlogic (viewdraw

19、)2.)電路仿真(circuit simulation)將vhd代碼進(jìn)行先前邏輯仿真,驗(yàn)證功能描述是否正確數(shù)字電路仿真工具:Verolog:CADENCE、Verolig-XL、SYNOPSYS、VCS、MENTORModle-simVHDL :CADENCE、NC-vhdl、YNOPSYS、VSS、MENTOR、Modle-sim模擬電路仿真工具:ANTI HSpice pspice、spectre micro microwave:eesoft : hp3.)邏輯綜合(synthesis tools)邏輯綜合工具可以將設(shè)計(jì)思想vhd代碼轉(zhuǎn)化成對(duì)應(yīng)一定工藝手段的門(mén)級(jí)電路;將初級(jí)仿真中所沒(méi)有考慮

20、的門(mén)沿(gates delay)反標(biāo)到生成的門(mén)級(jí)網(wǎng)表中,返回電路仿真階段進(jìn)行再仿真。最終仿真結(jié)果生成的網(wǎng)表稱為物理網(wǎng)表。12、請(qǐng)簡(jiǎn)述一下設(shè)計(jì)后端的整個(gè)流程?(仕蘭微面試題目)13、是否接觸過(guò)自動(dòng)布局布線?請(qǐng)說(shuō)出一兩種工具軟件。自動(dòng)布局布線需要哪些基本元素?(仕蘭微面試題目)14、描述你對(duì)集成電路工藝的認(rèn)識(shí)。(仕蘭微面試題目)15、列舉幾種集成電路典型工藝。工藝上常提到0.25,0.18指的是什么?(仕蘭微面試題目)16、請(qǐng)描述一下國(guó)內(nèi)的工藝現(xiàn)狀。(仕蘭微面試題目)17、半導(dǎo)體工藝中,摻雜有哪幾種方式?(仕蘭微面試題目)18、描述CMOS電路中閂鎖效應(yīng)產(chǎn)生的過(guò)程及最后的結(jié)果?(仕蘭微面試題目)1

21、9、解釋latch-up現(xiàn)象和Antenna effect和其預(yù)防措施.(未知)20、什么叫Latchup?(科廣試題)21、什么叫窄溝效應(yīng)? (科廣試題)22、什么是NMOS、PMOS、CMOS?什么是增強(qiáng)型、耗盡型?什么是PNP、NPN?他們有什么差別?(仕蘭微面試題目)23、硅柵COMS工藝中N阱中做的是P管還是N管,N阱的阱電位的連接有什么要求?(仕蘭微面試題目)24、畫(huà)出CMOS晶體管的CROSS-OVER圖(應(yīng)該是縱剖面圖),給出所有可能的傳輸特性和轉(zhuǎn)移特性。(Infineon筆試試題)25、以interver為例,寫(xiě)出N阱CMOS的process流程,并畫(huà)出剖面圖。(科廣試題)2

22、6、Please explain how we describe the resistance in semiconductor. Comparethe resistance of a metal,poly and diffusion in tranditional CMOS process.(威盛筆試題circuit design-beijing-03.11.09)27、說(shuō)明mos一半工作在什么區(qū)。(凹凸的題目和面試)28、畫(huà)p-bulk 的nmos截面圖。(凹凸的題目和面試)29、寫(xiě)schematic note(?), 越多越好。(凹凸的題目和面試)30、寄生效應(yīng)在ic設(shè)計(jì)中怎樣加以克服和

23、利用。(未知)31、太底層的MOS管物理特*覺(jué)一般不大會(huì)作為筆試面試題,因?yàn)槿俏㈦娮游锢恚酵茖?dǎo)太羅索,除非面試出題的是個(gè)老學(xué)究。IC設(shè)計(jì)的話需要熟悉的軟件: Cadence,Synopsys, Avant,UNIX當(dāng)然也要大概會(huì)操作。單片機(jī)、MCU、計(jì)算機(jī)原理1、簡(jiǎn)單描述一個(gè)單片機(jī)系統(tǒng)的主要組成模塊,并說(shuō)明各模塊之間的數(shù)據(jù)流流向和控制流流向。簡(jiǎn)述單片機(jī)應(yīng)用系統(tǒng)的設(shè)計(jì)原則。(仕蘭微面試題目)2、畫(huà)出8031與2716(2K*8ROM)的連線圖,要求采用三-八譯碼器,8031的P2.5,P2.4和P2.3參加譯碼,基本地址范圍為3000H-3FFFH。該2716有沒(méi)有重疊地址?根據(jù)是什么?若

24、有,則寫(xiě)出每片2716的重疊地址范圍。(仕蘭微面試題目)3、用8051設(shè)計(jì)一個(gè)帶一個(gè)8*16鍵盤(pán)加驅(qū)動(dòng)八個(gè)數(shù)碼管(共陽(yáng))的原理圖。(仕蘭微面試題目)4、PCI總線的含義是什么?PCI總線的主要特點(diǎn)是什么?(仕蘭微面試題目)一、填空:中斷的概念?簡(jiǎn)述中斷的過(guò)程。(仕蘭微面試題目)6、如單片機(jī)中斷幾個(gè)/類(lèi)型,編中斷程序注意什么問(wèn)題中斷概念:中斷是指計(jì)算機(jī)在執(zhí)行程序的過(guò)程中,當(dāng)出現(xiàn)異常情況或特殊請(qǐng)求時(shí),計(jì)算機(jī)停止現(xiàn)行程序的運(yùn)行,轉(zhuǎn)向?qū)@些異常情況或特殊請(qǐng)求的處理,處理結(jié)束后再返回現(xiàn)行程序的間斷處,繼續(xù)執(zhí)行原程序。 中斷是單片機(jī)實(shí)時(shí)地處理內(nèi)部或外部事件的一種內(nèi)部機(jī)制。當(dāng)某種內(nèi)部或外部事件發(fā)生時(shí),單片機(jī)

25、的中斷系統(tǒng)將迫使CPU暫停正在執(zhí)行的程序,轉(zhuǎn)而去進(jìn)行中斷事件的處理,中斷處理完畢后,又返回被中斷的程序處,繼續(xù)執(zhí)行下去。 終端類(lèi)型:按引起中斷的原因劃分:輸入、輸出中斷;計(jì)算機(jī)故障中斷;實(shí)時(shí)時(shí)鐘中斷;軟件中斷;數(shù)據(jù)通道中斷。按中斷處理類(lèi)型劃分:不可屏蔽中斷、可屏蔽中斷。 7、要用一個(gè)開(kāi)環(huán)脈沖調(diào)速系統(tǒng)來(lái)控制直流電動(dòng)機(jī)的轉(zhuǎn)速,程序由8051完成。簡(jiǎn)單原理如下:由P3.4輸出脈沖的占空比來(lái)控制轉(zhuǎn)速,占空比越大,轉(zhuǎn)速越快;而占空比由K7-K0八個(gè)開(kāi)關(guān)來(lái)設(shè)置,直接與P1口相連(開(kāi)關(guān)撥到下方時(shí)為"0",撥到上方時(shí)為"1",組成一個(gè)八位二進(jìn)制數(shù)N),要求占空比為N/2

26、56。 (仕蘭微面試題目) 下面程序用計(jì)數(shù)法來(lái)實(shí)現(xiàn)這一功能,請(qǐng)將空余部分添完整。 MOV P1,#0FFH LOOP1 :MOV R4,#0FFH - MOV R3,#00H LOOP2 :MOV A,P1 - SUBB A,R3 JNZ SKP1 - SKP1:MOV C,70H MOV P3.4,C ACALL DELAY :此延時(shí)子程序略 - - AJMP LOOP19、What is PC Chipset? (揚(yáng)智電子筆試)芯片組(Chipset)是主板的核心組成部分,按照在主板上的排列位置的不同,通常分為北橋芯片和南橋芯片。北橋芯片提供對(duì)CPU的類(lèi)型和主頻、內(nèi)存的類(lèi)型和最大容量、IS

27、A/PCI/AGP插槽、ECC糾錯(cuò)等支持。南橋芯片則提供對(duì)KBC(鍵盤(pán)控制器)、RTC(實(shí)時(shí)時(shí)鐘控制器)、USB(通用串行總線)、Ultra DMA/33(66)EIDE數(shù)據(jù)傳輸方式和ACPI(高級(jí)能源管理)等的支持。其中北橋芯片起著主導(dǎo)性的作用,也稱為主橋(Host Bridge)。除了最通用的南北橋結(jié)構(gòu)外,目前芯片組正向更高級(jí)的加速集線架構(gòu)發(fā)展,Intel的8xx系列芯片組就是這類(lèi)芯片組的代表,它將一些子系統(tǒng)如IDE接口、音效、MODEM和USB直接接入主芯片,能夠提供比PCI總線寬一倍的帶寬,達(dá)到了266MB/s。10、如果簡(jiǎn)歷上還說(shuō)做過(guò)cpu之類(lèi),就會(huì)問(wèn)到諸如cpu如何工作,流水線之類(lèi)

28、的問(wèn)題。11、計(jì)算機(jī)的基本組成部分及其各自的作用。(東信筆試題)12、請(qǐng)畫(huà)出微機(jī)接口電路中,典型的輸入設(shè)備與微機(jī)接口邏輯示意圖(數(shù)據(jù)接口、控制接口、所存器/緩沖器)。13、cache的主要部分什么的。(威盛VIA 2003.11.06 上海筆試試題)14、同步異步傳輸?shù)牟町悾ㄎ粗?5、串行通信與同步通信異同,特點(diǎn),比較。(華為面試題)16、RS232c高電平脈沖對(duì)應(yīng)的TTL邏輯是?(負(fù)邏輯?) (華為面試題)14、在太陽(yáng)周?chē)陌祟w大行星,它們是水星、金星、地球、火星、木星、土星、天王星、海王星。DSP、嵌入式、軟件等13、請(qǐng)簡(jiǎn)要描述HUFFMAN編碼的基本原理及其基本的實(shí)現(xiàn)方法。(仕蘭微面試

29、題目)14、說(shuō)出OSI七層網(wǎng)絡(luò)協(xié)議中的四層(任意四層)。(仕蘭微面試題目)15、A)(仕蘭微面試題目)i ncludevoid testf(int*p)*p+=1;main()int *n,m2;n=m;m0=1;m1=8;testf(n);printf("Data value is %d ",*n);-B)i ncludevoid testf(int*p)*p+=1;main()int *n,m2;n=m;m0=1;m1=8;testf(&n);printf(Data value is %d",*n);下面的結(jié)果是程序A還是程序B的?Data value

30、 is 8那么另一段程序的結(jié)果是什么?16、那種排序方法最快? (華為面試題)17、寫(xiě)出兩個(gè)排序算法,問(wèn)哪個(gè)好?(威盛)18、編一個(gè)簡(jiǎn)單的求n!的程序 。(Infineon筆試試題)19、用一種編程語(yǔ)言寫(xiě)n!的算法。(威盛VIA 2003.11.06 上海筆試試題)20、用C語(yǔ)言寫(xiě)一個(gè)遞歸算法求N??;(華為面試題)21、給一個(gè)C的函數(shù),關(guān)于字符串和數(shù)組,找出錯(cuò)誤;(華為面試題)23、你對(duì)哪方面編程熟悉?(華為面試題)24、冒泡排序的原理。(新太硬件面題)25、操作系統(tǒng)的功能。(新太硬件面題)26、學(xué)過(guò)的計(jì)算機(jī)語(yǔ)言及開(kāi)發(fā)的系統(tǒng)。(新太硬件面題)27、一個(gè)農(nóng)夫發(fā)現(xiàn)圍成正方形的圍欄比長(zhǎng)方形的節(jié)省4個(gè)木樁但是面積一樣.羊的數(shù)目和正方形圍欄的樁子的個(gè)數(shù)一樣但是小于36,問(wèn)有多少羊?(威盛)28、C語(yǔ)言實(shí)現(xiàn)統(tǒng)計(jì)某個(gè)cell在某.v文件調(diào)用的次數(shù)(這個(gè)題目真bt) (威盛VIA2003.11.06 上海筆試試題)29、用C語(yǔ)言寫(xiě)一段控制手機(jī)中馬達(dá)振子的驅(qū)動(dòng)程序。(威勝)30、用perl或TCL/Tk實(shí)現(xiàn)一段字符串識(shí)別和比較的程序。(未知)31、給出一個(gè)堆棧的結(jié)構(gòu),求中斷后顯示結(jié)果,主要是考堆棧壓入返回地址存放在低端地址還是高端。(未知)32、一些DOS命令,如顯示文件,拷貝,刪除。(未知)33、設(shè)計(jì)一個(gè)類(lèi),使得該類(lèi)任何形式的派生類(lèi)無(wú)論怎么定義和實(shí)現(xiàn),都無(wú)法產(chǎn)生

溫馨提示

  • 1. 本站所有資源如無(wú)特殊說(shuō)明,都需要本地電腦安裝OFFICE2007和PDF閱讀器。圖紙軟件為CAD,CAXA,PROE,UG,SolidWorks等.壓縮文件請(qǐng)下載最新的WinRAR軟件解壓。
  • 2. 本站的文檔不包含任何第三方提供的附件圖紙等,如果需要附件,請(qǐng)聯(lián)系上傳者。文件的所有權(quán)益歸上傳用戶所有。
  • 3. 本站RAR壓縮包中若帶圖紙,網(wǎng)頁(yè)內(nèi)容里面會(huì)有圖紙預(yù)覽,若沒(méi)有圖紙預(yù)覽就沒(méi)有圖紙。
  • 4. 未經(jīng)權(quán)益所有人同意不得將文件中的內(nèi)容挪作商業(yè)或盈利用途。
  • 5. 人人文庫(kù)網(wǎng)僅提供信息存儲(chǔ)空間,僅對(duì)用戶上傳內(nèi)容的表現(xiàn)方式做保護(hù)處理,對(duì)用戶上傳分享的文檔內(nèi)容本身不做任何修改或編輯,并不能對(duì)任何下載內(nèi)容負(fù)責(zé)。
  • 6. 下載文件中如有侵權(quán)或不適當(dāng)內(nèi)容,請(qǐng)與我們聯(lián)系,我們立即糾正。
  • 7. 本站不保證下載資源的準(zhǔn)確性、安全性和完整性, 同時(shí)也不承擔(dān)用戶因使用這些下載資源對(duì)自己和他人造成任何形式的傷害或損失。

最新文檔

評(píng)論

0/150

提交評(píng)論