實驗4 數(shù)據(jù)選擇器和譯碼器_第1頁
實驗4 數(shù)據(jù)選擇器和譯碼器_第2頁
實驗4 數(shù)據(jù)選擇器和譯碼器_第3頁
實驗4 數(shù)據(jù)選擇器和譯碼器_第4頁
實驗4 數(shù)據(jù)選擇器和譯碼器_第5頁
已閱讀5頁,還剩12頁未讀, 繼續(xù)免費閱讀

下載本文檔

版權(quán)說明:本文檔由用戶提供并上傳,收益歸屬內(nèi)容提供方,若內(nèi)容存在侵權(quán),請進行舉報或認領(lǐng)

文檔簡介

1、2022-1-141 數(shù)據(jù)選擇器和譯碼器 制作教師:高翔制作教師:高翔22022-1-14一.實驗?zāi)康?掌握數(shù)據(jù)選擇器、譯碼器等中規(guī)模數(shù)字集成器件的邏輯功能。2掌握數(shù)據(jù)選擇器、譯碼器的應(yīng)用。32022-1-14二.實驗原理 1.數(shù)據(jù)選擇器 1)基本功能:從多個輸入數(shù)據(jù)中選擇一個作為輸出。 例:雙四選一數(shù)據(jù)選擇器74LS153 D0D3是四個數(shù)據(jù)輸入端, A0、A1是選擇輸入端(或稱地址輸入端); ST是使能端,低電平有效。 使能輸入 數(shù) 據(jù) 輸 入選擇輸入輸出123456ABCD654321DCBATitleNum berRevisionSizeBDate:12-May-2008Sheet o

2、f File:C:Documents and Settingsgenm 桌面電子技術(shù)書稿數(shù)字電路.ddbDrawn By:使能輸入選擇輸入數(shù)據(jù)輸出STADDDD數(shù)據(jù)輸入A10Y1/2 74LS1530123ST42022-1-14123456ABCD654321DCBATitleNum berRevisionSizeBDate:12-May-2008Sheet of File:C:Documents and Settingsgenm 桌面電子技術(shù)書稿數(shù)字電路.ddbDrawn By:使能輸入選擇輸入數(shù)據(jù)輸出STADDDD數(shù)據(jù)輸入A10Y1/2 74LS1530123ST0001101174LS

3、153邏輯符號及功能表0ST選通選擇輸入數(shù)據(jù)輸入輸出A1 A0D0 D1 D2 D3Y1 000 0 0 000 0 1 100 1 0 000 1 1 101 0 0 001 0 1 101 1 0001 1 11由數(shù)據(jù)選擇器的功能表可以看出,輸出Y的邏輯表達式為:當(dāng) ,即ST = 1,則)(301201101001DAADAADAADAASTY0ST 301201101001DAADAADAADAAY 數(shù) 據(jù) 輸 入數(shù)據(jù)輸出選擇輸入二.實驗原理52022-1-142)用數(shù)據(jù)選擇器設(shè)計組合邏輯電路例:用雙四選一數(shù)據(jù)選擇器74LS153構(gòu)成一位全加器設(shè)計思路:寫出全加器的真值表由真值表寫出全加

4、器的邏輯表達式將全加器邏輯表達式與74LS153邏輯表達式進行數(shù)據(jù)替換根據(jù)替換后的結(jié)果接線二.實驗原理62022-1-14輸入輸出AiBiCi1SiCi00000001100101001101100101010111001111111 -111-iiiiiiiiiiiiiCBACBACBACBAS101 -1 -i1 -11 -1 -iiiiiiiiiiiiiiiiiiiiiiBACBACBABACBACBACBACBAC 將上式與4選數(shù)據(jù)選擇器的輸出表達式相比較,可令數(shù)據(jù)選擇器的輸入A1 = Ai,A0 = Bi,1D0 = 1D3 = Ci1,1D1 = 1D2 = Ci-1,2D0 =

5、0,2D1 = 2D2 = Ci1,2D3 = 1,則1Y = Si,2Y = Ci。301201101001DAADAADAADAAY二.實驗原理72022-1-14用數(shù)據(jù)選擇器實現(xiàn)全加器邏輯電路圖:指示燈指示燈123456ABCD654321DCBATitleNum berRevisionSizeBDate:11-May-2008Sheet of File:C:Documents and Settingsgenm 桌面電子技術(shù)書稿數(shù)字電路.ddbDrawn By:STAAD0D1D2D3YAB100CC11/2 74LS753SiAiBiCi1D01D11D21D32D02D12D22D3

6、Ci-111ST2STA1A01Y2Y74LS1531數(shù)據(jù)開關(guān)數(shù)據(jù)開關(guān)數(shù)據(jù)開關(guān)二.實驗原理82022-1-14例:38線譯碼器74LS138 是三個使能端, 高電平有效, 低電平有效, 是三個選擇輸入端, 是八個輸出端。74LS138的輸出實際上是地址輸入變量的全部最小項的反函數(shù),即 , , 。CBASSS,012,AAA70 YYASCBSS ,00120mAAAY10121mAAAY70127mAAAY2.譯碼器1)基本功能:將二進制代碼譯成對應(yīng)的輸出信號。123456ABCD654321DCBATitleNum berRevisionSizeBDate:11-May-2008Sheet

7、of File:C:Documents and Settingsgenm 桌面電子技術(shù)書稿數(shù)字電路.ddbDrawn By:譯碼輸出YYYYYYYY74LS1380AA1A2ASSBSC譯碼輸入使能輸入01234567YYYYYYYY01234567SBSC二.實驗原理92022-1-1474LS138功能表:ASCBSS 輸入輸出使能選擇 A2 A1 A0 Y0 Y1 Y2 Y3 Y4 Y5 Y6 Y7 1 1 1 1 1 1 1 1 1 0 1 1 1 1 1 1 1 11 00 0 0 0 1 1 1 1 1 1 11 00 0 1 1 0 1 1 1 1 1 11 00 1 0 1 1

8、 0 1 1 1 1 1 1 00 1 1 1 1 1 0 1 1 1 11 01 0 0 1 1 1 1 0 1 1 11 01 0 1 1 1 1 1 1 0 1 1二.實驗原理102022-1-142)用譯碼器設(shè)計組合邏輯電路例:用74LS138 和與非門設(shè)計一個全加器設(shè)計思路:寫出全加器的真值表有真值表寫出全加器的邏輯表達式觀察本位和Si和進位Ci分別由哪幾個最小項之和組成,與譯碼器輸出相對應(yīng)根據(jù)上面的結(jié)果接線二.實驗原理112022-1-14全加器的邏輯表達式:1111iiiiiiiiiiiiCAiBCBACBACBAS1111iiiiiiiiiiiiCBACBACBACBACi 譯

9、碼器輸出代碼0Y1Y2Y3Y4Y5Y6Y7Y012AAA012AAA012AAA012AAA012AAA012AAA012AAA012AAA令 ,以 為例: 即: 同理可得: 0112,ACABAAiiiiS7421YYYYSi7421YYYYSi7653YYYYCi二.實驗原理122022-1-14用74LS138和74LS20組成全加器邏輯電路圖:數(shù)據(jù)開關(guān)指示燈指示燈123456ABCD654321DCBATitleNum berRevisionSizeBDate:12-May-2008Sheet of File:C:Documents and Settingsgenm 桌面電子技術(shù)書稿數(shù)

10、字電路.ddbDrawn By:Y0SCii&Y1Y2Y3Y4Y5Y6Y7A0A1A2SBSCSAAiBiCi-1+5V&74L.實驗原理132022-1-14三.實驗內(nèi)容 1.驗證數(shù)據(jù)選擇器74LS153的邏輯功能 按圖2.4.1將數(shù)據(jù)選擇器地址端A1、A0接邏輯開關(guān),使能端接地,數(shù)據(jù)輸入端D0D3接邏輯開關(guān),輸出端接指示燈,接通直流電源后按表2.4.1驗證數(shù)據(jù)選擇器的邏輯功能,列出真值表。 要求在電路圖中自行標出引腳號。142022-1-14 3用雙4選1數(shù)據(jù)選擇器74LS153和反相器(74LS04)實現(xiàn)1位全加器 電路如圖2.4.3,Ai、Bi

11、、Ci1分別接邏輯開關(guān),Si、Ci接指示燈,驗證電路邏輯功能,列出真值表。指示燈指示燈123456ABCD654321DCBATitleNum berRevisionSizeBDate:11-May-2008Sheet of File:C:Documents and Settingsgenm 桌面電子技術(shù)書稿數(shù)字電路.ddbDrawn By:STAAD0D1D2D3YAB100CC11/2 74LS753SiAiBiCi1D01D11D21D32D02D12D22D3Ci-111ST2STA1A01Y2Y74LS1531數(shù)據(jù)開關(guān)數(shù)據(jù)開關(guān)數(shù)據(jù)開關(guān)三.實驗內(nèi)容與實驗線路152022-1-14 5用38線譯碼器74LS138和與非門(74LS20)實現(xiàn)1位全減器 自己設(shè)計電路,

溫馨提示

  • 1. 本站所有資源如無特殊說明,都需要本地電腦安裝OFFICE2007和PDF閱讀器。圖紙軟件為CAD,CAXA,PROE,UG,SolidWorks等.壓縮文件請下載最新的WinRAR軟件解壓。
  • 2. 本站的文檔不包含任何第三方提供的附件圖紙等,如果需要附件,請聯(lián)系上傳者。文件的所有權(quán)益歸上傳用戶所有。
  • 3. 本站RAR壓縮包中若帶圖紙,網(wǎng)頁內(nèi)容里面會有圖紙預(yù)覽,若沒有圖紙預(yù)覽就沒有圖紙。
  • 4. 未經(jīng)權(quán)益所有人同意不得將文件中的內(nèi)容挪作商業(yè)或盈利用途。
  • 5. 人人文庫網(wǎng)僅提供信息存儲空間,僅對用戶上傳內(nèi)容的表現(xiàn)方式做保護處理,對用戶上傳分享的文檔內(nèi)容本身不做任何修改或編輯,并不能對任何下載內(nèi)容負責(zé)。
  • 6. 下載文件中如有侵權(quán)或不適當(dāng)內(nèi)容,請與我們聯(lián)系,我們立即糾正。
  • 7. 本站不保證下載資源的準確性、安全性和完整性, 同時也不承擔(dān)用戶因使用這些下載資源對自己和他人造成任何形式的傷害或損失。

評論

0/150

提交評論