



下載本文檔
版權說明:本文檔由用戶提供并上傳,收益歸屬內容提供方,若內容存在侵權,請進行舉報或認領
文檔簡介
1、基于CoolRunner CPLD的MP3應用開發(fā)板的設計與實現(xiàn) 引言 便攜式MP3播放器作為一種集音頻播放、數(shù)據存儲為一身的數(shù)碼產品,其功能結構為電子設計人員所津津樂道。新功能的MP3播放器不斷地更新?lián)Q代。為了滿足MP3播放器功能新增的需求,我們設計了一套基于CoolRunner CPLD的軟硬件開發(fā)系統(tǒng),制作相應開發(fā)板,探索了一種快速實現(xiàn)的方案。 MP3應用開發(fā)板的選型和設計 &
2、#160; 主控模塊芯片及其外圍器件 XCR3256是Xilinx公司開發(fā)的CoolRuner CPLD芯片,可實現(xiàn)6000門的數(shù)字邏輯電路,內嵌256個宏單元,支持4個全局時鐘,具有低功耗、可快速ISP、延時可預測等特點,可滿足MP3功能和數(shù)碼產品方面的一些特殊要求,我們選用XCR3256芯片實現(xiàn)M P3主控模塊。該主控模塊用于對各外圍器件的控制,協(xié)調各外圍器件的工作。外圍器件主要有解碼芯片組(MAS3507D和DAC3550A)、Flash存儲器、LCD、USB接口、并口等。主控模塊
3、與各外圍器件的框圖如圖1所示。圖1 MP3應用開發(fā)板結構框圖 主控邏輯單元是整個主控模塊的核心部分,決定著MP3播放器各功能,如播放、快進、下載之間的優(yōu)先度和順序,為其他邏輯單元提供實現(xiàn)更加復雜操作的控制信號。主控邏輯單元通過狀態(tài)機對其他模塊進行控制,其狀態(tài)機如圖2所示,該圖詳細地描述了MP3播放器不同工作階段的操作條件和各階段之間的切換情況。 特別需要說明的是:LOW_PWR使DAC3550A工作在低功率模式下;IDLE是播放與下載、快進
4、、后退等操作之間的轉換狀態(tài);UPDATE_TRACK將歌曲曲目更新,并傳遞給LCD顯示。圖2主控邏輯單元狀態(tài)機 DAC3550A是一款專為音頻應用而設計的高精度數(shù)模轉換芯片,具有低功耗操作模式,連續(xù)采樣頻率從8KHz到50KHz均可自主選擇,這就給設計帶來了極大的靈活性;還提供了簡潔的I2S總線接口和I2C總線接口,主控模塊正是通過I2C總線對DAC3550A三個寄存器AVOL(16bits)、GCFG(8bits)、SR_REG(8bits)寫入相應命令而實現(xiàn)控制的。DAC3550A接口電路圖設計如圖3所示。圖3
5、0; DAC3550A接口電路圖 MAS3507D可實現(xiàn)2階或3階的MPEG音頻解碼功能,內嵌的功率管理器可降低低采樣頻率時的功率,并可以在芯片閑置時將其暫時斷電(power off)。該芯片還可以對音效進行調整,以滿足用戶不同需求;為輸出音頻數(shù)據而提供的I2S總線端口使MAS3507D和DAC3550A的連線更加簡潔方便。MAS3507D是通過給主控模塊的反饋實現(xiàn)對DAC3550A輸入控制的,MAS3507D DC/DC轉換接口電路如圖4所示。圖4MAS3507D DC/DC轉換接口電路
6、; 開發(fā)板工作流程 MP3應用開發(fā)板的工作流程為: 上電提取用戶命令讀存儲器將MP3音頻文件送至MAS3507D進行解碼解碼后的數(shù)字信號經DAC3550A數(shù)模轉換模擬信號輸入耳機。 性能設計 設計過程中,為滿足今后功能擴展及增強開發(fā)平臺系列化的需要,我們對開發(fā)板
7、的功能布局做了很多調整。 我們將CoolRunner芯片與解碼芯片組連接的引腳設計成插針形式,可及時更新和選用新的解碼芯片組,而解碼芯片組決定著MP3播放器所能播放音頻文件的格式及音質。低功耗是MP3播放器追求的一項重要指標,開發(fā)板中選用的XRC256XL芯片及解碼芯片組(MAS3507D和DAC3550A)均滿足了低功耗的要求。 布線要點 MP3應用開發(fā)板的設計軟件我們選用Pro
8、telDXP。在布線時,我們注意到一些問題,如I2C總線在高電平時對串擾和干擾的高度敏感性要求在總線或帶狀傳輸線超過10cm并且包含VDD和VSS時,布線必須按SDA、VDD、VSS和SCL從上到下的順序進行;對MAS3507D和DAC3550A之間負責數(shù)據傳輸?shù)腎2S總線應盡量減少布線長度,并且避免周圍信號線的干擾。 MP3應用開發(fā)板的調試 我們設計了一個描述MP3主控模塊的IP Core,特別注意到了USB端口的下載功能及歌詞與音頻的同步顯示功能。
9、 調試環(huán)境 仿真和綜合過程中,我們使用的EDA工具有:Xilinx公司開發(fā)的ISE 6.2,Synplicity公司的Synplify Pro7.3以及Mentor Graphics公司的Modelsim SE5.7e。 調試流程 關鍵的測試流程如下:
10、; (1)在ISE6.2下將修改后的IP Core編譯通過,編寫測試文件。用Modelsim SE5.7e進行功能仿真。該測試文件比較全面地考慮了實際情況,例如對I2C總線的數(shù)據線SDA和時鐘線SCL增加了上拉模塊PULLUP,以模擬實際中上拉電阻對I2C總線的上拉作用。該測試文件很好地模擬了主控模塊對各外圍器件的控制,全面反映了開發(fā)板的工作情況,并且是在硬件制作完成之前就對主控模塊進行功能和時序上的仿真驗證,除了證明了源代碼功能上的正確性和時序上的精確性,同時還大大縮短了設計周期。
11、160; (2)調用Synplify Pro7.3對MP3主控模塊的源代碼進行綜合,生成網表文件及布局布線約束文件等。 (3)利用ISE 6.2將網表中的邏輯符號門組裝到物理元件(CLB和IOB)中,并將元件放置到器件中進行連接,同時提取出時序數(shù)據并生成各種報告。 (4)利用在布局布線中獲得的精確參數(shù)再次驗證電路的時序,調用Modelsim SE5.7e進行后仿真。
12、160; (5)燒寫驗證。編寫UCF(User Constraints File)文件mp3.ucf,設置好全局約束、端口約束等,然后使用ISE集成的配置工具iMPACT,生成PROM格式的配置文件,再將其通過JTAG端口下載至自行設計成功的MP3應用開發(fā)板。在MP3音頻文件被下載至FLASH存儲器后,就可以對該IP Core進行調試。經調試,我們所預期的功能如播放、快進、后退、靜音等,均得到的實現(xiàn),表明調試成功。 結語 本文介紹了基于CoolRunner CPLD的MP3應用開發(fā)板的設計流程,驗證了利用現(xiàn)有IP Core設計的可行性和高效性。在設計過程中,硬件(實驗評估板)的設計和基于IP Core的算法設計可同步進行,避免了兩者因異步帶來的設計周期的延長。實踐證明本文的設計思路和實現(xiàn)方法是一種靈活、快速、可靠地開發(fā)數(shù)字系統(tǒng)平臺的設計方案。
溫馨提示
- 1. 本站所有資源如無特殊說明,都需要本地電腦安裝OFFICE2007和PDF閱讀器。圖紙軟件為CAD,CAXA,PROE,UG,SolidWorks等.壓縮文件請下載最新的WinRAR軟件解壓。
- 2. 本站的文檔不包含任何第三方提供的附件圖紙等,如果需要附件,請聯(lián)系上傳者。文件的所有權益歸上傳用戶所有。
- 3. 本站RAR壓縮包中若帶圖紙,網頁內容里面會有圖紙預覽,若沒有圖紙預覽就沒有圖紙。
- 4. 未經權益所有人同意不得將文件中的內容挪作商業(yè)或盈利用途。
- 5. 人人文庫網僅提供信息存儲空間,僅對用戶上傳內容的表現(xiàn)方式做保護處理,對用戶上傳分享的文檔內容本身不做任何修改或編輯,并不能對任何下載內容負責。
- 6. 下載文件中如有侵權或不適當內容,請與我們聯(lián)系,我們立即糾正。
- 7. 本站不保證下載資源的準確性、安全性和完整性, 同時也不承擔用戶因使用這些下載資源對自己和他人造成任何形式的傷害或損失。
最新文檔
- 2025年福建中職電商試題及答案
- 岳陽市2024-2025學年高一上學期期末考試 生物試卷(含答案)
- 2025年獨立能力測試題及答案
- 2025年川師審計復試試題及答案
- 2025年軟件工程應聘試題及答案
- 2025年小學語文課程試題及答案
- 家庭照護員2023練習測試卷
- 鉗工學習資料練習測試卷
- 2025年駕考禮讓行人試題及答案
- 2025年關于前端面試題及答案
- 設備維修作業(yè)安全操作規(guī)程匯總
- 海南碼頭防波堤工程施工組織設計圖文并茂
- 《企業(yè)內部審計現(xiàn)狀及完善建議-以公牛集團為例【開題報告+正文】》14000字
- 小學“新時代好少年”推薦表
- GB 7101-2022食品安全國家標準飲料
- GB/T 25096-2010交流電壓高于1 000 V變電站用電站支柱復合絕緣子定義、試驗方法及接收準則
- GB/T 23682-2009制冷系統(tǒng)和熱泵軟管件、隔震管和膨脹接頭要求、設計與安裝
- GB/T 17622-2008帶電作業(yè)用絕緣手套
- 中國古代神話英文版資料講解
- 現(xiàn)代寫作教程
- 00463現(xiàn)代人員測評第3章
評論
0/150
提交評論