版權(quán)說(shuō)明:本文檔由用戶(hù)提供并上傳,收益歸屬內(nèi)容提供方,若內(nèi)容存在侵權(quán),請(qǐng)進(jìn)行舉報(bào)或認(rèn)領(lǐng)
文檔簡(jiǎn)介
1、Question & AnswerPIEPIE1. 何謂PIE? PIE 的主要工作是什幺?答:Process Integration Engineer(工藝整合工程師),主要工作是整合各部門(mén)的資源,對(duì)工藝持續(xù)進(jìn)行改善,確保產(chǎn)品的良率(yield )穩(wěn)定 良好。2.200mm 300mm Wafer 代表何意義?答:8吋硅片(wafer)直徑為200mm ,直徑為300mm硅片即12吋.目前中芯國(guó)際現(xiàn)有的三個(gè)工廠采用多少mm的硅片(wafer)工藝?未來(lái)的Fab4(四廠)采用多少 mm的wafer工藝?答:當(dāng)前13廠為200mm(8英寸)的wafer,工藝水平已達(dá)0.13um工藝。 未
2、來(lái)廠工藝wafer將使用300mm(12英寸)。4.我們?yōu)楹涡枰?00mm?答:wafer size 變大,單一 wafer上的芯片數(shù)(chip)變多,單位成本降 低200 -300面積增加2.25倍,芯片數(shù)目約增加2.5倍5. 所謂的0.13 um的工藝能力(tech no logy)代表的是什幺意義?答:是指工廠的工藝能力可以達(dá)到0.13 um的柵極線(xiàn)寬。當(dāng)柵極的線(xiàn)寬做的越小時(shí),整個(gè)器件就可以變的越小,工作速度也越快。從 0.35um->0.25um->0.18um->0.15um->0.13um 的 tech no logy 改變又代表 的是什幺意義?答:柵極線(xiàn)的
3、寬(該尺寸的大小代表半導(dǎo)體工藝水平的高低)做的越小時(shí),工藝的難度便相對(duì)提高。從 0.35um -> 0.25um -> 0.18um -> 0.15um-> 0.13um代表著每一個(gè)階段工藝能力的提升。一般的硅片(wafer)基材(substrate)可區(qū)分為N,P兩種類(lèi)型(type ),何謂 N, P-type wafer?答:N-type wafer是指摻雜negative 元素(5價(jià)電荷元素,例如:P、As) 的硅片,P-type 的wafer是指摻雜positive 元素(3價(jià)電荷元素, 例如:B、In)的硅片。8. 工廠中硅片( wafer )的制造過(guò)程可分哪
4、幾個(gè)工藝過(guò)程 (module) ?答:主要有四個(gè)部分:DIFF (擴(kuò)散)、TF(薄膜)、PHOTO光刻)、ETCH(刻 蝕)。其中DIFF又包括FURNACES管)、WET濕刻)、IMP(離子注入)、RTP(快速熱處理)。TF包括PVD物理氣相淀積)、CVD化學(xué)氣相淀 積)、CMP化學(xué)機(jī)械研磨)。硅片的制造就是依據(jù)客戶(hù)的要求, 不斷的在 不同工藝過(guò)程(module)間重復(fù)進(jìn)行的生產(chǎn)過(guò)程,最后再利用電性的測(cè) 試,確保產(chǎn)品良好。9般硅片的制造常以幾 P幾M及光罩層數(shù)(mask layer)來(lái)代表硅片工藝的時(shí)間長(zhǎng)短,請(qǐng)問(wèn)幾P幾M及光罩層數(shù)(mask layer)代表什幺意義? 答:幾P幾M代表硅片的
5、制造有幾層的 Poly(多晶硅)和幾層的metal(金屬 導(dǎo)線(xiàn)).一般0.15um的邏輯產(chǎn)品為1P6M(1層的Poly和6層的metal)。而 光罩層數(shù)(masklayer )代表硅片的制造必需經(jīng)過(guò)幾次的 PHOTO光刻).Wafer下線(xiàn)的第一道步驟是形成 start oxide 和zero layer? 其中start oxide 的目的是為何?答:不希望有機(jī)成分的光刻膠直接碰觸Si表面。 在 laser 刻號(hào)過(guò)程中 , 亦可避免被產(chǎn)生的粉塵污染。11. 為何需要 zero layer?答:芯片的工藝由許多不同層次堆棧而成的 , 各層次之間以 zero layer 當(dāng)做對(duì)準(zhǔn)的基準(zhǔn)。12. L
6、aser mark 是什幺用途 ? Wafer ID 又代表什幺意義 ?答: Laser mark 是用來(lái)刻 wafer ID, Wafer ID 就如同硅片的一樣 ,一個(gè) ID 代表一片硅片的身份。13. 一般硅片的制造 (wafer process) 過(guò)程包含哪些主要部分?答:前段(frontend )-元器件(device)的制造過(guò)程。 后段(backend)-金屬導(dǎo)線(xiàn)的連接及護(hù)層(passivation )14. 前段( frontend )的工藝大致可區(qū)分為那些部份 ?答:STI的形成(定義AA區(qū)域及器件間的隔離) 阱區(qū)離子注入(well implant)用以調(diào)整電性 柵極 (pol
7、y gate) 的形成 源 / 漏極( source/drain )的形成 硅化物 (salicide)的形成15. STI 是什幺的縮寫(xiě) ? 為何需要 STI?答:STI: Shallow Trench Isolation(淺溝道隔離),STI可以當(dāng)做兩個(gè)組件( device )間的阻隔 , 避免兩個(gè)組件間的短路 .16. AA是哪兩個(gè)字的縮寫(xiě)?簡(jiǎn)單說(shuō)明AA的用途?答:Active Area,即有源區(qū),是用來(lái)建立晶體管主體的位置所在,在其上 形成源、漏和柵極。兩個(gè) AA區(qū)之間便是以STI來(lái)做隔離的。17. 在STI的刻蝕工藝過(guò)程中,要注意哪些工藝參數(shù)?答:STI etch (刻蝕)的角度;
8、STI etch 的深度; STI etch后的CD尺寸大小控制。(CD con trol, CD=critical dime nsion)在STI的形成步驟中有一道liner oxide (線(xiàn)形氧化層),liner oxide的 特性功能為何?答:Lin er oxide為1100C, 120 min高溫爐管形成的氧化層,其功能為: 修補(bǔ)進(jìn)STI etch造成的基材損傷; 將STI etch 造成的etch 尖角給于圓化(corner rounding)。定義光阻1625? Nitride110? PAD Oxide填入氧化層HDP OxideSubstrate要注意SiN的rema in及
9、HDP oxide 的 loss這里的SAC oxide是在SiN remove及 pad oxide remove 后, 再重新長(zhǎng)過(guò)的 oxide19. 一般的阱區(qū)離子注入調(diào)整電性可分為那三道步驟 ? 功能為何?答:阱區(qū)離子注入調(diào)整是利用離子注入的方法在硅片上形成所需要的組件 電子特性,一般包含下面幾道步驟: Well Implant :形成 N,P 阱區(qū); Channel Implant :防止源/漏極間的漏電; Vt Implant :調(diào)整Vt (閾值電壓)。20. 一般的離子注入層次( Implant layer )工藝制造可分為那幾道步驟 ? 答:一般包含下面幾道步驟: 光刻 (Ph
10、oto) 及圖形的形成; 離子注入調(diào)整; 離子注入完后的 ash (plasma( 等離子體 ) 清洗) 光刻膠去除(PR strip )21. Poly (多晶硅)柵極形成的步驟大致可分為那些 ?答: Gate oxide( 柵極氧化層 ) 的沉積; Poly film 的沉積及SiON(在光刻中作為抗反射層的物質(zhì))的沉積); Poly圖形的形成(Photo); Poly 及 SiON 的 Etch ; Etch 完后的 ash( plasma( 等離子體 ) 清洗 ) 及光刻膠去除( PR strip ); Poly 的 Re-oxidation (二次氧化)。22. Poly (多晶硅)
11、柵極的刻蝕 (etch) 要注意哪些地方?答:Poly的CD(尺寸大小控制; 避免 Gate oxie 被蝕刻掉,造成基材( substrate )受損 .23. 何謂 Gate oxide ( 柵極氧化層 )?答:用來(lái)當(dāng)器件的介電層,利用不同厚度的 gate oxide , 可調(diào)節(jié)柵極電壓 對(duì)不同器件進(jìn)行開(kāi)關(guān)(Device)基本器件示意圖Source源極P嚴(yán)Gate(柵極)漏極24. 源/漏極(source/drain) 的形成步驟可分為那些? 答:LDD的離子注入(Implant ); Spacer的形成; N+/P+IMP高濃度源/漏極(S/D)注入及快速熱處理 (RTA: Rapid
12、Thermal Ann eal)。25. LDD是什幺的縮寫(xiě)?用途為何?答:LDD: Lightly Doped Drain. LDD是使用較低濃度的源/漏極,以防止組件產(chǎn)生熱載子效應(yīng)的一項(xiàng)工藝N+/P+高濃度離子植入形成SpacerUl nnfclll26. 何謂Hot carrier effect (熱載流子效應(yīng))?答:在線(xiàn)寛小于0.5um以下時(shí),因?yàn)樵?漏極間的高濃度所產(chǎn)生的高電場(chǎng), 導(dǎo)致載流子在移動(dòng)時(shí)被加速產(chǎn)生熱載子效應(yīng),此熱載子效應(yīng)會(huì)對(duì)gate oxide造成破壞,造成組件損傷。27. 何謂Spacer? Spacer蝕刻時(shí)要注意哪些地方?答:在柵極(Poly)的兩旁用dielect
13、ric (介電質(zhì))形成的側(cè)壁,主要由Ox/SiN/Ox組成。蝕刻spacer時(shí)要注意其 CD大小,profile( 剖面輪 廓),及remain oxide(殘留氧化層的厚度)28. Spacer的主要功能?答:使高濃度的源/漏極與柵極間產(chǎn)生一段LDD區(qū)域; 作為Con tact Etch 時(shí)柵極的保護(hù)層。29. 為何在離子注入后,需要熱處理(Thermal Anneal)的工藝?答:為恢復(fù)經(jīng)離子注入后造成的芯片表面損傷; 使注入離子擴(kuò)散至適當(dāng)?shù)纳疃龋?使注入離子移動(dòng)到適當(dāng)?shù)木Ц裎恢谩?0. SAB是什幺的縮寫(xiě)?目的為何?答:SAB Salicide block, 用于保護(hù)硅片表面,在 RPO
14、 (Resist Protect Oxide)的保護(hù)下硅片不與其它Ti, Co形成硅化物(salicide)31. 簡(jiǎn)單說(shuō)明SAB工藝的流層中要注意哪些?答:SAB光刻后(photo),刻蝕后(etch)的圖案(特別是小塊區(qū)域)。要 確定有完整的包覆(block )住必需被包覆(block )的地方。 remain oxide (殘留氧化層的厚度)。有RPO保護(hù)的地方32. 何謂硅化物(salicide)?答:Si與Ti或Co形成TiSix 或CoSix, 一般來(lái)說(shuō)是用來(lái)降低接觸電 阻值(Rs, Rc)。33. 硅化物(salicide)的形成步驟主要可分為哪些?答:Co(或Ti)+TiN的沉
15、積; 第一次RTA(快速熱處理)來(lái)形成 Salicide。 將未反應(yīng)的Co(Ti)以化學(xué)酸去除。 第二次RTA (用來(lái)形成Ti的晶相轉(zhuǎn)化,降低其阻值)。34. MOS器件的主要特性是什幺?答:它主要是通過(guò)柵極電壓(Vg)來(lái)控制源,漏極(S/D)之間電流,實(shí)現(xiàn)其 開(kāi)關(guān)特性。35. 我們一般用哪些參數(shù)來(lái)評(píng)價(jià) device的特性?答:主要有 Idsat、loff、Vt、Vbk(breakdown)、Rs、Rc; 般要求 Idsat、 Vbk (breakdown)值盡量大,Ioff、Rc盡量小,Vt、Rs盡量接近設(shè)計(jì) 值.36. 什幺是Idsat?Idsat代表什幺意義?答:飽和電流。也就是在柵壓(
16、Vg) 定時(shí),源/漏(Source/Drain)之間流動(dòng) 的最大電流 .37. 在工藝制作過(guò)程中哪些工藝可以影響到 Idsat?答:Poly CD多晶硅尺寸)、Gate oxide Thk(柵氧化層厚度)、AA(有源區(qū)) 寬度、Vt imp.條件、LDD imp.條件、N+/P+ imp.條件。38. 什幺是 Vt? Vt 代表什幺意義?答:閾值電壓( Threshold Voltage ),就是產(chǎn)生強(qiáng)反轉(zhuǎn)所需的最小電壓。 當(dāng)柵極電壓VgvVt時(shí),MOSi于關(guān)的狀態(tài),而Vg=Vt時(shí),源/漏之間 便產(chǎn)生導(dǎo)電溝道,MOSi于開(kāi)的狀態(tài)。39. 在工藝制作過(guò)程中哪些工藝可以影響到Vt?答:Poly C
17、D Gate oxide Thk.(柵氧化層厚度)、AA(有源區(qū))寬度及Vt imp. 條件。40. 什幺是loff? Ioff小有什幺好處答:關(guān)態(tài)電流,Vg=0時(shí)的源、漏級(jí)之間的電流,一般要求此電流值越小越 好。Ioff越小,表示柵極的控制能力愈好,可以避免不必要的漏電流 (省電)041. 什幺是 device breakdow n voltage?答:指崩潰電壓(擊穿電壓),在Vg=Vs=0時(shí),Vd所能承受的最大電壓, 當(dāng)Vd大于此電壓時(shí),源、漏之間形成導(dǎo)電溝道而不受柵壓的影響。 在器件越做越小的情況下,這種情形會(huì)將會(huì)越來(lái)越嚴(yán)重。42. 何謂ILD? IMD?其目的為何?答:ILD : I
18、n ter Layer Dielectric,是用來(lái)做 device 與第一層 metal的隔離(isolation ),而 IMD: Inter Metal Dielectric,是用來(lái)做metal與metal的隔離(isolation ).要注意ILD及IMD在CMP后的 厚度控制。PASSIVATIONIMDMetal-11 VIASINTERCONNECTSDEVICES43. 一般介電層ILD的形成由那些層次組成?答:SiON層沉積(用來(lái)避免上層B,P滲入器件); BPSG(摻有硼、磷的硅玻璃)層沉積; PETEOS(等離子體增強(qiáng)正硅酸乙脂)層沉積;最后再經(jīng)ILD Oxide CMP
19、(SiO2的化學(xué)機(jī)械研磨)來(lái)做平坦化44. 一般介電層IMD的形成由那些層次組成? 答:SRO層沉積(用來(lái)避免上層的氟離子往下滲入器件); HDP-FSG(摻有氟離子的硅玻璃)層沉積; PE-FSG (等離子體增強(qiáng),摻有氟離子的硅玻璃)層沉積;使用FSG的目的是用來(lái)降低dielectric k值,減低金屬層間的寄生電容最后再經(jīng)IMD Oxide CMP(SiO2的化學(xué)機(jī)械研磨)來(lái)做平坦化45. 簡(jiǎn)單說(shuō)明 Contact(CT) 的形成步驟有那些 ?答:Con tact是指器件與金屬線(xiàn)連接部分,分布在poly、AA上。 Contact 的 Photo (光刻); Contact 的 Etch 及
20、光刻膠去除 (ash & PR strip) ; Glue layer (粘合層)的沉積; CVD W (鎢)的沉積 W-CMP。46. Glue layer (粘合層)的沉積所處的位置、成分、薄膜沉積方法是什幺?答:因?yàn)閃較難附著在Salicide 上,所以必須先沉積只 Glue layer再沉積 W Glue layer是為了增強(qiáng)粘合性而加入的一層。 主要在salicide 與W(CT)、 W(VIA)與metal之間,其成分為T(mén)i和TiN,分別采用PVD和CVD方式制作。47. 為何各金屬層之間的連接大多都是采用CVD的W-plug(鎢插塞)?答:因?yàn)閃有較低的電阻; W有較佳的
21、step coverage(階梯覆蓋能力)。48. 一般金屬層 (metal layer) 的形成工藝是采用哪種方式 ?大致可分為那些步驟 ? 答:PVD (物理氣相淀積)Metal film 沉積 光刻 (Photo) 及圖形的形成; Metal film etch 及plasma(等離子體)清洗(此步騶為連序工藝,在同一個(gè)機(jī)臺(tái)完成,其目的在避免金屬腐蝕) Solvent 光刻膠去除。49. Top metal 和 inter metal 的厚度,線(xiàn)寬有何不同 ?答: Top metal 通常要比 inter metal 厚得多, 0.18um 工藝中 inter metal 為4KA,而t
22、op metal要8KA.主要是因?yàn)閠op metal直接與外部電路相接, 所承受負(fù)載較大。一般 top metal 的線(xiàn)寬也比 inter metal 寬些。在量測(cè) Contact /Via (是指 metal 與 metal 之間的連接)的接觸窗開(kāi)的好不50.好時(shí), 我們是利用什幺電性參數(shù)來(lái)得知的 ?答:通過(guò)Con tact或Via的Rc值,Rc值越高,代表接觸窗的電阻越大,一 般來(lái)說(shuō)我們希望 Rc 是越小越好的。50. 什幺是Rc? Rc代表什幺意義? 答:接觸窗電阻,具體指金屬和半導(dǎo)體( contact )或金屬和金屬 (via) ,在 相接觸時(shí)在節(jié)處所形成的電阻,一般要求此電阻越小越
23、好。51. 影響 Contact (CT) Rc 的主要原因可能有哪些 ?答:ILD CMP的厚度是否異常; CT的CD大??; CT的刻蝕過(guò)程是否正常; 接觸底材的質(zhì)量或濃度(Salicide , non-salicide); CT的glue layer(粘合層)形成; CT的 W-plug。52. 在量測(cè) Poly/metal 導(dǎo)線(xiàn)的特性時(shí) , 是利用什幺電性參數(shù)得知 ? 答:可由電性量測(cè)所得的 spacing & Rs 值來(lái)表現(xiàn)導(dǎo)線(xiàn)是否異常 。53. 什幺是 spacing? 如何量測(cè) ?答:在電性測(cè)量中,給一條線(xiàn) (poly or metal) 加一定電壓,測(cè)量與此線(xiàn)相鄰 但不相
24、交的另外一線(xiàn)的電流,此電流越小越好。當(dāng)電流偏大時(shí)代表導(dǎo)線(xiàn) 間可能發(fā)生短路的現(xiàn)象。54. 什幺是 Rs?答:片電阻(單位面積、單位長(zhǎng)度的電阻) ,用來(lái)量測(cè)導(dǎo)線(xiàn)的導(dǎo)電情況如何。 一般可以量測(cè)的為 AA(N+,P+), poly & metal.55. 影響Rs有那些工藝?答:導(dǎo)線(xiàn) line (AA, poly & metal)的尺寸大小。(CD=criticaldimension) 導(dǎo)線(xiàn) line ( poly & metal )的厚度。 導(dǎo)線(xiàn) line (AA, poly & metal) 的本身電導(dǎo)性。(在 AA, poly line時(shí)可能為注入離子的劑量有關(guān))
25、56. 一般護(hù)層的結(jié)構(gòu)是由哪三層組成 ?答:HDP Oxide(高濃度等離子體二氧化硅) SRO Oxide( Silicon rich oxygen 富氧二氧化硅) SiN Oxide57. 護(hù)層的功能是什幺 ?答:使用 oxide 或 SiN 層, 用來(lái)保護(hù)下層的線(xiàn)路,以避免與外界的水汽、空 氣相接觸而造成電路損害。58. Alloy 的目的為何 ?答:Release各層間的stress (應(yīng)力),形成良好的層與層之間的接觸面 降低層與層接觸面之間的電阻。59. 工藝流程結(jié)束后有一步驟為 WAT其目的為何?答: WAT(wafer acceptance test), 是在工藝流程結(jié)束后對(duì)芯
26、片做的電性測(cè) 量,用來(lái)檢驗(yàn)各段工藝流程是否符合標(biāo)準(zhǔn)。 (前段所講電學(xué)參數(shù) Idsat, Ioff, Vt, Vbk(breakdown), Rs, Rc 就是在此步驟完成)60. WAT電性測(cè)試的主要項(xiàng)目有那些?答: 器件特性測(cè)試; Contact resistant (Rc) ; Sheet resistant (Rs) ; Break down test ; 電容測(cè)試; Isolation (spacing test) 。61. 什么是 WAT Watch系統(tǒng)?它有什么功能?答:Watch系統(tǒng)提供PIE工程師一個(gè)工具,來(lái)針對(duì)不同WATM試項(xiàng)目,設(shè)置不同的 欄住產(chǎn)品及發(fā)出 Warning 警
27、告標(biāo)準(zhǔn) , 能使 PIE 工程師早期發(fā)現(xiàn)工藝上的問(wèn) 題。62. 什么是 PCM SPEC?答: PCM (Process control monitor) SPEC 廣義而言是指芯片制造過(guò)程中所有工 藝量測(cè)項(xiàng)目的規(guī)格,狹義而言則是指 WATM試參數(shù)的規(guī)格。63. 當(dāng)WA量測(cè)到異常是要如何處理?答:查看WAT機(jī)臺(tái)是否異常,若有則重測(cè)之 利用手動(dòng)機(jī)臺(tái) Double confirm 檢查產(chǎn)品是在工藝流程制作上是否有異常記錄 切片檢查64. 什么是EN? EN有何功能或用途?答:由CE發(fā)出,詳記關(guān)于某一產(chǎn)品的相關(guān)信息(包括Tech no logy ID, Reticle and some split
28、condition ETC .)或是客戶(hù)要求的事項(xiàng)(包括HOLD, Split, Bank, Run to complete, Package .), 根據(jù)EN提供信息我們才可以建立 Process flow 及處理此產(chǎn)品的相關(guān)動(dòng)作。65. PIE工程師每天來(lái)公司需要 Check哪些項(xiàng)目(開(kāi)門(mén)五件事)?答:Check MES系統(tǒng),察看自己Lot情況 處理 in line hold lot.(defect, process, WAT) 分析匯總相關(guān)產(chǎn)品in line 數(shù)據(jù).(raw data & SPC) 分析匯總相關(guān)產(chǎn)品 CP test 結(jié)果 參加晨會(huì) , 匯報(bào)相關(guān)產(chǎn)品信息66. WA
29、TT程師每天來(lái)公司需要 Check哪些項(xiàng)目(開(kāi)門(mén)五件事)?答: 檢查 WAT機(jī)臺(tái)Status 檢查及處理 WAT hold lot 檢查前一天的 retest wafer 及量測(cè)是否有異常 是否有新產(chǎn)品要到 WAT 交接事項(xiàng)67. BR工程師每天來(lái)公司需要 Check哪些項(xiàng)目(開(kāi)門(mén)五件事)? 答: Pass dow n Review urge nt case status Check MES issues which reported by module and line Review docume ntati on Review task status68. 只0辰什幺的縮寫(xiě)?答:ROM:
30、Read only memory 唯讀存儲(chǔ)器讀寫(xiě)功能特性耗電速度組成DRAM具有讀寫(xiě)功用隨機(jī)存取記憶體(Ra ndom access memory)電力消失后更不存在 已記憶的資料處理速度較SRAM慢一個(gè)電晶體 一個(gè)電容SRAM具有讀寫(xiě)功用隨機(jī)存取記憶體(Ra ndom access memory)電力消失后更不存在 已記憶的資料處理速度最快一般是6個(gè)電晶體EPROM具有讀寫(xiě)功用只讀記憶體(Read only memory)電力消失后仍然存在 已記憶的資料ROM只能讀不能寫(xiě)只讀記憶體(Read only memory)電力消失后仍然存在 已記憶的資料69. 何謂 YE?答: Yield Enh
31、ancement 良率改善70. YE在FAB中所扮演的角色?答:針對(duì)工藝中產(chǎn)生缺陷的成因進(jìn)行追蹤,數(shù)據(jù)收集與分析,改善評(píng)估等工作。 進(jìn)而與相關(guān)工程部門(mén)工程師合作提出改善方案并作效果評(píng)估。71. YE工程師的主要任務(wù)?答:降低突發(fā)性異常狀況。(Excursion reduction) 改善常態(tài)性缺陷狀況。 (Base line defect improvement)72. 如何 reduce excursion?答:有效監(jiān)控各生產(chǎn)機(jī)臺(tái)及工藝上的缺陷現(xiàn)況 , defect level 異常升高時(shí)迅速予 以查明,并協(xié)助異常排除與防止再發(fā)。73. 如何 improve base line defec
32、t?答:藉由分析產(chǎn)品失效或線(xiàn)上缺陷監(jiān)控等資料,而發(fā)掘重點(diǎn)改善目標(biāo)。持續(xù)不斷 推動(dòng)機(jī)臺(tái)與工藝缺陷改善活動(dòng),降低 defect level 使產(chǎn)品良率于穩(wěn)定中不 斷提升74. YE 工程師的主要工作容?答:負(fù)責(zé)生產(chǎn)過(guò)程中異常缺陷事故的追查分析及改善工作的調(diào)查與推動(dòng)。 評(píng)估并建立各項(xiàng)缺陷監(jiān)控 (monitor) 與分析系統(tǒng)。 開(kāi)發(fā)并建立有效率的缺陷工程系統(tǒng),提升缺陷分析與改善的能力。 協(xié)助 module 建立 off-line defect monitor system, 以有效反應(yīng)生產(chǎn)機(jī)臺(tái)狀況。75. 何謂 Defect?答: Wafer 上存在的有形污染與不完美,包括 Wafer 上的物理性異物
33、(如:微塵,工藝殘留物,不正常反應(yīng)生成物) 。 化學(xué)性污染(如:殘留化學(xué)藥品,有機(jī)溶劑) 。 圖案缺陷(如: Photo 或 etch 造成的異常成象,機(jī)械性刮傷變形,厚度不均勻造成的顏色異常) 。 Wafer 本身或制造過(guò)程中引起的晶格缺陷。76. Defect 的來(lái)源?答: 素材本身:包括wafer,氣體,純水,化學(xué)藥品。 外在環(huán)境:包含潔凈室,傳送系統(tǒng)與程序。 操作人員:包含無(wú)塵衣,手套。 設(shè)備零件老化與制程反應(yīng)中所產(chǎn)生的副生成物。77. Defect 的種類(lèi)依掉落位置區(qū)分可分為 ?答:Ran dom defect : defect分布很散亂 cluster defect : defec
34、t集中在某一區(qū)域 Repeating defect : defect 重復(fù)出現(xiàn)在同一區(qū)域78. 依對(duì)良率的影響 Defect 可分為 ?答:Killer defect =>對(duì)良率有影響 Non-Killer defect => 不會(huì)對(duì)良率造成影響 Nuisance defect => 因顏色異?;?film grain 造成的 defect, 對(duì)良率亦 無(wú)影響79. YE一般的工作流程?答: Inspection tool 掃描 wafer 將 defect data 傳至 YMS 檢查 defect 增加數(shù)是否超出規(guī)格 若超出規(guī)格則將 wafer 送到 review sta
35、tion review 確認(rèn) defect 來(lái)源并通知相關(guān)單位一同解決80. YE是利用何種方法找出缺陷(defect)?答:缺陷掃描機(jī) (defect inspection tool) 以圖像比對(duì)的方式來(lái)找出 defect. 并 產(chǎn)出 defect result file.81. Defect result file 包含那些信息 ?答:Defect大小 位置 , 坐標(biāo) Defect map82. Defect Inspection tool 有哪些型式? 答: Bright field & Dark Field83. 何謂 Bright field?答:接收反射光訊號(hào)的缺陷掃描機(jī)8
36、4. 何謂 Dark field?答:接收散射光訊號(hào)的缺陷掃描機(jī)85. Bright field與 Dark field何者掃描速度較快 ?答: Dark field86. Bright field與 Dark field何者靈敏度較好 ?答: Bright fieldBright fieldDark fieldLight sourcevisibleUV and visibleLaser (532nm,2W)Laser(488nm,75mW)光源入射角度normal(直射)no rmalno rmaloblique(斜射)WPH(每小時(shí)產(chǎn)出數(shù)量)23pcs23pcs17pcs(5X)14pcs(5um)sca n layerL/S layer,CMPfilm depositio n, CMP優(yōu)缺點(diǎn)Throughput 慢Sensitivity 好價(jià)
溫馨提示
- 1. 本站所有資源如無(wú)特殊說(shuō)明,都需要本地電腦安裝OFFICE2007和PDF閱讀器。圖紙軟件為CAD,CAXA,PROE,UG,SolidWorks等.壓縮文件請(qǐng)下載最新的WinRAR軟件解壓。
- 2. 本站的文檔不包含任何第三方提供的附件圖紙等,如果需要附件,請(qǐng)聯(lián)系上傳者。文件的所有權(quán)益歸上傳用戶(hù)所有。
- 3. 本站RAR壓縮包中若帶圖紙,網(wǎng)頁(yè)內(nèi)容里面會(huì)有圖紙預(yù)覽,若沒(méi)有圖紙預(yù)覽就沒(méi)有圖紙。
- 4. 未經(jīng)權(quán)益所有人同意不得將文件中的內(nèi)容挪作商業(yè)或盈利用途。
- 5. 人人文庫(kù)網(wǎng)僅提供信息存儲(chǔ)空間,僅對(duì)用戶(hù)上傳內(nèi)容的表現(xiàn)方式做保護(hù)處理,對(duì)用戶(hù)上傳分享的文檔內(nèi)容本身不做任何修改或編輯,并不能對(duì)任何下載內(nèi)容負(fù)責(zé)。
- 6. 下載文件中如有侵權(quán)或不適當(dāng)內(nèi)容,請(qǐng)與我們聯(lián)系,我們立即糾正。
- 7. 本站不保證下載資源的準(zhǔn)確性、安全性和完整性, 同時(shí)也不承擔(dān)用戶(hù)因使用這些下載資源對(duì)自己和他人造成任何形式的傷害或損失。
最新文檔
- 二零二五年度出租車(chē)企業(yè)駕駛員勞動(dòng)合同范本2篇
- 2024試驗(yàn)檢測(cè)技術(shù)服務(wù)委托合同
- 基于2025年度需求的租賃合同2篇
- 二零二五年度出差意外傷害免責(zé)與責(zé)任追溯合同范本4篇
- 2025版塔吊租賃與安裝一體化勞務(wù)分包合同協(xié)議書(shū)3篇
- 2025年度個(gè)人收入證明模板定制與備案合同3篇
- 二零二五年度健康養(yǎng)生品牌加盟推廣合同
- 2025年度個(gè)人房屋抵押民間借貸借款協(xié)議文本3篇
- 2025年度平板車(chē)租賃運(yùn)輸合同風(fēng)險(xiǎn)評(píng)估與控制
- 個(gè)人租房合同標(biāo)準(zhǔn)版可打印
- 《大學(xué)生職業(yè)發(fā)展與就業(yè)指導(dǎo)》課程標(biāo)準(zhǔn)
- 第23課《出師表》課件(共56張)
- GB/T 3953-2024電工圓銅線(xiàn)
- 發(fā)電機(jī)停電故障應(yīng)急預(yù)案
- 接電的施工方案
- 常用藥物作用及副作用課件
- 幼兒阿拉伯?dāng)?shù)字描紅(0-100)打印版
- 社會(huì)組織等級(jí)評(píng)估報(bào)告模板
- GB/T 12173-2008礦用一般型電氣設(shè)備
- 新媒體研究方法教學(xué)ppt課件(完整版)
- 2020新版?zhèn)€人征信報(bào)告模板
評(píng)論
0/150
提交評(píng)論