計(jì)算機(jī)組成原理試題_第1頁
計(jì)算機(jī)組成原理試題_第2頁
計(jì)算機(jī)組成原理試題_第3頁
計(jì)算機(jī)組成原理試題_第4頁
計(jì)算機(jī)組成原理試題_第5頁
已閱讀5頁,還剩14頁未讀, 繼續(xù)免費(fèi)閱讀

下載本文檔

版權(quán)說明:本文檔由用戶提供并上傳,收益歸屬內(nèi)容提供方,若內(nèi)容存在侵權(quán),請(qǐng)進(jìn)行舉報(bào)或認(rèn)領(lǐng)

文檔簡(jiǎn)介

1、精品文檔1.字長為4,采用補(bǔ)碼表示,則表示范圍為()A.-8 至 8 B.-7 至 8 C.-8 至 7 D.0 至 15B2.計(jì)算機(jī)中進(jìn)行定點(diǎn)加減運(yùn)算基本上都是采用()。A.補(bǔ)碼B.原碼C.反碼D.以上都是A3.通過選擇組合邏輯網(wǎng)絡(luò)可以實(shí)現(xiàn)多鐘功能的算數(shù)邏輯運(yùn)算。A.正確B.錯(cuò)誤A4.數(shù)值數(shù)據(jù)和邏輯數(shù)據(jù)機(jī)器內(nèi)部都表示成為二進(jìn)制數(shù)串。A.正確B.錯(cuò)誤A5.下面哪一個(gè)不屬于第一臺(tái)通用計(jì)算機(jī)的特征()A.用離散符號(hào)表示數(shù)據(jù)B.使用電子運(yùn)算裝置C.不可編寫程序 D.圖靈完備C6.在位片式運(yùn)算器 AM2901中,通用寄存器含有()個(gè)4位字長的寄存器,用雙口 RAM實(shí)現(xiàn), 具有雙端口輸出功能。A.4 B

2、.8 C.16 D.32C7.CPI是處理器每秒處理指令條數(shù)的指標(biāo)。A.正確B.錯(cuò)誤B8.處于計(jì)算機(jī)系統(tǒng)的層次結(jié)構(gòu)中最低層的是()A.匯編語言層 B機(jī)器語言層 C.微程序設(shè)計(jì)層 D.操作系統(tǒng)層C9.第四代電子數(shù)字計(jì)算機(jī)的典型特征是使用(),所以也被成為集成電路計(jì)算機(jī)時(shí)代。A.電子管B.晶體管C.集成電路 D.大規(guī)模電路10.()是計(jì)算器實(shí)際完成數(shù)據(jù)算術(shù)運(yùn)算和邏輯運(yùn)算的部件。A.計(jì)算單元B.運(yùn)算器C.加法器D.算術(shù)邏輯單元D1.兩數(shù)補(bǔ)碼的和等于兩數(shù)和的補(bǔ)碼。A.正確B.錯(cuò)誤A2.()組成了計(jì)算機(jī)的“大腦”。A.運(yùn)算器和控制器B.運(yùn)算器和存儲(chǔ)器 C.控制器和I/O D.存儲(chǔ)器和控制器A3.在位片式

3、運(yùn)算器 AM2901中,通用寄存器含有()個(gè)4位字長的寄存器,用雙口 RAM實(shí)現(xiàn), 具有雙端口輸出功能。A.4 B.8 C.16 D.32C4.計(jì)算機(jī)()第一次使用了 I/O中斷。A.UNIVAC I B.NBS DYSEAC C.UNIVAC 1103A D.IBM StretchB5.在位片式運(yùn)算器 AM2901中,算術(shù)邏輯單元(ALU)可以實(shí)現(xiàn)()種算術(shù)運(yùn)算和()種邏輯 運(yùn)算。A.2, 5 B.1, 3 C.4, 2 D.3 , 5D6.當(dāng)A和B地址不同時(shí),在輸出端口 A和B可以得到兩個(gè)相同寄存器的內(nèi)容。A.正確B.錯(cuò)誤B7.數(shù)值數(shù)據(jù)和邏輯數(shù)據(jù)機(jī)器內(nèi)部都表示成為二進(jìn)制數(shù)串。A.正確B.錯(cuò)

4、誤A8.正數(shù)-1的補(bǔ)碼用八位二進(jìn)制表示為()A.10000001 B.11111111 C.01111110 D.00001001B 9.在計(jì)算機(jī)中常用的舍入方法有()a.四舍五入和恒置0法b.四舍五入和恒置i法C.0舍i入和,r1置i法D.0舍i入和,r1置0C 10.機(jī)器本身可以不依賴指令識(shí)別出數(shù)值數(shù)據(jù)和邏輯數(shù)據(jù)。A.正確B.錯(cuò)誤B1.CPI是處理器每秒處理指令條數(shù)的指標(biāo)。A.正確B.錯(cuò)誤B 2.ALU的輸出F送到移位器,左移一位得到的結(jié)果是A.F/2 B.F*F C.F-128 D.2FD 3.系統(tǒng)總線可以分為()A.數(shù)據(jù)總線B.地址總線C.控制總線D.以上所有D 4.傳統(tǒng)的馮-諾依曼計(jì)

5、算機(jī)采用串行順序處理的工作機(jī)制,是()A.單處理結(jié)構(gòu),單控制B.集中處理結(jié)構(gòu),集中控制 C.集中處理結(jié)構(gòu),單控制D.單處理結(jié)構(gòu), 集中控制D 5.下面哪一個(gè)不屬于第一臺(tái)通用計(jì)算機(jī)的特征()A.用離散符號(hào)表示數(shù)據(jù)B.使用電子運(yùn)算裝置C.不可編寫程序 D.圖靈完備C 6.第二代電子數(shù)字計(jì)算機(jī)的典型特征是使用(),所以也被成為晶體管計(jì)算機(jī)時(shí)代。A.電子管B.晶體管C.集成電路 D.大規(guī)模電路7.()是計(jì)算機(jī)與外界聯(lián)系的橋梁。A.控制器B.I/O C.運(yùn)算器D.輸出設(shè)備B8.()組成了計(jì)算機(jī)的“大腦”。A.運(yùn)算器和控制器B.運(yùn)算器和存儲(chǔ)器C.控制器和I/O D.存儲(chǔ)器和控制器A9.八進(jìn)制的15.4轉(zhuǎn)化

6、為十進(jìn)制為()A.9.5 B.11.25 C.11.5 D.13.5D10.機(jī)器本身可以不依賴指令識(shí)別出數(shù)值數(shù)據(jù)和邏輯數(shù)據(jù)。A.正確B.錯(cuò)誤B1.數(shù)據(jù)傳送指令不會(huì)發(fā)生在哪種傳送數(shù)據(jù)的情況()A.寄存器之間傳送數(shù)據(jù)B.寄存器到存儲(chǔ)器C.存儲(chǔ)器到寄存器 D.存儲(chǔ)器到外設(shè)D2.正負(fù)浮點(diǎn)數(shù)的絕對(duì)值超出表示范圍,被稱為階碼上溢。A.正確B.錯(cuò)誤A3.零地址指令只有操作碼,沒有操作數(shù)地址。A.正確B.錯(cuò)誤A4.哪個(gè)不是Cache技術(shù)中常用的替換算法()A.FIFO B.隨機(jī)選擇 C.最近地址法 D.最近最少使用C5.下面哪種方式不可以減小CPI ()D.采用A.采用硬布線控制邏輯B.減少指令和尋址方式的種

7、類C.盡量使用變長的指令格式LOAD/STORE 結(jié)構(gòu)C6.寄存器尋址和直接尋址相比往往后者速度更快。A.正確B.錯(cuò)誤A7.在計(jì)算機(jī)系統(tǒng)中,具有“記憶”功能的部件是()A.存儲(chǔ)器B.寄存器C.緩存D.控制器A8.浮點(diǎn)數(shù)的絕對(duì)值已在規(guī)格化浮點(diǎn)數(shù)分辨率之下,被稱為階碼下溢。A.正確B.錯(cuò)誤A9.()是規(guī)定計(jì)算機(jī)執(zhí)行某種操作的指示和命令。A.機(jī)器指令B.中斷C.程序接口 D.微程序A10.最簡(jiǎn)單的存儲(chǔ)陣列結(jié)構(gòu)是()A.一維編址B.二維編址C.隨機(jī)編址D.混合編址A1.一條指令一般提供哪兩方面的信息()A.指令碼和操作碼B.操作碼和地址碼 C.指令碼和地址碼D.操作碼和操作數(shù)B2.浮點(diǎn)乘除運(yùn)算比浮點(diǎn)加

8、減運(yùn)算復(fù)雜。A.正確B.錯(cuò)誤B3.恒置1法相比較于0舍1法,舍入誤差大,不會(huì)造成積累誤差A(yù).正確B.錯(cuò)誤A4.頁表可以用一組寄存器組成,也可以用存儲(chǔ)器的一部分組成。A.正確B.錯(cuò)誤A 5.機(jī)器指令的長度跟機(jī)器的位數(shù)有關(guān),特定機(jī)器上的指令長度是固定的。A.正確B.錯(cuò)誤B 6.動(dòng)態(tài)RAM的刷新時(shí)間取決于存儲(chǔ)電容上的電荷()A.充電速度B.釋放速度 C.充放電速度 D.擊穿閾值B 7.存儲(chǔ)器按存取方式分為()A.RAM、ROM和SAM B.寄存器、Cache、主存和輔存 C.半導(dǎo)體、磁盤和光盤D.易失性存儲(chǔ)器和永久性存儲(chǔ)器A 8.恒置1法相比較于0舍1法,舍入誤差小,不會(huì)造成積累誤差A(yù).正確B.錯(cuò)誤

9、B 9.對(duì)于Pentium立即尋址方式,操作數(shù)包含在指令中,操作數(shù)可以是字節(jié)、字或者雙字。A.正確B.錯(cuò)誤 A 10.影響Cache效率的重要因素是()A.容量和塊大小 B.主存容量 C.MAR的大小 D.Cache替換策略A1 . ROM以非破壞式讀出方式工作。A2 .浮點(diǎn)數(shù)的絕對(duì)值已在規(guī)格化浮點(diǎn)數(shù)分辨率之下,被稱為階碼上溢。B3 .浮點(diǎn)數(shù)的絕對(duì)值已在規(guī)格化浮點(diǎn)數(shù)分辨率之下,被稱為階碼下溢。A4 .低位交叉存儲(chǔ)器使得高位地址經(jīng)過破譯后選擇不同的存儲(chǔ)單體,這樣 .B5 .零地址指令只有操作碼,沒有操作數(shù)地址。A6 .根據(jù)直接尋址指令的地址字段,可以直接讀取操作數(shù)。A7 . 在控制方式上,CIS

10、C和RISC分別以()為主。 B8 .存儲(chǔ)器按功能分為() B9 .存儲(chǔ)器按存取方式分為()A10 .數(shù)據(jù)傳送指令不會(huì)發(fā)生在哪種彳送數(shù)據(jù)的情況()D1.當(dāng)CPU要訪問Cache時(shí),CPU通過總線送來的主存地址存于主存地址寄存器MAR中。A.正確B.錯(cuò)誤A 2.最簡(jiǎn)單的存儲(chǔ)陣列結(jié)構(gòu)是()A.一維編址B.二維編址C.隨機(jī)編址D.混合編址A 3. 三級(jí)存儲(chǔ)體系中包括高速緩沖區(qū)。A.正確B.錯(cuò)誤A 4.存儲(chǔ)器按功能分為()A.RAM、ROM和SAM B.寄存器、Cache、主存和輔存 C.半導(dǎo)體、磁盤和光盤D.易失性存儲(chǔ)器和永久性存儲(chǔ)器B 5. 浮點(diǎn)乘除運(yùn)算比浮點(diǎn)加減運(yùn)算復(fù)雜。A.正確B.錯(cuò)誤B6.低

11、位交叉存儲(chǔ)器使得高位地址經(jīng)過破譯后選擇不同的存儲(chǔ)單體,這樣連續(xù)的地址分布在相鄰的不同存儲(chǔ)體中,而同一存儲(chǔ)體單體中的地址是不連續(xù)的。A.正確B.錯(cuò)誤B 7. 相聯(lián)存儲(chǔ)器是()A.按地址訪問存儲(chǔ)器 B.按周期訪問存儲(chǔ)器 C.按內(nèi)容訪問存儲(chǔ)器 D.按請(qǐng)求訪問存儲(chǔ)器C 8. 常用的刷新方式不包括()A.集中式刷新 B.分散式刷新 C.同步刷新D.透明刷新 C 9.根據(jù)直接尋址指令的地址字段,可以直接讀取操作數(shù)。A.正確B.錯(cuò)誤10.二地址指令包含有一個(gè)操作碼,兩個(gè)操作數(shù)。A.正確B.錯(cuò)誤1 .機(jī)器指令的長度跟機(jī)器的位數(shù)有關(guān),特定機(jī)器上的指令長度是固定的 B2 .恒置1法相比較于0舍1法,舍入誤差小,不

12、會(huì)造成積累誤差B3 .存儲(chǔ)體通常是() C4 . 一條指令一般提供哪兩方面的信息() B5 .對(duì)于Pentium立即尋址方式,操作數(shù)包含在指令中,操作數(shù)可A6 .浮點(diǎn)乘除運(yùn)算不需要對(duì)階。A7 . RAM芯片的并聯(lián)和串聯(lián)又分別稱為() D8 .頁表可以用一組寄存器組成,也可以用存儲(chǔ)器的一部分組成。A9 . 對(duì)于Pentium偏移尋址方式,不可以用于訪問全局變量。 B10 .存儲(chǔ)器的主要技術(shù)指標(biāo)有() D 1.存儲(chǔ)器的主要技術(shù)指標(biāo)有()A.存儲(chǔ)容量B.存取周期C.平均無故障時(shí)間D.以上都是D2.浮點(diǎn)乘除運(yùn)算不需要對(duì)階。A.正確B.錯(cuò)誤A3.浮點(diǎn)數(shù)的絕對(duì)值已在規(guī)格化浮點(diǎn)數(shù)分辨率之下,被稱為階碼下溢。

13、A.正確B.錯(cuò)誤A4.根據(jù)直接尋址指令的地址字段,可以直接讀取操作數(shù)。A.正確B.錯(cuò)誤5.虛擬地址(邏輯地址)到主存實(shí)地址的變換是由()來實(shí)現(xiàn)的。A.頁表B.段表C.文件分配表 D.堆棧A 6.()是規(guī)定計(jì)算機(jī)執(zhí)行某種操作的指示和命令。A.機(jī)器指令B.中斷C.程序接口 D.微程序 A 7.存儲(chǔ)器按功能分為()D.易失性存A.RAM、ROM和SAM B.寄存器、Cache、主存和輔存 C.半導(dǎo)體、磁盤和光盤 儲(chǔ)器和永久性存儲(chǔ)器B 8. 邏輯空間和物理空間的頁面大小一致。A.正確B.錯(cuò)誤A 9.頁表可以用一組寄存器組成,也可以用存儲(chǔ)器的一部分組成。A.正確B.錯(cuò)誤A 10.Cache是用軟硬件結(jié)合

14、的方法進(jìn)行調(diào)度。A.正確B.錯(cuò)誤B11.存儲(chǔ)器存儲(chǔ)信息的最小單位是()A.bit B.byte C.word D.address A1.微程序是對(duì)微指令中的控制操作字段采用的表示方法。A.正確B.錯(cuò)誤B 2.CPU主要有運(yùn)算器、控制器和高速緩沖區(qū)組成。A.正確B.錯(cuò)誤A3.計(jì)算機(jī)執(zhí)行一條指令的過程是通過執(zhí)行一條確定的微操作指令來實(shí)現(xiàn)的。A.正確B.錯(cuò)誤4.流水線的特點(diǎn)是()A.控制簡(jiǎn)單、節(jié)省設(shè)備,有利于程序轉(zhuǎn)移B.前一條指令執(zhí)行完之前就開始取下一條指令C.多個(gè)子過程同時(shí)進(jìn)行,占用不同的資源D.縮短了單條指令的執(zhí)行時(shí)間C5.在現(xiàn)代計(jì)算機(jī)中,CPU不包括高速緩沖區(qū)。A.正確B.錯(cuò)誤B6.硬布線設(shè)計(jì)

15、方式的控制單元本質(zhì)上是一個(gè)組合邏輯電路,它將輸入的邏輯信號(hào)轉(zhuǎn)換為一組輸出控制信號(hào)。A.正確B.錯(cuò)誤A7.總線通信方式有()A.同步通信 B.異步通信 C.半同步通信 D.以上都是D8.每條指令對(duì)應(yīng)一個(gè)微操作序列。A.正確B.錯(cuò)誤A9.微操作是構(gòu)成控制信號(hào)序列的最小單位。A.正確B.錯(cuò)誤B 10.中央處理器的基本功能不包含()A.指令控制B.操作控制C.數(shù)據(jù)加工D.數(shù)據(jù)存儲(chǔ)D1.()能用來實(shí)現(xiàn)一些替代操作系統(tǒng)重要部分的原語。A.匯編語言B.微指令C.微操作D.微程序E.微指令C2.最早的單總線結(jié)構(gòu)形式,是將 CPU、主存以及I/O設(shè)備都掛在一組總線上,但不支持I/O與I/O之間直接進(jìn)行信息交互。

16、A.正確B.錯(cuò)誤B 3.在現(xiàn)代計(jì)算機(jī)中,CPU不包括高速緩沖區(qū)。A.正確B.錯(cuò)誤B4.流水線的特點(diǎn)是()C.A.控制簡(jiǎn)單、節(jié)省設(shè)備,有利于程序轉(zhuǎn)移B.前一條指令執(zhí)行完之前就開始取下一條指令多個(gè)子過程同時(shí)進(jìn)行,占用不同的資源D.縮短了單條指令的執(zhí)行時(shí)間C5.在狀態(tài)查詢方式仲裁過程中,總線控制器負(fù)責(zé)對(duì)各個(gè)發(fā)送方發(fā)送()控制信號(hào),以表明它已 經(jīng)允許使用共享的總線。A.BUS BUSY B.BUS REQUEST C.WAIT D.BUS GRANTD 6.組合邏輯控制器的輸入信號(hào)有()A.指令譯碼器的輸出B.時(shí)序信號(hào)C.標(biāo)志D.以上全部D 7.微命令是執(zhí)行部件接受微操作后所執(zhí)行的最基本的操作。A.正

17、確B.錯(cuò)誤B 8.CPU主要有運(yùn)算器、控制器和高速緩沖區(qū)組成。A.正確B.錯(cuò)誤A9.一個(gè)節(jié)拍包含若干個(gè)脈沖。A.正確B.錯(cuò)誤A 10.為提高總線的利用率,優(yōu)化設(shè)計(jì),地址和數(shù)據(jù)總線可以異步共用一組物理線路。A.正確B.錯(cuò)誤B1 . 一個(gè)節(jié)拍包含若干個(gè)機(jī)器周期。B2 .每條指令對(duì)應(yīng)一個(gè)微操作序列。A3 .仲裁方法可以分為() C4 .如果機(jī)器提供(),而允許用戶自己來編寫微程序,則這臺(tái)機(jī)器就具 A5 .連接計(jì)算機(jī)主要部件的總線成為()C6 .()能用來實(shí)現(xiàn)一些替代操作系統(tǒng)重要部分的原語。C7 .高速總線結(jié)構(gòu)的有點(diǎn)是高速總線使高速設(shè)備與CPU之間聯(lián)系更加緊.A8 . PCI使用集中式的同步仲裁方法。

18、A9 .微命令是執(zhí)行部件接受微操作后所執(zhí)行的最基本的操作。B10 .微操作是構(gòu)成控制信號(hào)序列的最小單位。B1.則這臺(tái)機(jī)器就具有動(dòng)態(tài)微程序設(shè)計(jì)功能。D.動(dòng)態(tài)分配塊如果機(jī)器提供 0,而允許用戶自己來編寫微程序,A.可寫式控制存儲(chǔ)器 B.快速存儲(chǔ)器C.固態(tài)存儲(chǔ)器A2.總線通信方式有()A.同步通信 B.異步通信 C.半同步通信 D.以上都是D3.硬布線設(shè)計(jì)方式的控制單元本質(zhì)上是一個(gè)組合邏輯電路,它將輸入的邏輯信號(hào)轉(zhuǎn)換為一組輸出控制信號(hào)。A.正確B.錯(cuò)誤A 4.下面哪個(gè)不是PCI命令()A.中斷響應(yīng)B.I/O讀寫C.配置讀寫D.異步等待E雙總線周期C 5. 總線完成一次傳輸周期,可以分為4個(gè)階段()A

19、.申請(qǐng)分配階段、等待允許信號(hào)、開始傳輸和結(jié)束傳輸B.申請(qǐng)分配階段、尋址階段、數(shù)據(jù)交換階段和結(jié)束階段C.申請(qǐng)分配階段、仲裁階段、任務(wù)階段和結(jié)束階段D.申請(qǐng)分配階段、啟動(dòng)設(shè)備、數(shù)據(jù)交換和結(jié)束階段。B 6.CPU主要有運(yùn)算器、控制器和高速緩沖區(qū)組成。A.正確B.錯(cuò)誤A 7. 仲裁方法可以分為()A.同步仲裁和異步仲裁B.調(diào)和仲裁和強(qiáng)勢(shì)仲裁C.集中式仲裁和分散式仲裁D.分時(shí)仲裁和分頻仲裁C 8.微命令是執(zhí)行部件接受微操作后所執(zhí)行的最基本的操作。A.正確B.錯(cuò)誤B9.一個(gè)節(jié)拍包含若干個(gè)脈沖。A.正確B.錯(cuò)誤A 10.在分時(shí)訪問方式仲裁過程中,總線控制器對(duì)各個(gè)發(fā)送方按照()時(shí)間間隔分配總線時(shí)間按, 而不考

20、慮發(fā)送方的狀態(tài)。A.固定的時(shí)間間隔B.可變的時(shí)間間隔 C.根據(jù)任務(wù)計(jì)算的時(shí)間間隔D.根據(jù)請(qǐng)求的時(shí)間間隔A 1.依據(jù)個(gè)條指令執(zhí)行時(shí)的鏈接關(guān)系,可將指令的執(zhí)行分為()A.順序和循環(huán)兩種方式B.順序、重疊和流水三種方式C.順序、循環(huán)和并行三種方式D.順序、重復(fù)和并行三種方式B 2.為提高總線的利用率,優(yōu)化設(shè)計(jì),地址和數(shù)據(jù)總線可以異步共用一組物理線路。A.正確B.錯(cuò)誤B3.在分時(shí)訪問方式仲裁過程中,總線控制器對(duì)各個(gè)發(fā)送方按照()時(shí)間間隔分配總線時(shí)間按, 而不考慮發(fā)送方的狀態(tài)。A.固定的時(shí)間間隔B.可變的時(shí)間間隔 C.根據(jù)任務(wù)計(jì)算的時(shí)間間隔D.根據(jù)請(qǐng)求的時(shí)間間隔A 4.Cache和CPU間可以存在局部總

21、線,同時(shí)又接入系統(tǒng)總線上。A.正確B.錯(cuò)誤A 5.PCI使用集中式的同步仲裁方法。A.正確B.錯(cuò)誤A 6. 總線完成一次傳輸周期,可以分為4個(gè)階段()A.申請(qǐng)分配階段、等待允許信號(hào)、開始傳輸和結(jié)束傳輸B.申請(qǐng)分配階段、尋址階段、數(shù)據(jù)交換階段和結(jié)束階段C.申請(qǐng)分配階段、仲裁階段、任務(wù)階段和結(jié)束階段D.申請(qǐng)分配階段、啟動(dòng)設(shè)備、數(shù)據(jù)交換和結(jié)束階段。B 7.CPU主要有運(yùn)算器、控制器和高速緩沖區(qū)組成。A.正確B.錯(cuò)誤A 8.線性流水線規(guī)定流水線的每個(gè)功能在處理流水線時(shí),最多只經(jīng)過一次,沒有反饋回路。A.正確B.錯(cuò)誤A 9.異步控制方式是指任何指令的執(zhí)行和指令中每個(gè)操作的執(zhí)行都受實(shí)現(xiàn)確定的時(shí)序信號(hào)控制,

22、 每個(gè)時(shí)序信號(hào)的結(jié)束意味著一個(gè)操作或指令已經(jīng)完成,隨即開始執(zhí)行后續(xù)的操作。A.正確B.錯(cuò)誤B 10.硬布線設(shè)計(jì)方式的控制單元本質(zhì)上是一個(gè)組合邏輯電路,它將輸入的邏輯信號(hào)轉(zhuǎn)換為一組輸出控制信號(hào)。A.正確B.錯(cuò)誤A1 . Power PC的大多數(shù)計(jì)算指令都包括一個(gè)用于指示運(yùn)算結(jié)果是A2 .在分時(shí)訪問方式仲裁過程中,總線控制器對(duì)各個(gè)發(fā)送方按照()時(shí)間 A3 . PCI使用集中式的同步仲裁方法。A4 .每條指令對(duì)應(yīng)一個(gè)微操作序列。A5 . 下面哪個(gè)不是PCI命令()C C 2.56 .硬布線設(shè)計(jì)方式的控制單元本質(zhì)上是一個(gè)組合邏輯電路,它將輸入的.A7 . 在PCI總線上不可以掛接的是() D8 .在現(xiàn)

23、代計(jì)算機(jī)中,CPU不包括高速緩沖區(qū)。B9 .()能用來實(shí)現(xiàn)一些替代操作系統(tǒng)重要部分的原語。C10 .信號(hào)總線是地址總線、數(shù)據(jù)總線和控制總線三種總線的綜合。A1.觸摸屏按照原理不同分為很多種,不存在下面哪種()A.電阻式B.雷射式C.掃描紅外線式 D.壓感式B2.PCI Express總線技術(shù)在每一個(gè)物理通道支持多點(diǎn)虛擬通道,每一個(gè)單物理通道允許有() 條虛擬通道進(jìn)行獨(dú)立通信控制。A.32 B.16 C.8 D.4C 3.目前應(yīng)用最普遍而重要的一種輸入設(shè)備是()A.鍵盤B.鼠標(biāo)C.手寫板D.掃描儀A4.I/O接口在他所連接的兩個(gè)部件之間騎著()所用。A.轉(zhuǎn)換器B.傳輸C.開關(guān)D.關(guān)卡A5.I/O

24、軟件的主要任務(wù)是:A.將用戶編制的程序或數(shù)據(jù)輸入主機(jī)B.將運(yùn)算結(jié)果輸送給用戶C.實(shí)現(xiàn)I/O系統(tǒng)與主機(jī)的協(xié)調(diào)工作D.以上都是D 6.哪個(gè)不是外部設(shè)備()A.打印機(jī)B.顯示器C.GPU D.繪圖機(jī)C 7.CRT內(nèi)部按照掃描方式的不同分為()A.低分辨率和高分辨率B.縱式掃描和橫式掃描C.逐行掃描和隔行掃描D.光柵掃描和隨機(jī)掃描D 8.液晶顯示器的原理是()A.將電子束有規(guī)律地打在帶有熒光粉的顯示屏上B.液晶分子受電場(chǎng)、磁場(chǎng)、溫度和應(yīng)力等外部條件作用時(shí)重新排列C用電磁鐵線圈中的電流驅(qū)動(dòng)鋼針運(yùn)動(dòng)來印刷字符D.將顏料噴射到顯示器上E利用激光調(diào)制技術(shù)和電子攝影技術(shù)制造靜電淺像B9.按照給主機(jī)的數(shù)據(jù)方式,可

25、以把鍵盤分為()A.硬鍵盤和軟鍵盤B.無編碼和有編碼鍵盤C.定制鍵盤和通用鍵盤D.沒有分類B 10.噴墨打印機(jī)的基本原理是()A.用電磁鐵線圈中的電流驅(qū)動(dòng)鋼針運(yùn)動(dòng)來印刷字符B.將墨水噴射到普通紙上實(shí)現(xiàn)印刷C.利用激光調(diào)制技術(shù)和電子攝影技術(shù)制造靜電淺像,在用墨粉顯影等技術(shù)在紙上印刷D.以上都不是1.在CRT玻璃屏的內(nèi)壁涂有(),它將電子束的動(dòng)能轉(zhuǎn)化成光能,從而顯示出光點(diǎn)。A.偏轉(zhuǎn)線圈B.聚焦極C.熒光粉D.熒光屏C2.觸摸屏按照原理不同分為很多種,不存在下面哪種()A.電阻式B.雷射式C.掃描紅外線式 D.壓感式B3.哪些信息可以轉(zhuǎn)換為計(jì)算機(jī)所能識(shí)別處理的信息0A.數(shù)字和字符 B文字和聲音 C.

26、圖像和視頻D.以上都是4.在外圍設(shè)備工作期間,CPU只執(zhí)行與I/O有關(guān)的操作。A.正確B.錯(cuò)誤5.I/O編址方式有A.獨(dú)立編址和混合編址B.統(tǒng)一編址和獨(dú)立編址C.統(tǒng)一編址和?!合編址D.只有統(tǒng)一編址B6.I/O通道是一種特殊的處理機(jī),有自己的指令和程序,通道程序通常是()A.由用戶編寫的B.由操作系統(tǒng)編制的C.用戶和操作系統(tǒng)都可以編寫D.不能編寫A 7.按照總線上數(shù)據(jù)傳送的通信方式,I/O接口分為()A.同步接口和異步接口B.中斷接口和DMA接口 C.串行接口和并行接口D.通用接口和專用接口A 8.液晶顯示器的原理是()A.將電子束有規(guī)律地打在帶有熒光粉的顯示屏上B.液晶分子受電場(chǎng)、磁場(chǎng)、溫度

27、和應(yīng)力等外部條件作用時(shí)重新排列C用電磁鐵線圈中的電流驅(qū)動(dòng)鋼針運(yùn)動(dòng)來印刷字符D.將顏料噴射到顯示器上 E利用激光調(diào)制技術(shù)和電子攝影技術(shù)制造靜電淺像B 9.中斷指CPU中指現(xiàn)行程序的執(zhí)行,轉(zhuǎn)而執(zhí)行另一個(gè)更緊迫事件的程序,一旦處理完成,自 動(dòng)返回原來被中斷的程序。A.正確B.錯(cuò)誤A 10.I/O設(shè)備與主機(jī)是通過一組總線與接口連接的。接口由標(biāo)準(zhǔn)邏輯接口與非標(biāo)準(zhǔn)邏輯接口兩部 分組成,以下正確的是()A.標(biāo)準(zhǔn)邏輯部分可以與各種不同設(shè)備連接B.非標(biāo)準(zhǔn)邏輯部分掛在總線上C.非標(biāo)準(zhǔn)邏輯部分與各種不同設(shè)備連接D.以上都對(duì)C 1.在外圍設(shè)備工作期間,CPU只執(zhí)行與I/O有關(guān)的操作。A.正確B.錯(cuò)誤A 2. 目前應(yīng)用

28、最普遍而重要的一種輸入設(shè)備是()A.鍵盤B.鼠標(biāo)C.手寫板D.掃描儀A 3.CRT圖像的顯示要求電子束不斷地重復(fù)掃描整個(gè)屏幕,這個(gè)過程叫刷新,結(jié)合人的視覺生理需求,刷新頻率應(yīng)大于()A.12次/秒B.24次/秒C.30次/秒D.越快越好C 4.輸入輸出系統(tǒng)的功能是為數(shù)據(jù)傳輸選擇I/O設(shè)備,以及在選定的I/O、CPU、內(nèi)存間數(shù)據(jù)交換。A.正確B.錯(cuò)誤A5.PCI Express總線采用點(diǎn)對(duì)點(diǎn)技術(shù),為每塊設(shè)備分配獨(dú)立的通道帶寬,同時(shí)在設(shè)備間共享資 源。A.正確B.錯(cuò)誤B6.I/O編址方式有A.獨(dú)立編址和混合編址B.統(tǒng)一編址和獨(dú)立編址C.統(tǒng)一編址和?!合編址D.只有統(tǒng)一編址B7.從設(shè)備的緩沖區(qū)中讀取

29、數(shù)據(jù)或著向緩沖區(qū)輸出數(shù)據(jù),其操作時(shí)間是未知的,因此往往此用查詢、等待、在傳送的方式。A.正確B.錯(cuò)誤B8.直接存取方式的磁盤存儲(chǔ)器的尋址時(shí)間和()有關(guān)A.尋道時(shí)間和磁頭在目標(biāo)道等待時(shí)間B.不必尋道,只考慮磁頭尋早記錄區(qū)的時(shí)間C.對(duì)地址寄存器的訪問時(shí)間和尋道時(shí)間D.尋道時(shí)間和數(shù)據(jù)記錄的大小A9.在CPU和DMA的并行性上,DMA方式和中斷方式作何比較()A.DMA方式比中斷方式高B.中斷方式比DMA方式高C.兩者一樣高 D.視具體任務(wù)而定A10.()數(shù)據(jù)傳輸方式是在I/O設(shè)備與存儲(chǔ)器之間由硬件組成直接數(shù)據(jù)通路,用于高速外設(shè)按照連接地址直接訪問存儲(chǔ)器的的成塊數(shù)據(jù)傳輸。A.程序中斷控制方式B.程序直接控制方式C.直接存儲(chǔ)器存取方式D.I/O通道控制方式C1.高速大容量存儲(chǔ)器和主存儲(chǔ)器之間交換信息時(shí),若采用程序直接控制傳送或程序中斷控制傳送方式,則會(huì)有

溫馨提示

  • 1. 本站所有資源如無特殊說明,都需要本地電腦安裝OFFICE2007和PDF閱讀器。圖紙軟件為CAD,CAXA,PROE,UG,SolidWorks等.壓縮文件請(qǐng)下載最新的WinRAR軟件解壓。
  • 2. 本站的文檔不包含任何第三方提供的附件圖紙等,如果需要附件,請(qǐng)聯(lián)系上傳者。文件的所有權(quán)益歸上傳用戶所有。
  • 3. 本站RAR壓縮包中若帶圖紙,網(wǎng)頁內(nèi)容里面會(huì)有圖紙預(yù)覽,若沒有圖紙預(yù)覽就沒有圖紙。
  • 4. 未經(jīng)權(quán)益所有人同意不得將文件中的內(nèi)容挪作商業(yè)或盈利用途。
  • 5. 人人文庫網(wǎng)僅提供信息存儲(chǔ)空間,僅對(duì)用戶上傳內(nèi)容的表現(xiàn)方式做保護(hù)處理,對(duì)用戶上傳分享的文檔內(nèi)容本身不做任何修改或編輯,并不能對(duì)任何下載內(nèi)容負(fù)責(zé)。
  • 6. 下載文件中如有侵權(quán)或不適當(dāng)內(nèi)容,請(qǐng)與我們聯(lián)系,我們立即糾正。
  • 7. 本站不保證下載資源的準(zhǔn)確性、安全性和完整性, 同時(shí)也不承擔(dān)用戶因使用這些下載資源對(duì)自己和他人造成任何形式的傷害或損失。

最新文檔

評(píng)論

0/150

提交評(píng)論