2009—第二學(xué)期數(shù)字電子技術(shù)基礎(chǔ)_第1頁
2009—第二學(xué)期數(shù)字電子技術(shù)基礎(chǔ)_第2頁
2009—第二學(xué)期數(shù)字電子技術(shù)基礎(chǔ)_第3頁
2009—第二學(xué)期數(shù)字電子技術(shù)基礎(chǔ)_第4頁
2009—第二學(xué)期數(shù)字電子技術(shù)基礎(chǔ)_第5頁
已閱讀5頁,還剩5頁未讀 繼續(xù)免費(fèi)閱讀

下載本文檔

版權(quán)說明:本文檔由用戶提供并上傳,收益歸屬內(nèi)容提供方,若內(nèi)容存在侵權(quán),請進(jìn)行舉報或認(rèn)領(lǐng)

文檔簡介

1、浙江理工大學(xué)20092010學(xué)年第 二 學(xué)期 數(shù)字電子技術(shù)A 期末試卷( A )卷班級: 學(xué)號: 姓名: 一、判斷題(每題2分,合計10分)1.數(shù)字電路中用“1”和“0”分別表示兩種狀態(tài),二者無大小之分。( )2.或門的多余輸入端應(yīng)當(dāng)接高電平。( )3. BCD 碼是一組4 位二進(jìn)制數(shù),能表示十六以內(nèi)的任何一個十進(jìn)制數(shù)( ) 4. SRAM掉電后數(shù)據(jù)不會丟失。( )5.D觸發(fā)器的特性方程為Qn+1=D,與Q無關(guān),所以它沒有記憶功能。( )二、選擇題(單選,每題2分,合計20分)1. 下列各組數(shù)中,是6 進(jìn)制的是( )。A .14752; B.62936; C.53452 ; D.37481 2

2、.以下代碼中為有權(quán)碼的為( )。A.8421BCD碼; B.ASCII碼; C.余三碼; D.格雷碼。 3.在何種輸入情況下,“異或”運(yùn)算的結(jié)果是邏輯1。( )A全部輸入是0; B.全部輸入是1; C.任一輸入為0,另一輸入為1; D.任一輸入為1。4.觸發(fā)器和鎖存器最根本的區(qū)別是( )。A.觸發(fā)方式不一樣; B.功能不一樣; C.用途不一樣; D.電路結(jié)構(gòu)不一樣。 5.8線3線優(yōu)先編碼器74LS148 的優(yōu)先編碼順序是、 、 ,輸出、 。輸入輸出均為低電平有效。當(dāng)輸入、 、為11010101時,輸出、為( )。A .010; B.001; C.000 ; D.111 6.只能按地址讀出信息,

3、而不能寫入信息的存儲器為( )。 A. RAM B; B.ROM ; C. PROM D; D.EPROM 7.D/A轉(zhuǎn)換器的主要參數(shù)有分辨率、( )和轉(zhuǎn)換速度。A .轉(zhuǎn)換精度; B.輸入電阻; C.輸出電阻; D.參考電壓8.一個八位D/A轉(zhuǎn)換器的最小電壓增量為0.01V,輸入代碼為10010001時,輸出電壓為( )V。 A .1.28; B.1.54; C.1.45; D.1.56 9.為了構(gòu)成4096×8的RAM,需要 片1024×2的RAM。A . 8 片; B. 16片; C. 2片; D. 4片10.指出下列電路中能夠把串行數(shù)據(jù)變成并行數(shù)據(jù)的電路應(yīng)該是( )。

4、 A.JK觸發(fā)器; B.3/8線譯碼器; C.移位寄存器; D.十進(jìn)制計數(shù)器 三、填空題(每空2分,合計22分)1.A/D 轉(zhuǎn)換的過程可分為 ( 取樣 ) 、保持、量化、編碼4個步驟2.寫出最簡“與或”式:1) 2) 3) 3.(寫成“與非與非”式)。4. 三態(tài)邏輯門有三3 種狀態(tài):0 態(tài)、1 態(tài)和( )。5. 圖1 所示為由或非門構(gòu)成的基本SR 鎖存器,輸入S、R 的約束條件是( ),如果將電路中或非門改成與非門,則輸入信號和的約束條件又是什么( )。 圖1 圖2 6. 一個ROM 共有10根地址線,8根位線(數(shù)據(jù)輸出線),則其存儲容量為 。7.施密特觸發(fā)器的應(yīng)用主要有波形變換、波形的整形與

5、抗干擾和 ;8. 某組合邏輯電路如圖2所示,函數(shù)Y的邏輯表達(dá)式為: 。四、邏輯函數(shù)化簡題試用卡諾圖法將邏輯函數(shù)化為最簡與-或式:F(A,B,C)=m(1,3,4)+d(5,6,7)(4分)五、分析如圖3所示組合邏輯電路。(8分)(要求:寫出邏輯表達(dá)式,列出真值表,并說明功能)圖3六、試用雙4選1器件74LS153和與非門電路來實現(xiàn)“三變量一致”電路。(8分)(要求:寫出表達(dá)式,結(jié)合圖4畫出具體電路圖) 圖4七、分析下圖5所示時序邏輯電路(10分)(具體要求:寫出它的驅(qū)動方程組、狀態(tài)方程組,并畫出狀態(tài)圖,說明功能。) 圖5八、組合邏輯電路分析(5分)寫出圖6所示電路的邏輯函數(shù),并化簡為最簡與-或

6、表達(dá)式圖6九、畫波形由集成定時器555的電路如圖7 所示,請回答下列問題:(1)構(gòu)成電路的名稱;(2分)(2)已知輸入信號波形vI,畫出電路中vO的波形(標(biāo)明vO波形的脈沖寬度)(3分)圖7十用JK觸發(fā)器設(shè)計一個能產(chǎn)生如圖P4.19 所示波形的同步時序邏輯電路,不得使用其它門電路。要求:給出設(shè)計過程,檢查自啟動,畫出邏輯圖,包括進(jìn)位輸出。(8分)圖8浙江理工大學(xué)20092010學(xué)年第 二 學(xué)期 數(shù)字電子技術(shù) A期末試卷( A )卷標(biāo)準(zhǔn)答案和評分標(biāo)準(zhǔn)一、判斷題(每題2分,合計10分)1. ; 2.× ; 3. × ; 4. × ; 5.× 。二、選擇題(單

7、選,每題2分,合計20分)1.C; 2.A; 3.C; 4.A; 5.A;6.B; 7.A; 8.C; 9.B; 10.C;三、填空題(每空2分,合計22分)1. 采樣2.1);2)。3.。4.高阻態(tài)。5. SR=0;。6. ×8.7.幅度鑒別。8. 四、卡諾圖化簡題。(4分)解:畫出卡諾圖如下可以得到最簡的與-或式為五、組合邏輯電路分析。(8分)(要求:寫出邏輯表達(dá)式,列出真值表,并說明功能)解:, 3分 0 00 11 01 13分 0 1 00 0 11 0 00 1 0結(jié)論:;: ;:。 2分六、試用雙4選1器件74LS153和與非門電路來實現(xiàn)“三變量一致”電路。(8分)(要求:寫出表達(dá)式,結(jié)合圖4畫出具體電路圖)解:;4分5分七、分析下圖5所示時序邏輯電路。(10分)解:該電路的驅(qū)動方程組為: 2分狀態(tài)方程組為: CP 2分狀態(tài)表:3分狀態(tài)轉(zhuǎn)換圖為:3分八、組合邏輯電路分析。(5分)真解:由圖寫出邏輯函數(shù)并化簡,得4分九、波形如下:解:(1)555組成的單穩(wěn)態(tài)觸發(fā)器。1分 (2)vI、vO波形如圖所示。輸出脈沖寬度由下式求得: TW=RCln3

溫馨提示

  • 1. 本站所有資源如無特殊說明,都需要本地電腦安裝OFFICE2007和PDF閱讀器。圖紙軟件為CAD,CAXA,PROE,UG,SolidWorks等.壓縮文件請下載最新的WinRAR軟件解壓。
  • 2. 本站的文檔不包含任何第三方提供的附件圖紙等,如果需要附件,請聯(lián)系上傳者。文件的所有權(quán)益歸上傳用戶所有。
  • 3. 本站RAR壓縮包中若帶圖紙,網(wǎng)頁內(nèi)容里面會有圖紙預(yù)覽,若沒有圖紙預(yù)覽就沒有圖紙。
  • 4. 未經(jīng)權(quán)益所有人同意不得將文件中的內(nèi)容挪作商業(yè)或盈利用途。
  • 5. 人人文庫網(wǎng)僅提供信息存儲空間,僅對用戶上傳內(nèi)容的表現(xiàn)方式做保護(hù)處理,對用戶上傳分享的文檔內(nèi)容本身不做任何修改或編輯,并不能對任何下載內(nèi)容負(fù)責(zé)。
  • 6. 下載文件中如有侵權(quán)或不適當(dāng)內(nèi)容,請與我們聯(lián)系,我們立即糾正。
  • 7. 本站不保證下載資源的準(zhǔn)確性、安全性和完整性, 同時也不承擔(dān)用戶因使用這些下載資源對自己和他人造成任何形式的傷害或損失。

評論

0/150

提交評論