基于FPGA的通用開關電源控制器硬件模擬開發(fā)平臺的設計與實現(xiàn)_第1頁
基于FPGA的通用開關電源控制器硬件模擬開發(fā)平臺的設計與實現(xiàn)_第2頁
基于FPGA的通用開關電源控制器硬件模擬開發(fā)平臺的設計與實現(xiàn)_第3頁
全文預覽已結束

下載本文檔

版權說明:本文檔由用戶提供并上傳,收益歸屬內容提供方,若內容存在侵權,請進行舉報或認領

文檔簡介

1、基于FPGA的通用開關電源控制器硬件模擬開發(fā)平臺的設計與實現(xiàn)蘇曉劍1,廖曉鐘1,胡 靜2,J 時間:2008年06月04日 字 體: 大 中 小關鍵詞:摘要:關鍵詞: FPGA 離線開關電源 開關電源控制器 硬件模擬1 通用硬件模擬開發(fā)平臺的組成此通用IC控制器硬件模擬開發(fā)平臺主要由兩部分組成:數(shù)字電路部分(包括一塊FPGA開發(fā)板)和模擬電路部分(包括一塊模擬電路板、一塊參考電源板和一塊驅動電路板)。此平臺的結構框圖如圖 1所示。1.1 數(shù)字電路部分1.2 模擬電路部分2 開關電源控制器硬件模擬的實現(xiàn)通過對FPGA的邏輯功能編程以及模擬電路功能模塊的組合,可以實現(xiàn)開關電源PWM控制器各個功能模

2、塊的硬件模擬,如振蕩器模塊、軟啟動模塊、PWM生成模塊以及保護電路模塊等。2.1 振蕩器模塊的實現(xiàn)振蕩器模塊用來產生一定頻率的觸發(fā)脈沖,此模塊可以直接由FPGA得到,其原理圖如圖2所示。由外部晶振產生的50MHz時鐘信號經過一次分頻模塊CLKDLL得到20MHz的時鐘信號,然后再經過一個可以自由設定參數(shù)的二次分頻器,得到所需要的時鐘頻率信號。其中,一次分頻模塊CLKDLL為Xilinx公司的標準庫函數(shù);二次分頻模塊利用VHDL語言編寫邏輯程序予以實現(xiàn)。2.2 軟啟動模塊的實現(xiàn)為避免開關電源開啟時在輸入端產生過大的沖擊電流,其控制芯片內部集成有軟啟動模塊。軟啟動電路有多種實現(xiàn)方法,利用通用硬件模

3、擬平臺可以模擬出相應的軟啟動電路。此模式的軟啟動電路如圖3所示,由上拉電阻RSoft-Start和外加電容Css實現(xiàn)。當模擬平臺開啟時,5V基準源通過上拉電阻RSoft-Start向Css充電,軟啟動時間由時間常數(shù)決定,TSoft-Start=2=2RSoft-StartCss;當模擬平臺關閉時,由FPGA產生Reset信號,開通Qss,使Css放電,以保證下次重新啟動模擬平臺時,Css的電壓從零開始上升。啟動過程的波形如圖4所示。?另一種軟啟動模式為數(shù)字式軟啟動模式。其設計思想是通過控制三個開關管的開通順序,得到一逐次上升的階梯形電壓VSofts,從而達到軟啟動的目的。軟啟動的時間可以通過切

4、換時間t確定,即TSoft-Start=7t。啟動過程的波形如圖5所示。2.3 PWM生成模塊的實現(xiàn)此硬件模擬平臺可以實現(xiàn)電壓型及電流型脈寬調制方式。電流型PWM發(fā)生器的實現(xiàn)電路如圖6所示,其開通信號由時鐘脈沖觸發(fā);關斷信號由變壓器原邊電流信號和輸出電壓反饋信號決定。變壓器原邊的電流反饋信號(由采樣電阻經CS端得到)放大后,與輸出電壓反饋信號(Reg)比較,當二者電壓信號相等時,PWM比較器翻轉,關斷PWM輸出脈沖信號。輸出脈沖的最大占空比由CLK信號的占空比決定。2.4 保護電路模塊的實現(xiàn)為提高系統(tǒng)的可靠性,控制電路需要各種保護功能,如輸入過壓保護、輸入欠壓保護、開環(huán)狀態(tài)保護、過載保護以及峰

5、值電流限幅保護等。保護功能模塊可以由比較電路實現(xiàn)。將監(jiān)測信號(如電源電壓Vcc、輸出電壓反饋信號VFB及電流反饋信號isense等)分別與給定的參考電壓進行比較,當被監(jiān)測信號超過參考電壓值時,錯誤比較器(Error CMP)將立即翻轉,并通過錯誤鎖存器(Error Latch)鎖定PWM輸出信號,從而達到保護功能。3 實驗驗證及結果分析為了驗證此方法的可行性,筆者以Infineon公司的TDA16888 開關電源Demo板為基礎,利用通用硬件模擬平臺模擬控制芯片TDA16888 PWM控制級的功能,并對其部分控制策略進行相應的改進。TDA16888 PWM控制級的硬件模擬電路如圖6所示。功率電

6、路板為200瓦多路輸出雙晶體管正激變換器,其結構簡圖如圖7所示。圖8和圖9為實驗波形圖。其中,圖8為軟啟動狀態(tài)的波形圖,通道1為CoolMOS門驅動信號,通道2為軟啟動電壓VSoftStart,通道3為反饋電壓Vrge,通道4為放大后的電流反饋信號Vrmp。從此波形可以看出,軟啟動過程大約為90ms。?圖9為正常工作狀態(tài)的波形圖,通道1至通道4的信號與圖9相同。從此波形可以看出,門驅動信號的下降沿由反饋電壓Vreg和放大后的電流反饋信號Vrmp決定;其上升沿由固定頻率的時鐘脈沖決定。實驗證明,此硬件模擬開發(fā)平臺可以很好地模擬電流型PWM控制器。針對開關電源控制器開發(fā)過程中軟件仿真的不足,本文提出并設計了一套基于FPGA的通用IC控制器硬件模擬開發(fā)平臺。此平

溫馨提示

  • 1. 本站所有資源如無特殊說明,都需要本地電腦安裝OFFICE2007和PDF閱讀器。圖紙軟件為CAD,CAXA,PROE,UG,SolidWorks等.壓縮文件請下載最新的WinRAR軟件解壓。
  • 2. 本站的文檔不包含任何第三方提供的附件圖紙等,如果需要附件,請聯(lián)系上傳者。文件的所有權益歸上傳用戶所有。
  • 3. 本站RAR壓縮包中若帶圖紙,網(wǎng)頁內容里面會有圖紙預覽,若沒有圖紙預覽就沒有圖紙。
  • 4. 未經權益所有人同意不得將文件中的內容挪作商業(yè)或盈利用途。
  • 5. 人人文庫網(wǎng)僅提供信息存儲空間,僅對用戶上傳內容的表現(xiàn)方式做保護處理,對用戶上傳分享的文檔內容本身不做任何修改或編輯,并不能對任何下載內容負責。
  • 6. 下載文件中如有侵權或不適當內容,請與我們聯(lián)系,我們立即糾正。
  • 7. 本站不保證下載資源的準確性、安全性和完整性, 同時也不承擔用戶因使用這些下載資源對自己和他人造成任何形式的傷害或損失。

最新文檔

評論

0/150

提交評論