單端輸入至差分輸出轉換電路參考設計電路圖參考模板_第1頁
單端輸入至差分輸出轉換電路參考設計電路圖參考模板_第2頁
單端輸入至差分輸出轉換電路參考設計電路圖參考模板_第3頁
全文預覽已結束

下載本文檔

版權說明:本文檔由用戶提供并上傳,收益歸屬內(nèi)容提供方,若內(nèi)容存在侵權,請進行舉報或認領

文檔簡介

描述此 TI 精密驗證設計為特定差動輸出電路的單端輸入提供了原理、組件選擇、仿真、PCB 設計和測量細節(jié),其中的差動輸出電路可將 +0.1V 至 +2.4V 的單端輸入轉換為 +2.7V 單電源上的 ± 2.3V 差動輸出。輸出范圍經(jīng)特別限定以使其線性度最大化。此電路包括 2 個放大器。一個放大器充當緩沖器,創(chuàng)建電壓 Vout+。第二個放大器使輸入反向并增加基準電壓以產(chǎn)生 Vout-。Vout+ 和 Vout- 的范圍均為 0.1V 至 2.4V。電壓差 Vdiff 是 Vout+ 與 Vout- 之間的差值。這將使差動輸出電壓范圍 +2.3V。特性100kHz 小信號帶寬低功耗:100mA 電流消耗±0.1% FSR Vdiff 未校準誤差±0.01% FSR Vdiff 校準誤差在 +1.25V Vcm 時將 0.1V - 2.4V 輸入轉換為 ±2.3V 輸出原理圖/方框圖1 / 3

溫馨提示

  • 1. 本站所有資源如無特殊說明,都需要本地電腦安裝OFFICE2007和PDF閱讀器。圖紙軟件為CAD,CAXA,PROE,UG,SolidWorks等.壓縮文件請下載最新的WinRAR軟件解壓。
  • 2. 本站的文檔不包含任何第三方提供的附件圖紙等,如果需要附件,請聯(lián)系上傳者。文件的所有權益歸上傳用戶所有。
  • 3. 本站RAR壓縮包中若帶圖紙,網(wǎng)頁內(nèi)容里面會有圖紙預覽,若沒有圖紙預覽就沒有圖紙。
  • 4. 未經(jīng)權益所有人同意不得將文件中的內(nèi)容挪作商業(yè)或盈利用途。
  • 5. 人人文庫網(wǎng)僅提供信息存儲空間,僅對用戶上傳內(nèi)容的表現(xiàn)方式做保護處理,對用戶上傳分享的文檔內(nèi)容本身不做任何修改或編輯,并不能對任何下載內(nèi)容負責。
  • 6. 下載文件中如有侵權或不適當內(nèi)容,請與我們聯(lián)系,我們立即糾正。
  • 7. 本站不保證下載資源的準確性、安全性和完整性, 同時也不承擔用戶因使用這些下載資源對自己和他人造成任何形式的傷害或損失。

評論

0/150

提交評論