二輸入與門的設(shè)計(jì)_第1頁
二輸入與門的設(shè)計(jì)_第2頁
二輸入與門的設(shè)計(jì)_第3頁
二輸入與門的設(shè)計(jì)_第4頁
二輸入與門的設(shè)計(jì)_第5頁
已閱讀5頁,還剩1頁未讀, 繼續(xù)免費(fèi)閱讀

下載本文檔

版權(quán)說明:本文檔由用戶提供并上傳,收益歸屬內(nèi)容提供方,若內(nèi)容存在侵權(quán),請(qǐng)進(jìn)行舉報(bào)或認(rèn)領(lǐng)

文檔簡(jiǎn)介

1、QuartusII實(shí)例演示(二輸入與門的設(shè)計(jì))一、 實(shí)驗(yàn)?zāi)康?. 初步掌握QuartusII軟件;2. 熟悉掌握FPGA的開發(fā)流程;3. 初步掌握數(shù)字實(shí)驗(yàn)系統(tǒng);二、QuartusII軟件的具體設(shè)計(jì)步驟1.建立文件夾在實(shí)驗(yàn)室上機(jī)時(shí),要求在D盤建立一個(gè)自己姓名拼音的文件夾,每次實(shí)驗(yàn)內(nèi)容都在此文件夾下再建立一個(gè)文件夾,在這個(gè)二級(jí)文件夾里存放相應(yīng)項(xiàng)目、程序文件、仿真波形文件等。2.建立新工程(1)雙擊桌面上 Quartus II6.0 的圖標(biāo),啟動(dòng) Quartus II6.0 軟件。(2) 通過 File = New Project Wizard 菜單命令啟動(dòng)新項(xiàng)目向?qū)?。?)在隨后彈出的對(duì)話框上點(diǎn)擊

2、 Next 按鈕,繼續(xù)。(4)在 What is the working directory for this project 欄目中設(shè)定新項(xiàng)目所使用的路徑;在 What is the name of this project 欄目中輸入新項(xiàng)目的名字: vote ,點(diǎn)擊 Next 按鈕。(5)在這一步,向?qū)б笙蛐马?xiàng)目中加入已存在的設(shè)計(jì)文件。因?yàn)槲覀兊脑O(shè)計(jì)文件還沒有建立,所以點(diǎn)擊 Next 按鈕,跳過這一步。(6)為本項(xiàng)目指定目標(biāo)器件。(7)在這一步,可以為新項(xiàng)目指定綜合工具、仿真工具、時(shí)間分析工具。在這個(gè)實(shí)驗(yàn)中,我使用 Quartus II6.0 的默認(rèn)設(shè)置,直接點(diǎn)擊 Next 按鈕,繼續(xù)。

3、(8)確認(rèn)相關(guān)設(shè)置,點(diǎn)擊 Finish 按鈕,完成新項(xiàng)目創(chuàng)建。3.設(shè)計(jì)輸入(1)我們建立一個(gè)VHDL文件。通過 File = New 菜單命令,在隨后彈出的對(duì)話框中選擇 VHDL File選項(xiàng),點(diǎn)擊 OK 按鈕。通過 File = Save As 命令,將其保存,并加入到項(xiàng)目中。(2)在VHDL界面輸入兩輸入與門程序,然后通過 File = Save As 命令保存。4.綜合和編譯(1)選擇Processing =Start Compilation,檢查程序語法錯(cuò)誤,并生成RTL圖 。(2)執(zhí)行Tools =Netlist Viewer =RTL Viewe, 生成RTL圖。 5.模擬仿真(1

4、)在 File 菜單下,點(diǎn)擊 New 命令。在隨后彈出的對(duì)話框中,切換到 Other Files 頁。選中 Vector Waveform File 選項(xiàng),點(diǎn)擊 OK 按鈕。(2) 進(jìn)入波形編輯器窗口工具條.(3)指定模擬終止時(shí)間。(4)現(xiàn)在,我們已經(jīng)進(jìn)入到波形編輯界面。在 Edit 菜單下,點(diǎn)擊 Insert Node or Bus 命令,或在結(jié)點(diǎn)名字區(qū)連續(xù)雙擊鼠標(biāo)左鍵兩次,出現(xiàn)如下框圖,點(diǎn)擊框圖中的Node Finder出現(xiàn)結(jié)點(diǎn)查找器窗口搜索結(jié)點(diǎn)名。(5)在上面一個(gè)框圖中點(diǎn)擊 Node Finder 按鈕后,打開 Node Finder 對(duì)話框。點(diǎn)擊 List 按鈕,列出電路所有的端子。點(diǎn)

5、擊 按鈕,全部加入。點(diǎn)擊 OK 按鈕,確認(rèn)。(6)回到 Insert Node or Bus 對(duì)話框,點(diǎn)擊 OK 按鈕,確認(rèn)。(7) 編輯輸入激勵(lì)信號(hào)波形.選中 a 信號(hào),在 Edit 菜單下,選擇 Value = Clock 命令。在隨后彈出的對(duì)話框的 Period 欄目中設(shè)定參數(shù)為50ns,點(diǎn)擊 OK 按鈕,b信號(hào)同理。(8)功能仿真A.Processing=Generate Functional Simulation Netlist。B.使用命令Processing=Simulator Tool ,出現(xiàn)模擬器窗口。C.功能仿真波形如下:(9)時(shí)序仿真A.Processing=Genera

6、te Functional Simulation Netlis。B.使用命令Processing=Simulator Tool ,出現(xiàn)模擬器窗口C.時(shí)序仿真波形如下:三、 注意事項(xiàng)1、 不能將設(shè)計(jì)文件存入了根目錄,并將其設(shè)定成工程,找不到工作庫時(shí),報(bào)錯(cuò)為:Error:Cant open VHDL “WORK”。2、 文件后綴名不是.vhd,在設(shè)定工程后編譯時(shí),報(bào)錯(cuò)為Error:Linel,File e:half_adderhalf_adder.tdf:TDF syntax error。3、 設(shè)計(jì)文件名與實(shí)體名不符時(shí),如寫成adder.vhd,編譯時(shí),報(bào)錯(cuò)為:Error:Line1,VHDL D

7、esign File “adder.vhd“ must contain。4、 設(shè)計(jì)文件描述的語法錯(cuò)誤,如每一個(gè)句子后沒加分號(hào) Error VHDL syntax error at and_2.vhd(5) near text :;expecting ;, or )。5、 編譯的成功為項(xiàng)目創(chuàng)建一個(gè)編程文件,能夠保證了設(shè)計(jì)輸入的基本正確性,不能保證該項(xiàng)目的邏輯關(guān)系的正確性,也不能保證時(shí)序的正確性。6、 功能仿真沒有時(shí)間延遲,時(shí)序仿真會(huì)產(chǎn)生時(shí)間延遲及毛刺VHDL語言正確,時(shí)序仿真不一定正確。7、 時(shí)序仿真和器件的真實(shí)特性相接近,必須在全程編譯后才能進(jìn)行時(shí)序仿真。8、 一般情況,我們只進(jìn)行時(shí)序仿真,而不進(jìn)行功能仿真。因此在波形文件的輸入設(shè)定好后

溫馨提示

  • 1. 本站所有資源如無特殊說明,都需要本地電腦安裝OFFICE2007和PDF閱讀器。圖紙軟件為CAD,CAXA,PROE,UG,SolidWorks等.壓縮文件請(qǐng)下載最新的WinRAR軟件解壓。
  • 2. 本站的文檔不包含任何第三方提供的附件圖紙等,如果需要附件,請(qǐng)聯(lián)系上傳者。文件的所有權(quán)益歸上傳用戶所有。
  • 3. 本站RAR壓縮包中若帶圖紙,網(wǎng)頁內(nèi)容里面會(huì)有圖紙預(yù)覽,若沒有圖紙預(yù)覽就沒有圖紙。
  • 4. 未經(jīng)權(quán)益所有人同意不得將文件中的內(nèi)容挪作商業(yè)或盈利用途。
  • 5. 人人文庫網(wǎng)僅提供信息存儲(chǔ)空間,僅對(duì)用戶上傳內(nèi)容的表現(xiàn)方式做保護(hù)處理,對(duì)用戶上傳分享的文檔內(nèi)容本身不做任何修改或編輯,并不能對(duì)任何下載內(nèi)容負(fù)責(zé)。
  • 6. 下載文件中如有侵權(quán)或不適當(dāng)內(nèi)容,請(qǐng)與我們聯(lián)系,我們立即糾正。
  • 7. 本站不保證下載資源的準(zhǔn)確性、安全性和完整性, 同時(shí)也不承擔(dān)用戶因使用這些下載資源對(duì)自己和他人造成任何形式的傷害或損失。

評(píng)論

0/150

提交評(píng)論