多道脈沖幅度分析儀_第1頁
多道脈沖幅度分析儀_第2頁
多道脈沖幅度分析儀_第3頁
多道脈沖幅度分析儀_第4頁
多道脈沖幅度分析儀_第5頁
已閱讀5頁,還剩88頁未讀 繼續(xù)免費閱讀

下載本文檔

版權說明:本文檔由用戶提供并上傳,收益歸屬內容提供方,若內容存在侵權,請進行舉報或認領

文檔簡介

1、Southwest university of science and technology多道脈沖幅度分析儀的設計與實現(xiàn)多道脈沖幅度分析儀的設計與實現(xiàn) 題目研究背景及意義題目研究背景及意義 核能譜測量技術是一門綜合性很強新興技術,綜合了電子技術、核探測技術、計算機技術等多個學科。目前,它已經成為物質成分分析的重要手段之一,在醫(yī)學、地質學、生物學、環(huán)境學、化學、考古學等學科扮演愈來愈重要的角色。 設計報告要求 “多道脈沖幅度分析儀的設計與實現(xiàn)多道脈沖幅度分析儀的設計與實現(xiàn)”研研究背景與意義究背景與意義題目研究背景及意義題目研究背景及意義 在核輻射測量中,入射粒子的能量和核探測器輸出的脈沖信號幅

2、度成正比,通過測量脈沖信號的幅度就能夠分析出輻射能量。因此,在核能量測量中脈沖幅度測量技術非常重要的課題。題目研究背景及意義題目研究背景及意義 能譜的獲取、分析也是核分析方法中最重要的手段之一,通過對輻射源能譜的獲取和分析可以直接或間接地得到輻射物質的結構、組成元素的種類以及含量等重要信息。 題目研究背景及意義題目研究背景及意義 然而,傳統(tǒng)的獲取能譜的核譜儀,主要是以電子學器件對核信號進行放大成形、基線恢復、堆積判棄和脈沖信號峰值保持為特點的模擬核譜儀。近年來,高速、高分辨率的模數(shù)轉換器件、各種數(shù)字化器件迅猛發(fā)展。為新一代數(shù)字化系統(tǒng)的誕生奠定了堅實的基礎,以數(shù)字信號處理器對多道脈沖幅度進行提取

3、和分析為特點的數(shù)字化核譜儀成為了可能.數(shù)字核譜儀的優(yōu)點 理想性。不同信號的探測器輸出核信息是不同的,但是同一種型號的核探測器輸出的核信息特征是已知的,通過適當?shù)臄?shù)字信號處理后,可以從采集到的數(shù)字核信號濾除帶有的噪聲提取出較理想的核信息。數(shù)字核譜儀的優(yōu)點 靈活性。在模擬核譜儀電子系統(tǒng)中,信號處理是由不同的硬件來完成,而在數(shù)字核譜儀系統(tǒng)中,可以通過較少的必要硬件配合信號處理軟件,實現(xiàn)各種功能和任務。同時在測量過程中可根據(jù)被測對象、測量目的、探測器的不同,方便快速地改變數(shù)字處理算法,滿足新的測量要求。使得系統(tǒng)的適應性顯著提高。數(shù)字核譜儀的優(yōu)點 優(yōu)越性。為了實現(xiàn)核信號的最優(yōu)化處理,數(shù)字式多道脈沖幅度分

4、析儀器可以根據(jù)探測信號的不一樣而選擇不一樣的處理算法。從而能準確地提取核信息。數(shù)字核譜儀的優(yōu)點 穩(wěn)定性。在數(shù)字核譜儀系統(tǒng)中,用數(shù)字信號處理算法實現(xiàn)信號處理,不會隨著環(huán)境(如溫度等)的變化、器件的老化而改變其穩(wěn)定性,而模擬核譜儀系統(tǒng)中所用電學器件較多,受環(huán)境的影響大,不穩(wěn)定。數(shù)字核譜儀的優(yōu)點 抗干擾性。數(shù)字化的核信息在傳輸、處理過程中不會因為外界環(huán)境影響而引入額外的噪聲與干擾。 更多功能的實現(xiàn)。由于數(shù)字信號處理器不斷的發(fā)展,其計算、處理、存儲能力會更加強大,那么就可以對核信息進行多參數(shù)提取。國內外發(fā)展現(xiàn)狀國內外發(fā)展現(xiàn)狀 國外的數(shù)字核譜儀早在 20 世紀 90 年代末已經商業(yè)化了,然而我國的數(shù)字核

5、譜儀的研制和應用仍處于初級階段。 國內外發(fā)展現(xiàn)狀國內外發(fā)展現(xiàn)狀 早在 1973 年,荷蘭 Philip 實驗室的 H.KOENAN 等人采用數(shù)字濾波器對核信號進行處理。設計了橫向數(shù)字濾波器,將核信號成形為梯形脈沖,并且設計了一套基于數(shù)字濾波器的 X 射線能譜測量系統(tǒng)。但是鑒于當時硬件水平的限制,系統(tǒng)結構復雜、功耗大、成本高。同時由于當時的 ADC 器件的局限,系統(tǒng)的死時間相當大。所以,該數(shù)字式核能譜測量系統(tǒng)不論在性能、結構方面都沒能超越當時的模擬式系統(tǒng)。但是,具有重大意義的是,它證明了數(shù)字化核測量系統(tǒng)的可行性,為后來的數(shù)字化核儀器的發(fā)展提供了有利的依據(jù)。 國內外發(fā)展現(xiàn)狀國內外發(fā)展現(xiàn)狀 到 20

6、 世紀 90 年代早期, ADC器件、可編程邏輯器件、DSP 技術迅猛發(fā)展,核信號數(shù)字處理技術的研究再次活躍起來, XIA、ORTEC、CANBERRA 和 Amptek 等公司都對數(shù)字多道分析儀的實際應用做了大量研究。從 1997 年的第一批數(shù)字式多道分析儀產品面向商業(yè)化,到目前己經推出了多套同功能產品,而且其指標逐步提高 國內外發(fā)展現(xiàn)狀國內外發(fā)展現(xiàn)狀 國內目前還沒有成形的,面向商業(yè)的數(shù)字式核能譜測量產品,但是一些大學和科研機構對數(shù)字式能譜測量儀的研制也進行深入研究。四川大學物理科學與技術學院在 ADC 前端的濾波成形、脈沖成形、數(shù)字核能譜獲取等方面有相關文獻報告;清華大學工程物理系也在這些

7、技術上進行了深入研究;第二炮兵工程學院對輻射信號的數(shù)字分析、脈沖堆積判別、基線估計等方面做了相關的研究。成都理工大學核技術與自動化工程學院采用曲線擬合等方法對數(shù)字核信號進行處理,并研制了基于 FPGA 的數(shù)字核譜儀。設計報告要求 “多道脈沖幅度分析儀的設計與實現(xiàn)多道脈沖幅度分析儀的設計與實現(xiàn)”研研究內容究內容研究內容研究內容 本課題的研究任務是設計一套多道脈沖幅度分析儀,根據(jù)核輻射能量的強弱與轉換的電壓脈沖信號的最大幅度成正比的原理,通過對電壓脈沖信號的獲取與處理實現(xiàn)核輻射能譜測量。對核探測器輸出信號先進行模擬處理,成形為滿足高計數(shù)采樣的高斯型波形。然后數(shù)字化并進行尋峰處理、峰值計數(shù)、多道存儲

8、,最終得到其能量譜,將能量譜數(shù)據(jù)傳輸?shù)絇C上位機實現(xiàn)能譜分析,能譜分析主要針對能量譜的最高峰,重點區(qū)總和,重點區(qū)凈面積,各通道能量大小,能量分布情況等。 研究內容研究內容 1、探測器信號的模擬處理。包括信號濾波,極零相消,積分成形,剔除干擾,抑制噪聲,程控放大等。 2、高速、高分辨率的A/D數(shù)據(jù)采集。對成形放大后的模擬信號量化成數(shù)字信號,在高采樣率,高分辨率采集系統(tǒng)中確保數(shù)據(jù)的正確性。 3、FPGA數(shù)字信號處理。運用FPGA平臺設計硬件尋峰處理算法,穩(wěn)定可靠。主要包括數(shù)據(jù)尋峰、多道計數(shù)、多道存儲、數(shù)據(jù)通信。 4、VC上位機設計。運用VC+ 6.0集成開發(fā)環(huán)境,設計基于MSComm控件的串口通信

9、上位機,并設計算法實現(xiàn)能譜的分析和變換。設計報告要求 “多道脈沖幅度分析儀的設計與實現(xiàn)多道脈沖幅度分析儀的設計與實現(xiàn)”總總體設計與分析體設計與分析總體設計分析 核能譜測量系統(tǒng)核能譜測量系統(tǒng) 核能譜測量系統(tǒng)通常由核輻射探測器和核電子測量系統(tǒng)兩部分組成,而核電子測量系統(tǒng)包括模擬信號的獲取與處理,模數(shù)變換,數(shù)據(jù)量的獲取和處理以及PC機軟件分析四個部分組成如圖所示。 核能譜測量系統(tǒng)核能譜測量系統(tǒng) 圖中模擬信號的獲取與處理部分,就是將核輻射探測器輸出的各種電信號,經過濾波,成形,放大等處理,盡可能不失真地保持探測器輸出信號所攜帶的核信息。為了提高測量精度,需要將信號數(shù)字化,把有用的模擬信號變成數(shù)字系統(tǒng)能

10、夠接收的二進制數(shù)據(jù),然后由數(shù)據(jù)獲取和處理部分進行數(shù)據(jù)分析處理,最后將分析處理的結果結合計算機軟件分析得到能譜信息。總體設計分析多道脈沖幅度分析儀系統(tǒng)分為硬件部分和軟件部分。系統(tǒng)硬件部分主要包括:電源模塊、FPGA數(shù)據(jù)處理模塊、MCU控制模塊、液晶屏顯示模塊、放大成形模塊、程控增益模塊、A/D采集模塊和UART協(xié)議通信模塊。系統(tǒng)軟件部分主要包括:Atmega128單片機軟件設計、FPGA硬件電路設計以及基于VC的上位機程序設計, 系統(tǒng)關鍵技術系統(tǒng)關鍵技術 1、RC微分濾波成形與RC積分濾波成形的電路設計; 2、信號放大器如何實現(xiàn)增益線性可調; 3、信號差分驅動及其A/D采集電路的設計; 4、FP

11、GA的硬件尋峰算法設計; 5、FPGA與PC機的數(shù)據(jù)通信,數(shù)據(jù)包收發(fā); 6、MSComm控件的使用以及OnComm事件消息的處理。設計報告要求 “多道脈沖幅度分析儀的設計與實現(xiàn)多道脈沖幅度分析儀的設計與實現(xiàn)”總總體結構體結構系統(tǒng)硬件的總體結構系統(tǒng)硬件的總體結構 根據(jù)系統(tǒng)總體設計得到的結論,系統(tǒng)在硬件結構上分為以下八大模塊:電源模塊、FPGA數(shù)據(jù)處理模塊、MCU控制模塊、液晶屏顯示模塊、成形濾波模塊、程控增益模塊、高速A/D采集模塊,UART協(xié)議通信模塊 多道脈沖幅度分析儀硬件系統(tǒng)框圖多道脈沖幅度分析儀硬件系統(tǒng)框圖設計報告要求 “多道脈沖幅度分析儀的設計與實現(xiàn)多道脈沖幅度分析儀的設計與實現(xiàn)”電電

12、源模塊設計源模塊設計 24V輸入,輸入, 12V, 5V,3.3V和和1.5V輸輸出出電源模塊電源模塊 本系統(tǒng)采用多種電源供電,其中成形濾波模塊中的運算放大器OP37EZ需要12V供電,程控放大芯片AD603需要 5V供電,MCU以及FPGA外圍供電為+3.3V,F(xiàn)PGA內核供電為+1.5V。我們選用市場常用的78、79系列三端穩(wěn)壓器芯片做12V與5V供電,效果好,性價比高,其空載電壓紋波小于2mV。 3.3V電源以及1.5V電源模塊,我們選擇了低壓差線性穩(wěn)壓器TPS73633、TPS73615,該芯片由TI公司推出,其壓差典型值僅為75mV,電路簡單,性能特別優(yōu)秀。其輸入電壓范圍為1.7V5

13、.5V,具體電路如圖所示。 電源模塊電源模塊電源模塊電源模塊設計報告要求 “多道脈沖幅度分析儀的設計與實多道脈沖幅度分析儀的設計與實現(xiàn)現(xiàn)”FPGA數(shù)據(jù)處理模塊數(shù)據(jù)處理模塊 FPGA概述概述 FPGA核心電路核心電路FPGA技術及技術及HDL硬件描述語言硬件描述語言 FPGA(Field Programmable Gate Array)即現(xiàn)場可編程邏輯門陣列,是一個包含有可編程邏輯元件的半導體設備,可供開發(fā)者現(xiàn)場程式化的邏輯門陣列元件。內部主要由可配置邏輯模塊CLB、輸出輸入模塊IOB和內部連線模塊三個部分組成。 FPGA是一種硬件可編程器件。它通過對內部的161RAM組成的查找表的查找實現(xiàn)邏輯

14、組合,每個查找表都與一個D觸發(fā)器的輸入端相連接,再由觸發(fā)器來驅動其他的邏輯門或I/O端口,這樣構成了既能設計組合邏輯電路又能實現(xiàn)時序邏輯電路的基本邏輯單元,也就是系統(tǒng)門。對于FPGA設計的整個系統(tǒng)而言,其邏輯功能是取決于內部存儲單元的編程數(shù)據(jù),存儲在存儲器單元中的邏輯值決定了邏輯單元的邏輯功能和各模塊之間或模塊與I/O間的連接方式,并最終決定了實現(xiàn)FPGA的功能。 FPGA的基本特點 采用FPGA設計特定功能的ASIC電路,而且用戶不需要投片生產,就能得到合用的芯片。 FPGA可做其它全定制或半定制ASIC電路的中試樣片。 FPGA內部有豐富的觸發(fā)器和I/O引腳,滿足系統(tǒng)門需求。 FPGA是A

15、SIC電路中開發(fā)費用最低、設計周期最短、風險最小的器件之一。 FPGA采用高速CHMOS工藝,功耗低,滿足低功耗市場需求,可以與CMOS、TTL電平兼容。目前FPGA的制造工藝能夠達到26nm。HDL硬件描述語言 HDL是一種國際通用的描述數(shù)字電路和系統(tǒng)的硬件描述語言,用它不僅可以表示邏輯電路圖、邏輯表達式,還可以表示數(shù)字邏輯系統(tǒng)所完成的邏輯功能。在EDA工具的支持下,可以快速的實現(xiàn)設計者的設計思想, Verilog HDL和VHDL是世界上最為流行的兩種硬件描述語言 硬件描述語言有不同于其他軟件語言的特點 功能的靈活性,HDL支持從門級、開關級、RTL、行為級等不同抽象層次的電路進行描述,并

16、支持不同抽象層次描述的電路組合為一個電路模型,用硬件描述語言設計數(shù)字電路系統(tǒng)是一種貫穿于設計、綜合和仿真的方法 HDL支持高層次的設計抽象,可應用于設計復雜的數(shù)字電路系統(tǒng),使用硬件描述語言可以在非常抽象的層次上對電路進行描述,將繁瑣的實現(xiàn)細節(jié)交由EDA工具輔助完成,實現(xiàn)自頂向下的層次化設計。 HDL設計可以不依賴廠商和器件,移植性好。故可以封裝自己的IP核,縮短了開發(fā)周期。 Axel Flash FPGA簡介簡介 根據(jù)內部存儲器的類型、工藝來區(qū)分,F(xiàn)PGA可分為 SRAM架構和FLASH構架,SRAM的FPGA由于掉電后不能保存配置數(shù)據(jù),所以都需要在外部增加一個昂貴的配置芯片,最大的弊端就是功

17、耗太大,上電啟動時需要很大啟動電流不能滿足現(xiàn)在低功耗的需求,然而Flash架構的FPGA卻由于其獨特的Flash技術決定了其不同于SRAM FPGA的優(yōu)勢。ProASIC3是Actel在2005年推出的第三代Flash架構的FPGA,以下對其獨特的優(yōu)勢做簡單介紹。Actel Flash FPGA簡介簡介 先進的Flash開關, Flash技術的FPGA,晶體管擁有7層保護金屬膜,兩個晶體管就能組成一個Flash開關:具有面積小、低阻抗和容性負載、非易失性等特點。 單芯片, Flash架構的FPGA掉電非易失性,一旦被編程,系統(tǒng)上電時不需要通過外部的配置芯片加載數(shù)據(jù)。Actel Flash FP

18、GA簡介簡介 高度安全性,Actel Flash架構的FPGA具有3層保護,第一層屬于物理層的保護,由于其晶體管受7層金屬的保護,很難實現(xiàn)反向工程;第二層是Flash Lock的加密技術,通過將密鑰下載到芯片中進行加密來防止對芯片進行非授權的操作;第三層是采用國際上標準的AES加密算法對編程文件進行加密的技術。 高可靠性,大氣中存在高能粒子(中子、粒子),帶有高能量,如果與某個晶體管發(fā)生碰撞,很可能改變其的狀態(tài)。晶體管發(fā)生狀態(tài)改變需要一定的電壓,而Actel Flash架構的FPGA晶體管狀態(tài)的改變則需要更高的電壓,但是大氣中一般的高能粒子達不到這種高壓。Actel Flash FPGA簡介簡

19、介 低功耗,F(xiàn)PGA一般都具有4種的功耗:上電功耗、配置功耗、靜態(tài)功耗和動態(tài)功耗, Actel Flash FPGA的開關僅又兩個晶體管組成,不需要一個很大的電流啟動,與由6個晶體管構成SRAM開關相比較,大大減小了上電和配置的功耗。 內可嵌高性能處理器,提供了單芯片的SOC解決方案,將處理器嵌入到FPGA內部,實現(xiàn)單芯片的解決方案。目前Actel可以提供8位的CoreABC、Core8051、Core8051s處理器,可以提供32位的ARM7、CortexM1、CortexM3處理器,這些內嵌處理器,不占用FPGA的邏輯資源,完美地將FPGA和ARM結合在了單個芯片上,這將成為FPGA領域跨

20、時代的里程碑。A3P1000系統(tǒng)核心電路 本系統(tǒng)數(shù)據(jù)處理是以FPGA為核心,處理芯片選用ACTEL公司推出的ProASIC3系列flash FPGA A3P1000, A3P1000擁有100萬個系統(tǒng)門,完全滿足本系統(tǒng)對系統(tǒng)門的需求,系統(tǒng)在硬件上設計為高電平復位,采用48MHz有源晶振作為PLL時鐘輸入,十針標準Jtag下載接口。其核心電路如圖所示。A3P1000系統(tǒng)核心電路設計報告要求 “多道脈沖幅度分析儀的設計與實現(xiàn)多道脈沖幅度分析儀的設計與實現(xiàn)”控控制模塊制模塊 Atmega128概述概述 Atmega128最小系統(tǒng)最小系統(tǒng)ATmega128 微控制器簡介微控制器簡介 ATmega128

21、是 ATMEL公司的推出的8位的RISC微控制器,它在指令和數(shù)據(jù)吞吐能力比傳統(tǒng)的CISC結構要快很多倍。ATmega128具有很豐富的片內資源和數(shù)字外設。系統(tǒng)內部提供了大量的可編程的EEPROM和FLASH存儲器。從而大大提高了靈活性,消除了訪問外部存儲器的瓶頸,提高了程序和數(shù)據(jù)的安全性。ATmega128是ATMEL公司8位系列單片機的最高配置的一款單片機,經常用于嵌入式產品中 ATmega128片上資源 133條指令: 大多數(shù)可以在一個時鐘周期內完成,工作于16 MHz 時性能高達16 MIPS,硬件乘法器只需兩個時鐘周期; 128K 字節(jié)系統(tǒng)可編程Flash, 10,000次擦寫周期;

22、4K字節(jié)的EEPROM和4K內部SRAM,可外擴存儲器空間達到64k; 可以通過ISP實現(xiàn)系統(tǒng)內編程 ,遵循JTAG 標準的邊界掃描功能 ,支持擴展的片內調試 ,通過JTAG 接口實現(xiàn)對Flash, EEPROM, 熔絲位和鎖定位的編程; 兩個具有獨立的預分頻器和比較器功能的8 位定時器/ 計數(shù)器 ,兩個具有預分頻器、比較功能和捕捉功能的16 位定時器/ 計數(shù)器 ,具有獨立預分頻器的實時時鐘計數(shù)器;ATmega128片上資源 兩路8 位PWM,6路分辨率可編程(2 到16 位)的PWM,8路10 位ADC ,8 個單端通道 ,7 個差分通道 ,2 個具有可編程增益(1x, 10 x, 或200

23、 x)的差分通道; 面向字節(jié)的兩線接口 ,兩個可編程的串行USART, 可工作于主機/ 從機模式的SPI 串行接口; 上電復位以及可編程的掉電檢測 ,片內經過標定的RC 振蕩器 ,片內/ 片外中斷源,支持6種睡眠模式: 空閑模式、ADC 噪聲抑制模式、省電模式、掉電模式、Standby 模式。ATmega128最小系統(tǒng)電路設計最小系統(tǒng)電路設計 設計報告要求 “多道脈沖幅度分析儀的設計與實現(xiàn)多道脈沖幅度分析儀的設計與實現(xiàn)”液液晶顯示模塊晶顯示模塊 簡介簡介 接口電路接口電路液晶屏顯示模塊液晶屏顯示模塊 液晶屏模塊是系統(tǒng)主要的輸出設備,用于顯示數(shù)據(jù)和功能界面。提供最直觀的信息給用戶。在實際設計中我

24、們主要用于增益檔、超量程等信息的顯示。 本設計中使用的顯示設備是深圳市拓普微科公司推出的LM256160BCW液晶模塊。該液晶模塊內置20 x256x4Byte顯示SRAM。使用臺灣宏晶公司的UC1611s 液晶控制器,該控制器支持160行、256列的點陣液晶屏;最高支持16級灰階模式;支持LCD窗口鏡像映射,以及像素反轉;在關閉灰階模式后,可儲存160 x256x4像素。通過寫入控制指令和讀寫顯示SRAM可以控制LCD顯示圖形和字符,也可以更改映射區(qū)域達到屏幕跳轉和滾動的效果。本設計軟件中初始化液晶模塊為單色模式,單像素信息量為1bit,本LCD模塊采用8080模式,直接與GPIO連接,通過

25、讀寫IO電平傳送數(shù)據(jù)和指令。 LCD硬件接口電路硬件接口電路 設計報告要求 “多道脈沖幅度分析儀的設計與實現(xiàn)多道脈沖幅度分析儀的設計與實現(xiàn)”濾濾波成形模塊波成形模塊濾波成形模塊濾波成形模塊 核探測器原理核探測器原理 輻射粒子與輻射探測器介質相互作用并將其攜帶輻射粒子與輻射探測器介質相互作用并將其攜帶的核能量聚集在探測器介質上,通過激發(fā)、電離、的核能量聚集在探測器介質上,通過激發(fā)、電離、光電轉換等轉換過程將其轉化為電荷。對電荷進光電轉換等轉換過程將其轉化為電荷。對電荷進行收集,形成電壓脈沖。電壓峰值的大小表征了行收集,形成電壓脈沖。電壓峰值的大小表征了輻射粒子的能量,探測器就是依據(jù)此原理制成。輻

26、射粒子的能量,探測器就是依據(jù)此原理制成。探測器按照記錄方式可以大致分為徑跡室和計數(shù)探測器按照記錄方式可以大致分為徑跡室和計數(shù)器兩大類。計數(shù)器就是對電壓脈沖的記錄來分析器兩大類。計數(shù)器就是對電壓脈沖的記錄來分析輻射事件的信息。常用的計數(shù)器類型的探測器包輻射事件的信息。常用的計數(shù)器類型的探測器包括:閃爍探測器、半導體探測器和氣體探測器等。括:閃爍探測器、半導體探測器和氣體探測器等。本文所研究的多道脈沖幅度分析儀主要針對計數(shù)本文所研究的多道脈沖幅度分析儀主要針對計數(shù)器類型的探測器。器類型的探測器。 核輻射探測器輸出等效電路核輻射探測器輸出等效電路 上圖中,C是探測器的極間電容,R 是探測器的輸出阻抗

27、,通常在109數(shù)量級以上, I(t)是探測器輸出電流脈沖,設TA為脈沖開始時刻, TC為探測器對電流脈沖攜帶電荷的收集時間, 那么公式I(t)核輻射探測器輸出等效電路核輻射探測器輸出等效電路CAAtttdtQI(t)CAAtttdtQI(t)CAAtttdtQI(t)CAAtttdtQI(t)對電流脈沖中電荷收集得到總的電荷量對電流脈沖中電荷收集得到總的電荷量Q,Q的大小通常就與入射粒子能量有關。的大小通常就與入射粒子能量有關。 I(t)等于流過等于流過R和和C的電流之和:的電流之和:dtdV(t)CRV(t)tI)(設初始條件設初始條件t=0時,則時,則I(0)=0,V(0)=0,對上式方程

28、求解,得到電壓脈沖,對上式方程求解,得到電壓脈沖V(t)的表達式的表達式 t detIeCtRCRC011)(1V(t)核探測器輸出時間間隔為隨機分布的脈沖信核探測器輸出時間間隔為隨機分布的脈沖信號號 一般根據(jù)探測器的不一樣,一般根據(jù)探測器的不一樣, I(t)輸出電流脈輸出電流脈沖也不一樣,沖也不一樣,V(t)電壓脈沖波形也不一樣。但電壓脈沖波形也不一樣。但是其波形大體都與下圖相似。是其波形大體都與下圖相似。核探測信號脈沖性質 波形的上升時間很短,通常在ns級別。而下降時間卻很長,通常在ms級別,成指數(shù)衰減,整個脈沖頂部十分尖銳,如果直接對輸出信號進行采樣時,需要AD器件有很高采樣頻率才能滿足

29、; 脈沖幅度的最大值對應于核輻射的能量信息,在進行能譜測量時,需要盡可能的獲得這個最大值;核探測信號脈沖性質 計數(shù)率的隨機性,入射粒子的隨機性導致即使在很低計數(shù)率的情況下,也可能會發(fā)生脈沖堆積; 由于探測器可能會漏電流、脈沖堆積、電子元器件存在溫漂、電源紋波等因素,核脈沖信號的基線不穩(wěn)定;核探測信號脈沖性質 探測器、電源、電子元器件等部分產生的隨機噪聲疊加在核信號之上,脈沖幅度存在一定的漲落; 由于探測器中電荷收集時間和線路中的漏電阻等因素,使得最終獲得的電壓與應有的電壓值存在偏差。核脈沖信號的這些特點恰是數(shù)字核譜儀系統(tǒng)中應該解決的關鍵技術問題。能譜測量中的能量分辨能譜測量中的能量分辨 能量分

30、辨率是核譜儀重要的性能指標之一,在對多道脈沖幅度分析儀技術研究中,需要考慮影響上述性能指標的主要因素,并盡可能的提高能量分辨率,減小系統(tǒng)的非線性以及死時間。對能量分辨率有影響因素主要包括探測器的固有能量分辨率、噪聲、脈沖堆積、基線漲落、幅度虧損、量化誤差等等。對下面對幾種常見的影響能量分辨率的因素進行分析與討論。能譜曲線和能量分辨 對于單能量輻射源,其能譜曲線如圖所示,圖中能量中心點為E0,是單能量值。FWHM是能譜半高寬,能譜半高寬是衡量能譜儀能量分辨率的重要指標,能量分辨率用R表示,定義為能譜的半高寬FWHM 與能譜峰中心值E0的比值: %1000EFWHMR能量分辨率是衡量能譜測量系統(tǒng)的

31、主要性能指標,表征了系統(tǒng)區(qū)分輸入粒子不同能量的能力。探測器的固有能量分辨率 由核輻射事件作用的物理機制和過程的統(tǒng)計特性知,即使沉積在核探測器中的能量完全相同,探測器的響應也會出現(xiàn)統(tǒng)計漲落,這些統(tǒng)計漲落將會使能譜線有一定的展寬,形成一個高斯型譜峰,從而影響整個系統(tǒng)的能量分辨性能,探測器的這個特性稱為固有能量分辨率,記作RD。比如半導體探測器,探測器的固有能量分辨率與相應的譜線半高寬之間的關系可表示為: %100355. 2%100DEFEFWHMRDD探測器的固有能量分辨率%100355. 2%100DEFEFWHMRDDE表示輻射粒子的能量,表示輻射粒子的能量, 表示探測器介質的電離能,表示探

32、測器介質的電離能,F(xiàn)D表示法諾因子。探測器電離能越小,輻射粒子能表示法諾因子。探測器電離能越小,輻射粒子能量量E越大時,探測器固有能量分辨率越大時,探測器固有能量分辨率RD就越好。半導就越好。半導體探測器具有良好的固有能量分辨率,就是因為它的體探測器具有良好的固有能量分辨率,就是因為它的電離能比閃爍探測器和氣體探測器的小得多。在另一電離能比閃爍探測器和氣體探測器的小得多。在另一種意義上講種意義上講RD為譜儀系統(tǒng)能量分辨率的極限,在實為譜儀系統(tǒng)能量分辨率的極限,在實際的能譜測量系統(tǒng)設計中,要盡可能的使譜儀系統(tǒng)的際的能譜測量系統(tǒng)設計中,要盡可能的使譜儀系統(tǒng)的能量分辨率接近能量分辨率接近RD 。噪聲

33、引起的譜線展寬噪聲引起的譜線展寬 電子學噪聲會使電路中一些重要節(jié)點產生電平的隨機漲落,疊加在信號上時,會造成信號幅度的隨機漲落,該漲落會引起譜線FWHM的展寬,從而影響系統(tǒng)的能量分辨率。常用 表示噪聲對系統(tǒng)的影響, 定義為信號幅度最大值VMax和噪聲均方根值VN之比值。NMAXVV = 噪聲引起的譜線展寬噪聲引起的譜線展寬 系統(tǒng)輸出端的噪聲通常會被折算到輸入端,主要表現(xiàn)為:等效噪聲電壓、等效噪聲電荷和等效噪聲能量。噪聲同樣會引起的譜線展寬,用FWHMN表示半高寬,其與等效噪聲能量ENE 之間有如下關系:2.355ENE = FWHMNWe 355. 2ENEQQ表示輸入電流對應的電荷量,表示輸

34、入電流對應的電荷量,W表示探測器材料的平均電離能,表示探測器材料的平均電離能,e為電子電荷量為電子電荷量脈沖堆積和基線漲落脈沖堆積和基線漲落 由于探測器產生的信號在時間上是隨機的,而輸出的脈沖信號具有一定的寬度和一定形狀,因此二個信號或者多個信號相互疊情況可能出現(xiàn),這種情況稱為脈沖堆積,它將使測量系統(tǒng)造成誤差。信號經過成形電路后存在很長后沿,盡管每個信號中某一時刻產生的后沿很小,但是當很多信號在該時刻疊加后,會形成一定大小的量并且疊加在信號的基線上,當信號隨時間間隔隨機變化時,信號的基線也會隨機漲落,如果每個信號都是疊加在以前信號產生的基線之上,這樣就會使信號幅度產生漲落。我們可以近似認為這種

35、漲落服從高斯分布,該漲落同樣可引起譜線的展寬,從而影響系統(tǒng)的能量分辨率。探測信號的前置放大探測信號的前置放大 在實際的測量過程中,探測器附近總會有一定的輻射劑量的存在,測量人員對核譜儀操作時需要遠離現(xiàn)場來。為了減少探測器輸出端到放大器輸入端的分布電容影響,減少外界干擾,提高信噪比,并使連接信號用的高頻電纜阻抗相應匹配。通常把放大器部分分割成前置放大器和主放大器兩大部分,前置放大器體積小,一般放置在探測器附近,前置放大器的輸入與探測器相匹配,組裝在一個結構中,稱之位探測器“探頭”,其輸出信號經過高頻電纜線與主放大器相連接,測量工程中,前置放大器參數(shù)不變,由后級的主放大器做放大倍數(shù)的調節(jié)。前置放大

36、器在核輻射測量中有如下作用和特點:提高系統(tǒng)信噪比;減小外界干擾的相對影響;合理布局、便于使用和調節(jié);實現(xiàn)探測器與傳輸線,探頭與主放大器的阻抗轉換和阻抗匹配。前級放大電路設計前級放大電路設計 OP37EZ是一款低噪聲、低漂移、高速運算放大器。其轉換率達到17V/sec、增益帶寬積為63MHz。該運算放大器常應用于麥克風,磁頭,唱機前置放大器,高速數(shù)據(jù)信號調理采集系統(tǒng)和寬帶儀器。本系統(tǒng)選取該運算放大器用作信號的前級放大和信號的有源濾波。在進行信號的成形濾波之前,需要先對探頭信號進行放大,前面已經介紹了探頭信號的特點,其上升沿陡峭,可以看成是階躍信號,而下降沿成指數(shù)衰減,在沒有保證輸入信號有足夠幅度

37、情況下直接輸入微分成形電路,會造成明顯的幅度虧損,所以前級放大是必須的 前級放大電路設計前級放大電路設計 微分成形濾波與極微分成形濾波與極-零相消技術零相消技術 (1)無源RC微分成形濾波前置放大器的輸出信號如圖(a)所示,上升時間相當快,通常在ns數(shù)量級,而尾部衰減時間卻要遠遠大于上升時間,達到ms級別。這樣的脈沖信號容易產生脈沖堆積,脈沖堆積嚴重影響能量分辨率,導致后級的分析測量設備無法正常處理。由于信號衰減遠大于上升時間,我們可以近似看成信號為階躍信號,將該信號經過一個由一個電容C和一個電阻R組成的微分電路如圖 (b),RC值的大小決定了信號的衰減時間,這樣就可以使堆積信號分開,從基線開

38、始增長,其輸出信號如圖 (c)。極-零相消原理 多道脈沖幅度分析儀的設計與實現(xiàn)實實內容安排內容安排實實課題的內容實質及研究目標課題的內容實質及研究目標系統(tǒng)總體結構設計系統(tǒng)總體結構設計系統(tǒng)硬件電路設計系統(tǒng)硬件電路設計系統(tǒng)整體調試系統(tǒng)整體調試系統(tǒng)軟件設計系統(tǒng)軟件設計12345多道脈沖幅度分析儀的設計與實現(xiàn)內容實質內容實質實實多道脈沖幅度分析儀的設計與實現(xiàn)研究目標研究目標 閱讀核電子測量相關文獻,掌握多道脈沖幅度分析儀的構成原理。 理解各種核探測器的輸出信號的特點和指標,設計相關成形電路、零極點相消電路、積分電路、寬帶線性放大電路等等。 掌握高速數(shù)據(jù)采集的相關原理,熟悉相關芯片資料,設計高速ADC采

39、樣電路。 學會使用FPGA開發(fā)平臺,實現(xiàn)數(shù)據(jù)采集與數(shù)據(jù)的前期處理。 運用FPGA開發(fā)平臺,設計相關算法,實現(xiàn)硬件尋峰。 完成FPGA與PC機上層軟件的數(shù)據(jù)通信。 系統(tǒng)聯(lián)調多道脈沖幅度分析儀的設計與實現(xiàn)系統(tǒng)總體結構設計系統(tǒng)總體結構設計多道脈沖幅度分析儀的設計與實現(xiàn)系統(tǒng)硬件設計系統(tǒng)硬件設計實實 系統(tǒng)在硬件結構上分為以下幾個模塊: 電源模塊 FPGA數(shù)據(jù)處理模塊 MCU控制模塊 液晶屏顯示模塊 成形濾波模塊 程控增益模塊 高速A/D采集模塊 UART協(xié)議通信模塊 多道脈沖幅度分析儀的設計與實現(xiàn)微分成形電路設計微分成形電路設計 ftfeCQtV fttfeeCQtV110下沖的后沿部分可以用 來表示,

40、盡管其值很小,但是尾部拖得很 長,會帶來幅度過載問題。 ftfeCQtV0(1)(2)多道脈沖幅度分析儀的設計與實現(xiàn)實實極極-零消相電路零消相電路 為了避免幅度過載效應,設計電路使其不產生下沖現(xiàn)象,需要電路能夠保證微分之后輸出為單極性信號。 假設輸入系統(tǒng)為 存在一個 的極點。 如果 這樣形式(一個極點,一個零點),其零點 和極點 相等,而且 的值遠小于 ,那么就可以得到單極性信號,并可以將脈沖縮短。這種方法就是極零相消方法。 SHsCQSHSVSVffi110 11PsZsSH0P0P1Z SVi SVifP101P0P多道脈沖幅度分析儀的設計與實現(xiàn)實實積分成形電路設計積分成形電路設計RC積分

41、電路的輸出波形雖然有平坦的頂部,但是不對稱,其前沿部分明顯比后延快,不能算是高斯型波形,要獲得高斯型的波形我們采用濾波成形電路 級數(shù)越多,輸出越趨近于高斯波形,每增加一級,在時域里則完成一次以指數(shù)函數(shù)為權的平均,因此幅度變小,峰位后移,脈沖寬度越大,越對稱,越接近于高斯波形。多道脈沖幅度分析儀的設計與實現(xiàn)實實積分成形電路設計積分成形電路設計為了使輸出波形接近高斯型波形并且有較高的信噪比,實際選擇積分電路的級數(shù)一般為3-4級多道脈沖幅度分析儀的設計與實現(xiàn)實實有源積分成形電路有源積分成形電路 有源濾波成形電路由電阻,電容和運算放大器等元器件組成,與無源濾波成型電路相比,有源濾波成形輸出信號更加接近

42、于理想的積分和微分特性,由它來構成濾波成形電路,把放大環(huán)節(jié)和濾波環(huán)節(jié)結合在了一起,節(jié)省了元器件,同時也獲得了更好的效果。多道脈沖幅度分析儀的設計與實現(xiàn)實實程控增益電路設計(程控增益電路設計(AD603電路設計)電路設計) AD603是美國ADI公司推出的具有程控增益調整功能的芯片,噪聲低,帶寬增益高達90MHz。增益的調整與其自身電壓值無關僅與控制電壓差Vg成線性關系,硬件電路將芯片7、5管腳相連接。增益范圍為-11+30dB,帶寬90MHz。輸入壓差值DAOUT在-500mV500mV,增益調節(jié)公式為40Vg+10。多道脈沖幅度分析儀的設計與實現(xiàn)實實程控增益電路設計(程控增益電路設計(DAC

43、8550電路設計)電路設計) DAC8550是一種小型、低功率、電壓輸出型的16位數(shù)字模擬轉換器。芯片提供了良好的線性關系。采用3線串行接口,輸出電壓與寫入數(shù)據(jù)之間的關系為 多道脈沖幅度分析儀的設計與實現(xiàn)實實信號差分驅動電路設計信號差分驅動電路設計 在采集系統(tǒng)中,雖然A/D轉換器支持單端和差分輸入兩種方式,但是差動模擬信號輸入時,轉換器在總諧波失真和無雜散動態(tài)范圍的方面將獲得最佳性能,所以本設計選用了ADI公司的高性能高速差分放大器AD8138進行差分驅動,該放大器具有較寬的模擬帶寬,容易用作單端到差分放大器的轉換,并且它的輸入阻抗高達6M,可以直接與輸入信號相連而省略隔離放大器。多道脈沖幅度

44、分析儀的設計與實現(xiàn)實實AD9226電路設計電路設計 AD9226是ADI公司推出的高速,高分辨率的模數(shù)轉換器,該芯片采取單電源供電、具有12位精度、數(shù)據(jù)并行輸出、采樣頻率高達65MHZ,內置2.0V參考基準電壓源。采用多級差分流水結構,帶有誤差校正功能,在數(shù)據(jù)采集領域應用廣泛。多道脈沖幅度分析儀的設計與實現(xiàn)實實012312121212121212121212121212121212121212121212121212121212121212121212121212121212121212121212121212121212121212121212121212121212121212121212

45、121212121212121212121212121212121212122121213412122121212121212121212121121256784321567843215678432156784321567843215643211234512345678910111213141516171819202122232425262728293031323334353637383940414243444546474849505152535455565758596061626364567843215643211221212121211231232121212112312321212121

46、212112321212112312321212121212121212121212121212121212132121212121212121212121212112122221234123456789101615141312111098765432112345678910123456781615141312111092121121110162738495543212121121221212121212121212121212121212121212121212121212121212121212121212121212121212121212121212121212121212121212

47、110987654321硬件實物展示硬件實物展示多道脈沖幅度分析儀的設計與實現(xiàn)實實系統(tǒng)軟件設計系統(tǒng)軟件設計多道脈沖幅度分析儀的設計與實現(xiàn)實實ATmega128單片機系統(tǒng)流程單片機系統(tǒng)流程 ATmega128控制器整體程序流程設計、整體程序采用20ms作為循環(huán)周期,在一個周期內實現(xiàn)以下內容: AD讀取 增益檔位換算 DAC數(shù)據(jù)寫入 超量程信號獲取 超量程提示 液晶顯示刷新多道脈沖幅度分析儀的設計與實現(xiàn)實實DAC8550數(shù)據(jù)寫操作及液晶初始化數(shù)據(jù)寫操作及液晶初始化DAC8550DAC8550數(shù)據(jù)寫操作流程圖數(shù)據(jù)寫操作流程圖液晶初始化流程圖液晶初始化流程圖多道脈沖幅度分析儀的設計與實現(xiàn)實實Clk_GLAResetTx_din_word31.0Tx_cmd_wordTx_readyTx_din_byte7.0Tx_cmd_byteTx_Frame_readyFrame_send_moduleinst1Clk_GLAResetTx_din7.0Tx_cmdBclkTx_rea

溫馨提示

  • 1. 本站所有資源如無特殊說明,都需要本地電腦安裝OFFICE2007和PDF閱讀器。圖紙軟件為CAD,CAXA,PROE,UG,SolidWorks等.壓縮文件請下載最新的WinRAR軟件解壓。
  • 2. 本站的文檔不包含任何第三方提供的附件圖紙等,如果需要附件,請聯(lián)系上傳者。文件的所有權益歸上傳用戶所有。
  • 3. 本站RAR壓縮包中若帶圖紙,網頁內容里面會有圖紙預覽,若沒有圖紙預覽就沒有圖紙。
  • 4. 未經權益所有人同意不得將文件中的內容挪作商業(yè)或盈利用途。
  • 5. 人人文庫網僅提供信息存儲空間,僅對用戶上傳內容的表現(xiàn)方式做保護處理,對用戶上傳分享的文檔內容本身不做任何修改或編輯,并不能對任何下載內容負責。
  • 6. 下載文件中如有侵權或不適當內容,請與我們聯(lián)系,我們立即糾正。
  • 7. 本站不保證下載資源的準確性、安全性和完整性, 同時也不承擔用戶因使用這些下載資源對自己和他人造成任何形式的傷害或損失。

評論

0/150

提交評論