計(jì)算機(jī)原理試題及答案_第1頁(yè)
計(jì)算機(jī)原理試題及答案_第2頁(yè)
計(jì)算機(jī)原理試題及答案_第3頁(yè)
計(jì)算機(jī)原理試題及答案_第4頁(yè)
計(jì)算機(jī)原理試題及答案_第5頁(yè)
已閱讀5頁(yè),還剩32頁(yè)未讀, 繼續(xù)免費(fèi)閱讀

下載本文檔

版權(quán)說(shuō)明:本文檔由用戶提供并上傳,收益歸屬內(nèi)容提供方,若內(nèi)容存在侵權(quán),請(qǐng)進(jìn)行舉報(bào)或認(rèn)領(lǐng)

文檔簡(jiǎn)介

計(jì)算機(jī)原理試題及答案計(jì)算機(jī)原理試題及答案一、單項(xiàng)選擇題(本大題共25小題,每小題1分,共25分)在每小題列出的四個(gè)備選項(xiàng)中只有一個(gè)是符合題目要求的,請(qǐng)將其代碼填寫在題后的括號(hào)內(nèi)。錯(cuò)選、多選或未選均無(wú)分。計(jì)算機(jī)軟件是指.操作系統(tǒng)B.匯編程序C.用戶程序計(jì)算機(jī)中常以主頻來(lái)評(píng)價(jià)機(jī)器的性能,以下為主頻單位的是(A.MIPSB.MHZC.MTBFD.MTTR之一是(C)A.A+A=AB.A+1=1C.邏輯電路如圖所示,當(dāng)F=1時(shí)的輸入A,B為(C)A.A=0,B=0B.A=0,B=1C.A=1,B=05.D型觸發(fā)器如圖所示,要把它接成計(jì)數(shù)狀態(tài)(即每輸入一個(gè)1001),則DA.QBC.“0”D.“1”以下敘述錯(cuò)誤的是進(jìn)制數(shù)據(jù)逢八進(jìn)一B.任何進(jìn)制的數(shù)據(jù)都有基數(shù)和各位的“位權(quán)”C.表示信息的數(shù)字符號(hào)稱為代碼十進(jìn)制分?jǐn)?shù)27/64的十六進(jìn)制數(shù)表示為(D)A.0.011011HB.0.33HC.0.63HD.0.6CH8.[x]補(bǔ)=1011100B,則x的真值為(A)A.-36DB.92DC.-28DD.5CH9.以下敘述正確的是編碼可以表示漢字的編碼B.漢字輸入編碼都是根據(jù)字音進(jìn)行的編碼C.漢字輸入碼可以根據(jù)漢字字形編碼10.在原碼xfyfzf.B.C.D.11.在浮點(diǎn)加減法運(yùn)算中,尾數(shù)求和之后,一般首先要執(zhí)行的操作是B.C.對(duì)12.存放的一個(gè)正定點(diǎn)數(shù)進(jìn)行乘2操作(假定乘2后不會(huì)溢出),其方法2B.1C21言B.操作語(yǔ)言C.機(jī)器語(yǔ)言D.BASIC14.如果指令中直接給出了執(zhí)行指令所需的操作數(shù),那么這種尋址方式稱為B.直接尋址C.間接尋址15.CPU管理并產(chǎn)生每一條指令的操作信號(hào),把操作信號(hào)送往相應(yīng)的部件,從而控制這些部件按指令的要求進(jìn)行操作。這種功能稱為.程序控制B.操作控制C.時(shí)間控制D.16A存入主存的DCPUDA.數(shù)據(jù)緩沖寄存器B.地址寄存器C.通用寄存器價(jià)格比是存儲(chǔ)器的綜合性指標(biāo)B.每元多少字節(jié)數(shù)C.存取周期除以價(jià)格188K×8bitRAMB.8KC.13D.14D)A.彌補(bǔ)主存的存取速度不足B.縮短主存的讀寫周期C.減少CPU訪問(wèn)內(nèi)存的次數(shù)A.邏輯地址B.物理地址C.間接訪問(wèn)地址21.外圍設(shè)備的編址方式有編址BC.程序編址和硬件編址址22.按操作的節(jié)拍分類,輸入輸出接口可分為下列兩類:(B)A.并行接口和串行接口B.同步接口和異步接口C.程序中斷輸入輸出接口和直接存儲(chǔ)器存取接口接口的中斷屏蔽觸發(fā)器的作用是:當(dāng)該位觸發(fā)器的狀態(tài)為時(shí),則表示ACPUB.屏蔽了所有的接口的中斷請(qǐng)求信號(hào)C.不受理此對(duì)應(yīng)接口的中斷請(qǐng)求信號(hào)D.24.調(diào)制解調(diào)器的一種A.數(shù)據(jù)通訊設(shè)備B.輸入設(shè)備.網(wǎng)絡(luò)適配器A)A.功能專用化B.資源共享C.電子商務(wù)(本大題共15小題,每空1分,共15分。)請(qǐng)?jiān)诿啃☆}的空格中填上正確答案。錯(cuò)填、不填均無(wú)分。26.若按計(jì)算機(jī)的應(yīng)用來(lái)分類,家用電器中使用的計(jì)算機(jī)是 。(專用計(jì)算機(jī))27.在計(jì)算機(jī)硬件設(shè)備中硬盤,光盤和軟盤屬于 存儲(chǔ)器。(輔助存儲(chǔ)器)28.當(dāng)C=0時(shí),= 。(1)29.基本門電路如圖所示,其輸出F的邏輯表達(dá)式F=非(A+B+C)30.十進(jìn)制數(shù)據(jù)57D表示成6位二進(jìn)制數(shù)。(111001B)31.n+1位二進(jìn)制無(wú)符號(hào)整數(shù)的數(shù)值范圍是0到 。2n+1--132.一般在運(yùn)算器內(nèi)部都配置有大量的寄存器,其中在程序中可編址使用的是 。33.在目前廣泛使用的各類Pentium機(jī)上,其浮點(diǎn)運(yùn)功能是由 實(shí)現(xiàn)的。34.計(jì)算機(jī)指令一般由兩部分組成,其中,部分指定了指令所執(zhí)行的操作性質(zhì)。(操作碼)35.在程序執(zhí)行過(guò)程中,下一條待執(zhí)行指令的地址代碼寄存在 中。(PC)36.一系列微指令的有序集合稱為 ,它可以控制實(shí)2010/7/11現(xiàn)一條機(jī)器指令。(微程序)37.評(píng)價(jià)存儲(chǔ)器的主要性能指標(biāo)有存取時(shí)間、可靠性、性能價(jià)格比和 。(存儲(chǔ)容量)38.若存儲(chǔ)容量為4MB,且以字節(jié)編址,采用雙譯碼器方式,那么x和y地址譯碼器引出的地址線共有 條。39.一般將多個(gè)中斷觸發(fā)器組合為中斷寄存器,而整個(gè)中斷寄存器的內(nèi)容稱為 。(中斷字)40.I/O設(shè)備的統(tǒng)一編址方式是將外圍設(shè)備與 統(tǒng)一編址。(內(nèi)存)三、計(jì)算題(本大題共5小題,每小題4分,共20分。)41.證明下式邏輯等式成立42.將十進(jìn)制數(shù)據(jù)19.7D表示成二進(jìn)制數(shù)(小數(shù)點(diǎn)后保留6位),再由該二進(jìn)制數(shù)表示成八進(jìn)制數(shù)和十六進(jìn)制數(shù)43.已知字母A的ASCII編碼為1000001,求字母BC、F、K的ASCII編碼44.已知x=0.10011,y=-0.10111,用變形補(bǔ)碼計(jì)算x-y。要求寫出運(yùn)算過(guò)程,并指出運(yùn)算結(jié)果是否溢出?45.多功能算/邏輯運(yùn)算單元ALU第i位對(duì)輸入的Ai和Bi的兩個(gè)輸入組合函數(shù)為:,若已知控制參數(shù)S0S1S2S3=1111,試求出:(1)Xi的簡(jiǎn)化式;(2)Yi的簡(jiǎn)化式;再根據(jù)Ci+1=Yi+XiCi和Fi=,進(jìn)一步求出:(3)Ci+1的簡(jiǎn)化式;(4)Fi的簡(jiǎn)化式。四、問(wèn)答題(本大題共8小題,第46、47小題各4分,第48、49、50、51小題各5分,第52、53小題各6分,共40分。)46.(1)邏輯電路如下圖所示,試根據(jù)該邏輯圖寫出F的原始表達(dá)式。(2)化簡(jiǎn)F的表達(dá)式,并用最基本的門電路實(shí)現(xiàn)其功能。47.什么是規(guī)格化的浮點(diǎn)數(shù)?為什么要對(duì)浮點(diǎn)數(shù)進(jìn)行規(guī)格化?48.基址尋址方式與變址尋址方式在操作數(shù)地址的形成上很相似,試說(shuō)明其區(qū)別。49.下面是某模型機(jī)上的一段由幾條指令編寫的程序:CLAADDAADDBSTACADDCSTAD假設(shè)程序運(yùn)行前,累加器AC及主存單元A、B、C、D的內(nèi)容分別為1、2、3、4、。請(qǐng)問(wèn):程序執(zhí)行完后,累加器AC及主存單元AB、C、DOPD流程,請(qǐng)?zhí)钛a(bǔ)其中的空缺(1)~(5)。(1)(2)(3)(4)(5)51.表中所示的是運(yùn)行過(guò)程中一個(gè)虛擬存儲(chǔ)器與主存之間的地址對(duì)應(yīng)表。(1)邏輯地址代碼為101010110的數(shù)據(jù),在主存中可否找到?若能找到,其物理地址代碼是什么?(2)若某數(shù)據(jù)的邏輯地址代碼為110110110,在主存中可否找到?若能找到,其物理地址代碼是什么?(3)物理地址代碼為11011011的數(shù)據(jù),其邏輯地址代碼是什么?52.試述“中斷允許”觸發(fā)器的作用,并說(shuō)明程序中斷處理過(guò)程中在保存斷點(diǎn)、現(xiàn)場(chǎng)的前后及恢復(fù)斷點(diǎn)、現(xiàn)場(chǎng)的前后為什么都要關(guān)中斷和開中斷?53.為了有效地利用DMA方式傳送數(shù)據(jù),一般采用哪三種傳送方式來(lái)解決CPUDMA2005年1一、單項(xiàng)選擇題(的四個(gè)備選答案中,選出一個(gè)正確答案,并將正確答案的序號(hào)填在題干的括號(hào)內(nèi)。每小題1分,共25分)1.某數(shù)在計(jì)算機(jī)中用8421BCD碼表示為001110011000,其真值為(A)。A.398B.398HCD.1110011000B2.發(fā)送數(shù)據(jù)時(shí),寄存器與總線之間主要是用()來(lái)連接的A.與門B.與門、或門C.MUXD.三態(tài)門3.利用激光讀出和寫入的信息存儲(chǔ)裝置稱為( C)。A.激光打印機(jī)B.EPROMC.光盤D.軟盤4.在因特網(wǎng)上除了進(jìn)行個(gè)人電子信,最活躍的領(lǐng)域是A.遠(yuǎn)程教育B.發(fā)布信息C.電子商務(wù)D.查詢信息5.DELPH是(D)語(yǔ)言。A.第一代B.第二代C.第三代D.第四代6.?dāng)?shù)控機(jī)床方面的計(jì)算機(jī)應(yīng)用屬于(D)。A.科學(xué)計(jì)算B.輔助設(shè)計(jì)C.?dāng)?shù)據(jù)處理D7。A.1/2B.1/3C.1/4D.1/5811001100C)。A.01100110B.11001100C.11100110D.011011009.二級(jí)存儲(chǔ)體系是由(C)有機(jī)地組成一整體。A.Cache與寄存器組B.Cache與輔存C.主存與輔存D.Cache與外存10.在MODEM之間進(jìn)行傳送的信號(hào)是信號(hào)A.二進(jìn)制數(shù)字B.模擬C.隨機(jī)D.離散11.中斷與調(diào)用指令的主要區(qū)在于中斷是(B)。A.程序按排的 B.隨機(jī)的C.程序請(qǐng)求的D.執(zhí)行輸/輸出指令12.評(píng)價(jià)計(jì)算機(jī)運(yùn)算速度的指標(biāo)是。A.MIPSB.MTBFC.MTTRD.GB13.對(duì)多臺(tái)分布在不同位置的計(jì)算機(jī)及其設(shè)備之間的通訊進(jìn)行監(jiān)管是屬于(D)。A.批處理操作系統(tǒng)B.分時(shí)操作系統(tǒng)C.實(shí)時(shí)操作系統(tǒng)D.網(wǎng)絡(luò)操作系統(tǒng)14.某寄存器中的值有時(shí)是地址,只有計(jì)算機(jī)的A.譯碼器B.指令C.子程序D.時(shí)序信號(hào)15.PCI總線是(C)位的。A.8B.16C.32D.416CPU去的寄存器是A.PCB.IRC.DRD.AC17.如指令中的地址碼就是操作數(shù),那么這種尋址方式稱為(A)。A.立即尋址B.直接尋址C.間接尋址D.寄存器尋址18.在原碼一位乘法中,被乘數(shù)X的原碼符號(hào)為X0,乘數(shù)Y的原碼符號(hào)為Y0,則乘積的符號(hào)為(D)。A.X0+Y0B.X0●Y0C.(Xo●Yo)~D.X0⊕Y019.在多級(jí)存儲(chǔ)體系中,“cache—主存”結(jié)構(gòu)的作用是解決(D)的問(wèn)題。A.主存容量不足B.主存與輔存速度不匹配C.輔存與CPU速度不匹配D.主存與CPU速度不匹配20.堆棧是一種(B)存貯器。A.順序B.先進(jìn)后出C.只讀D.先進(jìn)先出21.下列邏輯部件中,(C)不包括在運(yùn)算器內(nèi)。A.累加器B.狀態(tài)條件寄存器C.指令寄存器D.ALU22.集成電路(IC)計(jì)算機(jī)屬于第(C)代計(jì)算機(jī)。A.“一”B.“二”C.“三”D.“四”23.計(jì)算機(jī)部件中的三態(tài)門,其第三輸出狀態(tài)稱為(C)。A.高電位B.低電位C.高阻態(tài)D24個(gè)像素對(duì)應(yīng)的存儲(chǔ)單元的位數(shù)最少是A.1位B.24位C8位D.16位25.漢字在計(jì)算機(jī)內(nèi)部存儲(chǔ)、傳輸、檢索的代碼稱為(C)A.輸入碼B.漢字字形碼C.漢字內(nèi)部碼D.漢字交換碼二、填空題(每空1分,共20分)1.BCD碼中,每一位十進(jìn)制由4位二進(jìn)制碼組成碼中表示一個(gè)字符需7位進(jìn)制碼2.堆棧中,需要一,它是CPU中的一個(gè)專用寄存器,它指定的 就是堆棧的 。3.計(jì)算機(jī)的低級(jí)語(yǔ)言分和 ,這兩種語(yǔ)言都是面的語(yǔ)言。4.CPU的四個(gè)主要功能是 、 、 、 。5.可編程邏輯陳列PLA是利 來(lái)實(shí)現(xiàn)隨機(jī)邏輯的一種方法,利用PLA器件,可以實(shí)現(xiàn) ,也可以實(shí)。6.CPU從主存取出一條指令并執(zhí)行該指令的時(shí)間叫做 ,它常用若干個(gè) 來(lái)表示7.為了減輕總線負(fù)擔(dān),總線上的部件都應(yīng)具有 。8.計(jì)算機(jī)的硬件結(jié)構(gòu)通常由運(yùn)算器、 、存儲(chǔ)器、輸入和輸出設(shè)備組成9.目前三種數(shù)模型的數(shù)據(jù)庫(kù)管理系統(tǒng)中使用最方便的是 數(shù)據(jù)庫(kù)。三、計(jì)算題(共28分,要求寫出過(guò)程.設(shè)X=DBH,Y=2CH,求X⊕Y)21216存儲(chǔ)容量。4K×4bit的RAM存儲(chǔ)器芯片,要組成一個(gè)32K×8bit的存儲(chǔ)器,計(jì)算總共需要多少RAM(8分)4.已知X=0.1011,Y=0.1101用原碼一位乘法求X*Y=?(8分)5.化簡(jiǎn)邏輯函數(shù):Y=A?B+B?C?D+A~?C+B~?C分)四、問(wèn)答題(共 27分)1.計(jì)算機(jī)性能評(píng)價(jià)指標(biāo)主要有哪些(5分)2.什么是CICS?(4分)3.外圍設(shè)備的編址方式有哪些?分別簡(jiǎn)述之。(5分)4.什么是指令?什么是指令周期?(4分)5.CPU響應(yīng)中斷的條件是什么?(4分)6.?dāng)?shù)據(jù)傳送的控制方式有哪些?各有何特點(diǎn)?(5分)二○○○年下計(jì)算機(jī)原理試題及答案第一部分選擇題一、單項(xiàng)選擇題CPU()AALU和累加器、ALU和控制器C、運(yùn)算器和控制器DALU計(jì)算機(jī)運(yùn)算速度的單位是()A、MTBFB、MIPSC、MHZD、MB輸入A和B在()J’等于A、A=0,B=0B、A=0,B=1C、A=1,B=1D、A=1,B=0(缺圖)8.在向上生長(zhǎng)的堆棧中,如果出棧指令POPx的操作定義為:M(x)←M(SP);SP←(SP)-1則入棧指令PUSHX應(yīng)定義為()A、M(SP)←M(x);SP←(SP)+1B、M(SP)←M(x);SP←(SP)-1C、SP←(SP)+1;M(SP)←M(x)D、SP←(SP)-1;M(SP)←M(x)9.在微程序控制的計(jì)算機(jī)中,若要修改指令系統(tǒng),只要()A、改變時(shí)序控制方式、改變微指令格式CD、改變控制存儲(chǔ)器的內(nèi)容10.AS/400計(jì)算機(jī)系統(tǒng)采用的操作系統(tǒng)為()ADOS、UNIX、CP/M、OS/400填空題(本大題共18小題,每空1分,共30分)11.用ID(觸發(fā)器D端)及CI(觸發(fā)輸入端)端來(lái)使上升沿觸發(fā)的D觸發(fā)器置則ID必須CI。任何進(jìn)位計(jì)數(shù)制包含基數(shù)和位權(quán)兩個(gè)基本要素。十六進(jìn)制的基數(shù),其中第i位的權(quán)。13.8421BCD碼中,十進(jìn)制數(shù)字“5”的BCD碼的前面加上奇校驗(yàn)位后,。14.浮點(diǎn)運(yùn)算器Intel80287協(xié)處理器可在80286或80386微機(jī)系統(tǒng)的 模式和 模式下操作。15.在浮點(diǎn)加法算中,當(dāng)尾數(shù)需要右移時(shí),應(yīng)進(jìn)行舍入處理。常用的舍入方法有 和 這兩種。某機(jī)器指令系統(tǒng)中,指令的操作碼為8位,則該指令系統(tǒng)最多可以有 種指令。17.如果零地址指令的操作數(shù)在內(nèi)存中,則操作數(shù)地址隱式地由 來(lái)指明。18.在組合邏輯控制器中當(dāng)一條指令取出后,組合邏輯網(wǎng)絡(luò)的輸出分兩部分,其主要部分是產(chǎn)生執(zhí)行該指令所需的 ,另一部分送到 ,以便在執(zhí)行步驟較短的情況下,控制下縮短指令的執(zhí)行時(shí)間。19.在非堆棧型處理器中,指令A(yù)DDx的功能是將x單元中的內(nèi)容相加,結(jié)果送20.按照存儲(chǔ)器的不同工作方式可以將存儲(chǔ)器分為隨機(jī)存取存儲(chǔ)器(RAM)、 、順序存取存儲(chǔ)器(SAM)和 。21.主儲(chǔ)器進(jìn)行兩次連續(xù)、獨(dú)立的操作(讀/寫)之間所需的時(shí)間稱 。與靜態(tài)MOS型存儲(chǔ)器相比,動(dòng)態(tài)MOS型存儲(chǔ)器的最大特點(diǎn)是存儲(chǔ)信息需要不斷地 。23.程序訪問(wèn)的 為Cache的引入提供了理論依據(jù)24.目前微機(jī)系統(tǒng)上使用的鼠標(biāo)器有兩種類型,一種是 ,另一種是 25.可以根據(jù)中斷源在系統(tǒng)中的位置,將中斷源分為內(nèi)部中斷和外部中斷兩類。一般運(yùn)算器除法錯(cuò);鍵盤輸入請(qǐng)求中斷。26.在程序中斷控制方式中,雖有中斷請(qǐng)求,但為了保證禁止某些中斷以提供某一特定的服務(wù),這可以由CPU中觸發(fā)器和為中斷源設(shè)置的 觸發(fā)器控制實(shí)現(xiàn)。27.Pentium以與Intel486CPU 相同的頻率工作時(shí),整數(shù)運(yùn)算的性能提高了 倍;浮點(diǎn)運(yùn)算性能提高了 倍。28.計(jì)算機(jī)能評(píng)價(jià)是一個(gè)很復(fù)雜的問(wèn)題,在實(shí)際使用中的評(píng)價(jià)指標(biāo)包括主頻、 、運(yùn)算速度、可靠性和可維護(hù)性等。三計(jì)算題(本大題共5小題,共20分)(缺圖)30.已知[x]原=10110101,求真值x及其x的補(bǔ)碼和反碼。分)31.將二進(jìn)制數(shù)101101.101轉(zhuǎn)換為十進(jìn)制數(shù)、八進(jìn)制數(shù)和十六進(jìn)制數(shù)。(5)328,X=-0.01011,要求用補(bǔ)碼算術(shù)移位方法求得下列機(jī)器數(shù):(4分)(1)[0.5x]補(bǔ)(2)[2x]補(bǔ)(3)[0.25xx=10101110,y=10010111,求:(4)(1)x∨y(2)x∧y(缺圖)四、問(wèn)答題(本大題共9小題,共40分)358位無(wú)符號(hào)整數(shù)和8位定點(diǎn)原碼整數(shù)的表示范圍。(4分)37.計(jì)算機(jī)系統(tǒng)中異步控制方式的三個(gè)主要特點(diǎn)是什么?(分)39.存儲(chǔ)器芯片中“Cache采用地址復(fù)用技術(shù)有什么優(yōu)點(diǎn)?(3分)40.在“Cache-主存-輔存”三級(jí)存儲(chǔ)體系中,-主存”結(jié)構(gòu)與“主存-輔存”結(jié)構(gòu)的引入各為了解決什么問(wèn)題?(3分)41.某字長(zhǎng)為32位的計(jì)算機(jī)系統(tǒng)中,其外設(shè)控制有一個(gè)字節(jié)多路通道,一個(gè)選擇通道。字節(jié)多路通道接有兩臺(tái)打印機(jī)和5臺(tái)顯示器;選擇通道裝有兩臺(tái)磁盤機(jī)和兩臺(tái)磁帶機(jī)。已知顯示器、打印機(jī)、磁帶機(jī)和磁盤機(jī)的傳輸速率分別為200KB/S、20KB/S、300KB/S和1500KB/S。問(wèn)該系統(tǒng)中各個(gè)通道的最大傳輸速率分別為多少?(4分)42.某計(jì)算機(jī)共有五級(jí)中斷,其中斷響應(yīng)和處理的優(yōu)先級(jí)從高到低為1→2→3→4→5。假定在運(yùn)行用戶程序時(shí),同時(shí)出現(xiàn)2和4級(jí)中斷請(qǐng)求;而在處理21,35試問(wèn)各級(jí)中斷處理完成的順序是什么?畫出處理多重中斷的示意圖。(6分)2000年(下)計(jì)算機(jī)原理試卷答案一、單項(xiàng)選擇題(10110)1.C3.C5.A7.D9.D2.B4.B6.B8.C10.D二、填空題(本大題共18小題,每空1分,共30分)12.16,16i13.1010114.實(shí)、保護(hù)(兩空可交換舍1入法,恒置1法(兩空可交換或28)17.堆棧指針(或SP)18.控制信號(hào),時(shí)序計(jì)數(shù)器累加器的內(nèi)容(或AC的內(nèi)容),累加器(或20.只讀存儲(chǔ)器(或者ROM),直接存取存儲(chǔ)器(或者主存讀/寫周期(TM)22.刷新(或再生局部性24.機(jī)械式的,光電式的(兩空可交換)25.內(nèi)中斷,外中斷(或內(nèi)部中斷,外部中斷)26.中斷允許,中斷屏蔽(兩空可交換)27.1,528.字長(zhǎng),存儲(chǔ)容量,兼容性,性價(jià)格比(任選兩個(gè)均對(duì))三、計(jì)算題(本大題共5小題,共20分)30.[參考答案真值=-0110101(1分)(2)[X]補(bǔ)=11001011符號(hào)和數(shù)值部分各 1分(2分)(3)[X]反=11001010(1分)(共4分)31.[參考答案](1)先將101101.101B 展 開 成 多 項(xiàng) 式 101101.101B =1×25+1×23+1×22+1×20+1×2-1+1×2-3(1分)=45.625(2分)(2)101101.101B=55.5Q(1分)(3)101101.101B=分)(共5分)32.[參考答案補(bǔ)=1.1010100(1分)[X]補(bǔ)算術(shù)右移1位得:[1/2X]補(bǔ)=1.1101010(1分)[X]補(bǔ)算術(shù)左移1位得:[2X]補(bǔ)=1.0101000(1分)[1/2X]補(bǔ)算術(shù)右移1[1/4X]補(bǔ)=1.1110101(1分)(4)33.[參考答案](1)x∨y=10101110∨10010111=10111111(2分)(2)x∧y=10101110∧10010111=10000110(2分)(共4分)四、問(wèn)答題(本大題共9小題,共40)34.[參考答案]C1=1(1)C2=維持初始狀態(tài)(或初始狀態(tài)C2=0時(shí),加CP后C2=0;初始狀態(tài)C2=1CPC2=1)(2)(3)35.[參考答案](1)8分)(2)8位定點(diǎn)原碼整數(shù)的范圍:-127-127(2)(4)37.[參考答案](1)系統(tǒng)中沒(méi)有統(tǒng)一的時(shí)鐘)(2)各部件有自己的時(shí)鐘信號(hào))(3)各個(gè)微操作的進(jìn)行是采用應(yīng)答方式工作分)(共3分)39.[參考答案采用地址復(fù)用技術(shù),將把地址分批送入芯片。(2分)這樣可以保證不增加芯片的地址引腳,從而保證芯片的外部封裝不變。(1分)(共3分)40.[參考答案](1)“Cache-主存”結(jié)構(gòu)的引入是為了解決CPU)(2)“主存-輔存”結(jié)構(gòu)的引入是為了解決主存儲(chǔ)器容量不足的問(wèn)題。)(3)41.[參考答案]字節(jié)多路通道的最大傳輸率為:200×5KB/S+20×2B/S=1000040B/S(2分)選擇通道的最大傳輸為:1500KB/S(2分)(共4分)2001年4月份全國(guó)高等教育自學(xué)考試計(jì)算機(jī)原理試題1.財(cái)務(wù)會(huì)計(jì)方面的計(jì)算機(jī)應(yīng)用屬于()。A、科學(xué)計(jì)算B、數(shù)據(jù)處理C、輔助設(shè)計(jì)D、實(shí)時(shí)控制2.評(píng)價(jià)計(jì)算機(jī)運(yùn)算速度的單位是()。A、MIPSB、MHzC、MTBFD、MTTR3.照明電路如圖所示,設(shè)燈亮L=1,開關(guān)A、B閉合為1,則燈亮的邏輯表達(dá)式為()。4.全加器比半加器多一輸入端,該輸入端是()。A、本位進(jìn)位D、低位進(jìn)位C、加數(shù)D、被加數(shù)5.采用十六進(jìn)制書寫二進(jìn)制數(shù),位數(shù)可以減少到原來(lái)的A、1/2、1/3、I/4、A、1位B、2位C、3位、47.在定點(diǎn)補(bǔ)碼加減運(yùn)算中,檢測(cè)運(yùn)算溢出的變形碼檢測(cè)方法是()。A、運(yùn)算結(jié)果的兩個(gè)符號(hào)位相同B、運(yùn)算結(jié)果的兩個(gè)符號(hào)位不同C、結(jié)果與加數(shù)的兩個(gè)符號(hào)相同D、結(jié)果與加數(shù)兩個(gè)符號(hào)位不同8、在原碼一位乘法算法中,被乘數(shù)x的原碼為X0?X1X2…Xn,乘數(shù)yy0?y1y2…Yn,則乘積的符號(hào)為()。A、x0∨y0B、X0∧Y0C、X0∨Y0D、X0(+)Y09.在運(yùn)算器中,條件碼寄存器用來(lái)記錄每次運(yùn)算的結(jié)果狀態(tài),一般寄存的狀態(tài)是()。A、進(jìn)位、溢出、零、負(fù)、進(jìn)位、正、負(fù)、零C、進(jìn)位、溢出、零、正D、進(jìn)位、溢出、正、負(fù)10.某廠家生產(chǎn)的計(jì)算機(jī)與IBM微機(jī)具有相同的基本結(jié)構(gòu)和相同的基本指令集,但采用了不同的實(shí)現(xiàn)技術(shù)。這種計(jì)算機(jī)稱為()。A、系列機(jī)、兼容機(jī)C、模擬機(jī)11.如果指令中的地址碼就是操作數(shù)的有效地址,那么這種尋址方式稱為()A、立即尋址、直接尋址C、間接尋址、寄存器尋址12.采用地址變換表擴(kuò)大尋址空間,其特點(diǎn)是()。A、用戶可以用邏輯地址編程,地址變換是自動(dòng)完成的、用戶可以用物理地址編程,地址變換是自動(dòng)完成的C、用戶可以用邏輯地址編程,用戶進(jìn)行地址變換D、用戶可以用物理地址編程,用戶進(jìn)行地址變換 13.補(bǔ)碼10100算術(shù)右移一位后得()A、01010B、11010C01000D、1001014.從主存中取出的指令,在送到指令寄存器之前,先存人()。A、程序計(jì)數(shù)器B、狀態(tài)寄存器C、地址寄存器D、數(shù)據(jù)緩沖寄存器15A、指令周期BCPUC、機(jī)器周期、時(shí)鐘周期16.1K×8的存儲(chǔ)芯片,若不采用地址復(fù)用0VA、20根B、18根C、19根D、21根17.CacheA、存儲(chǔ)量大B、存取速度快C、價(jià)格便宜、存取速度快,價(jià)格便宜但容量小18.二級(jí)存儲(chǔ)體系是由如下存儲(chǔ)器有機(jī)地組成一個(gè)整體()。A、Cache與寄存器組BCache與輔存C、主存與輔存D、高速緩沖存儲(chǔ)器與外存19.在主機(jī)與外圍設(shè)備進(jìn)行數(shù)據(jù)交換時(shí),為解決兩者之間的同步與協(xié)A、數(shù)據(jù)緩沖寄存器B、I/O總線C、I/O接口D、串并移位器20.在采用DMA方式的I/O系統(tǒng)中,其基本思想是在以下部件或設(shè)備之間建立直接的數(shù)據(jù)通路,這指的是()。A、CPU與外圍設(shè)備B、主存與外圍設(shè)備C、外設(shè)與外設(shè)D、CPU與主存21.I/O通道是一種()。A、I/O操作方式B、I/O總線C、數(shù)據(jù)通路D、專用的I/O處理器22.一臺(tái)彩色顯示器要顯示“真彩色”,則其每個(gè)像素對(duì)應(yīng)的顯示存儲(chǔ)單元的長(zhǎng)度至少是()。A、16位B、8位C、4位D、1位激光打印機(jī)輸出方式是按以下的哪一?()。A、字B、行C、頁(yè)D、點(diǎn)陣24.構(gòu)成并行多計(jì)算機(jī)系統(tǒng)有三個(gè)途徑,除()。A、網(wǎng)絡(luò)化B、模塊化C、多機(jī)互連、專用化功能25.以下敘述錯(cuò)誤的是()A、并發(fā)性是指兩個(gè)或多個(gè)事件在同一時(shí)間間隔內(nèi)發(fā)生B、同構(gòu)型多處理機(jī)是專用化功能的并行計(jì)算機(jī)系統(tǒng) C、多處理機(jī)系統(tǒng)具有很高的性能價(jià)格比D、多媒體計(jì)算機(jī)能夠處理視頻影像第二部分非選擇題二、填空(本大題共15小題,每小題1分,共15分。)26.中央處理器CPU和內(nèi)存儲(chǔ)器合稱。27.用高級(jí)語(yǔ)言編寫的程序稱為。28.邏輯代數(shù)的所有變量值只有。29.計(jì)算機(jī)中的節(jié)拍脈沖發(fā)生器可30[x]原=0010100B31.8位二進(jìn)制無(wú)符號(hào)小數(shù)的數(shù)值范圍為0到32分為輸入碼、字形碼、交換碼和。33.在采用行波進(jìn)位的補(bǔ)碼加減法器的運(yùn)算中,當(dāng)最高有效Cn-1Cn34.在多功能ALUi位輸入組合函數(shù)為AiBiCiiFi35.常用于程R和一個(gè)偏移量D"p=""執(zhí)行該指令分別要訪問(wèn)多少次主存(不包括取指中不能直接使用。37.指令周期常常由若干個(gè)周期組成,其中第一個(gè)周期用于取指令,后面的幾個(gè)周期用于執(zhí)行指令。38.主存儲(chǔ)器的尋址系統(tǒng)包括電路驅(qū)動(dòng)器、譯碼電路與。39.在虛擬存儲(chǔ)器中邏輯地址與物理地址的地址對(duì)應(yīng)表中,物理頁(yè)號(hào)是2位,邏輯頁(yè)號(hào)是3位。如果一個(gè)邏輯地址代碼為110101101的數(shù)據(jù)在物理地址為0110110101001011中的數(shù)據(jù),其邏輯地址代碼是。40.在許多情況下,為保證某一特定指令序列的完整執(zhí)行,必須禁止某些中斷,這可以通過(guò)設(shè)置觸發(fā)器來(lái)實(shí)現(xiàn)。三、計(jì)算題(本大題5202001年4月份全國(guó)高等教育自學(xué)考試計(jì)算機(jī)原理試題參考答案一、單項(xiàng)選擇題(25125)1.B2.A3.A4.B5.C6.D7.B8.D9.A10.B11.B12.A13.B14.D15.D16.A17.B18.C19.C20.B21.D22.A23.C24.B25.B二、填空(本大題共15小題,每小題1分,共15分。)26.主機(jī)27,源程序28.1和0(或丁和F,或真和假)29.譯碼器(或分配器)30.+10100B(或+20D)31.255/256(或l-2-8)內(nèi)碼33.Cn-1(+)或Cn≠Cn-1)Bi(+)Ci(或其他形式的正確表達(dá)式 )35.變址(或變址寄存器)36.特權(quán)37.CPU(或機(jī))38.地址寄存器?;虻刂?注:只填“寄存器”,不給分)39.11000101140.中斷允許(或中斷屏蔽)三、計(jì)算題(本520)41.解:F=xy=xy(1分)∵xy=1,用x=y(tǒng)=1,代入(1分)F=0(1分)或:F=(x+y)(x+y)=(x+y)xy由x?y=1F=(x+y)xy47.奇偶檢驗(yàn)碼是一種最簡(jiǎn)單的檢錯(cuò)碼,它是由n個(gè)信息位增加1(1分)。此編碼如發(fā)生1位或奇數(shù)個(gè)位錯(cuò)誤,就不滿足奇偶校驗(yàn)規(guī)則,成為非2148X,無(wú)需訪問(wèn)主存;(2分)直接尋址方式時(shí),操作數(shù)為Y分)間接尋址方式時(shí),操作數(shù)2分).控制器由程序計(jì)數(shù)器指令寄存器IR(51分)50.程序是由程序員根據(jù)某項(xiàng)任務(wù)編寫的,由機(jī)器指令或可以翻譯成機(jī)器指令的語(yǔ)句組成,存放在主存中準(zhǔn)備執(zhí)行。(33分)51.(1)16MB(或4M個(gè)字)(2分)(2)8片(2(3)24位(21(2)和(3)的結(jié)果,只要表達(dá)式正確列出且演算也正確,即使因(1)的錯(cuò)誤結(jié)果而導(dǎo)致(2)和(33的結(jié)果出錯(cuò),也可分別得2分。如果表達(dá)式正確而演算不正確,則可分別得 1分。如果沒(méi)有列出表達(dá)式而結(jié)果錯(cuò)誤,則不紿分。)52.CPU響應(yīng)中斷必須滿足三個(gè)基本條件:(1)中斷源有中斷請(qǐng)求;(1分)(2)CPU允許中(即開中);(1分)一條指令執(zhí)行完。(1分)53.可以把中斷源分為兩類:(1)內(nèi)中斷:這是指主機(jī)內(nèi)部產(chǎn)生的中斷;(1分)如運(yùn)算器除法錯(cuò)中斷(1分)外中斷:這是指來(lái)自機(jī)外部的中斷分)如鍵盤輸入請(qǐng)求中斷(1)54.DMA數(shù)據(jù)傳送分三個(gè)階段進(jìn)行:(1)數(shù)據(jù)傳送前預(yù)處理;(1分)(2)數(shù)據(jù)輸入輸出操作;(1分)(3)數(shù)據(jù)傳送后的處理(1分)2002年4月計(jì)算機(jī)原理試題及答案一、單項(xiàng)選擇題(本大題共25小題,每小題1分,共25分)目前普遍使用的微型計(jì)算機(jī)采用的電路是()A.電子管B.晶體管C.集成電路D.超大規(guī)模集電成路C一家三口,每人一把鑰匙,任何一個(gè)都可以把門打開。設(shè)三人為A、B、C,則門可開啟F(=1)的邏輯表達(dá)式為()A.F=ABCB.F=A+B+CC.FD.F=Q的一組R、SRSA.00B.01C.10D.1122A.1B122在84211001表示()A.3B.6C.9D.1以下敘述正確的是()A.漢字機(jī)內(nèi)碼用一個(gè)字節(jié)表示一個(gè)漢字漢字的輸入碼用于計(jì)算機(jī)中存儲(chǔ)、交換漢字信息C.奇偶校驗(yàn)碼能發(fā)現(xiàn)并糾正數(shù)據(jù)代碼中一位出錯(cuò)定點(diǎn)數(shù)作補(bǔ)碼加減運(yùn)算時(shí),其符號(hào)位是()A.與數(shù)位分開進(jìn)行運(yùn)算B.與數(shù)位一起參與運(yùn)算C.符號(hào)位單獨(dú)作加減運(yùn)算或運(yùn)算兩個(gè)n位數(shù)(包括12n-2位。一個(gè)采用原碼一位乘法實(shí)現(xiàn)這兩個(gè)數(shù)相乘的運(yùn)算器,其加法器的位數(shù)一般A.2nB.2n-2C.nD.n+210PentiumPCI總線,其最高速度可達(dá)到每秒()A.16MBB.32MBC.132/264MBD.320MB中,所需的操作數(shù)默認(rèn)在堆棧內(nèi),因此,入棧和出棧操作常用()A.零地址指令格式B.一地址指令格式C.二地址指令格式A.B.相對(duì)尋址方式CA.硬件設(shè)計(jì)人員B.最終用戶C.應(yīng)用程序D.系統(tǒng)軟件14.代碼10101邏輯右移一位后得()A.10010B.10011C.01011D.0101015.一條指令從主存取出到執(zhí)行完成所需的CPU周期至少()AB.C16.一條機(jī)器指令的功能一般對(duì)應(yīng)于()ABC17.存儲(chǔ)器如果按存取方式分類的話,可分為()A.CPU控制的存儲(chǔ)器兩類B.只讀存儲(chǔ)器和只寫存儲(chǔ)器兩類C.直接存取存儲(chǔ)器和間接存取存儲(chǔ)器兩類18.存儲(chǔ)器的字線是()B.存儲(chǔ)器的數(shù)據(jù)線。其線數(shù)正好與數(shù)據(jù)寄存器的位數(shù)相對(duì)應(yīng)C.經(jīng)地址譯碼器譯碼之后的存儲(chǔ)單元的地址線19.虛擬存儲(chǔ)器與一般的主存—輔存系統(tǒng)的本質(zhì)區(qū)別之一是()A.虛擬存儲(chǔ)器允許程序設(shè)計(jì)人員使用比主存容量大得多的地址空間,而且不必用編程方法來(lái)進(jìn)行虛實(shí)地址的變換B.虛擬存儲(chǔ)器允許程序設(shè)計(jì)人員使用比主存容量大得多的地址空間,但是編程時(shí)必須用變址器尋址或基址尋址方式對(duì)虛實(shí)地址進(jìn)行變換C.實(shí)現(xiàn)虛擬存儲(chǔ)器不需要進(jìn)行虛實(shí)地址的變換20.在I/O入輸出指令就可實(shí)現(xiàn)對(duì)外圍設(shè)備的數(shù)據(jù)傳送操作,是因?yàn)槠洳捎昧?)A.隱式編址方式B.單獨(dú)編址方式C.與內(nèi)存統(tǒng)一編址方式B.控制臺(tái)中斷C.I/ODMAA.I/O設(shè)備周期大于內(nèi)存存儲(chǔ)周期B.I/O設(shè)備周期小于內(nèi)存存儲(chǔ)周期C.CPU工作周期比內(nèi)存存儲(chǔ)周期長(zhǎng)得多D.CPU工作周期比內(nèi)存存儲(chǔ)周期小很23B.字C.位數(shù)據(jù)塊24.一臺(tái)顯示256種顏色的彩色顯示器,其每個(gè)象素對(duì)應(yīng)的顯示存儲(chǔ)單元的長(zhǎng)(位)為()A.16位B.8位C.256位D.9位25.以下敘述錯(cuò)誤的是()A.Pentium的工作頻率為50MHzB.Pentium與Intel486DX二進(jìn)制兼容 C.Pentium采用流水技術(shù)D.Pentium中具有指令高速緩存二、填空(本大題共15小題,每小題1分,共15分)根據(jù)計(jì)算機(jī)的數(shù)值應(yīng)用與非數(shù)值應(yīng)用來(lái)分類,公自動(dòng)化屬于 類。27.計(jì)算機(jī)系統(tǒng)中各部件之間傳輸?shù)男畔⒘魇菙?shù)據(jù)流和 。28.“或”門電路的邏輯表達(dá)式為 F=A+B,若A=1,則門電路的輸出一定是 電位。29.四位左移寄存器C3C2C1C0,如果低位的移位輸入端接“0”,而寄存器內(nèi)容為1010,則經(jīng)過(guò)二次移位后,寄存器內(nèi)容。30.二進(jìn)制數(shù)1010.1B的十進(jìn)制數(shù)表示。31.十制數(shù)131.5的八進(jìn)制數(shù)表示32.漢字在計(jì)算機(jī)中的編碼可分為內(nèi)碼、字形碼、交換碼和 。33.設(shè)A為8位二進(jìn)位寄存器,進(jìn)行A∧00001111→A運(yùn)算后,中 ,其余位不變34.把A和B兩個(gè)寄存器的內(nèi)容進(jìn)行異運(yùn)算,若運(yùn)算結(jié)果,那么AB寄存器的內(nèi)容必定相同35.精簡(jiǎn)指令集計(jì)算機(jī)的特點(diǎn)是所有頻繁使用的簡(jiǎn)單指令都能在一個(gè) 周期內(nèi)執(zhí)行完。36.一個(gè)CPU周期由若干個(gè) 周期組成,這種周期是主頻時(shí)鐘的時(shí)間間隔,是CPU處理操作的最基本的時(shí)間單位。37.操作控制器將指令分解為一系列控制信號(hào),在時(shí)鐘脈沖的作用下,完成對(duì)各功能件中的控制點(diǎn)的操作。這種操作稱為 ,這是計(jì)算機(jī)硬件結(jié)構(gòu)中最基本的操作。38.8192個(gè)漢字,用內(nèi)碼存儲(chǔ),需要4K×8存儲(chǔ)芯片39.在虛擬存儲(chǔ)器的邏輯地址與物理地址對(duì)應(yīng)表中,物理頁(yè)號(hào)是2位,邏輯頁(yè)號(hào)是3位。如果一個(gè)邏輯地址代碼為110101101的數(shù)據(jù)在物理地址為01101101中可讀到的話,那么邏輯地址代碼為110010010的數(shù)據(jù)存入的物理地址代碼40.主機(jī)CPU和IOP之間的通信,原則上是通過(guò)共來(lái)實(shí)現(xiàn)的三、計(jì)算(本大題共5小題,共20分)41.試證明邏輯式42.將二進(jìn)制數(shù)據(jù)11101110B轉(zhuǎn)換成八進(jìn)制數(shù)、十進(jìn)制數(shù)和十六進(jìn)制數(shù)43.對(duì)數(shù)+10110B作規(guī)格化浮點(diǎn)數(shù)的編碼,假定其中階碼采用5位補(bǔ)碼(包括階符1位),尾數(shù)采用11位補(bǔ)碼(包括尾符1位),底數(shù)是2。44.已知x=-0.1011.y=0.0101,要求用補(bǔ)碼減法計(jì)算x-y=?,并給出計(jì)算過(guò)程,同時(shí)指出計(jì)算結(jié)果是否溢出?45.設(shè)A、B寄存器的內(nèi)容分別為1101和0110,依次進(jìn)行B←,A←AB,及A←A∨0001運(yùn)算操作后,A中的值為多少?四、問(wèn)答題(本大題共8小題,共40分)46.下圖所示是計(jì)算機(jī)中的某一電路,(1)試說(shuō)出該電路名稱;(2)F1F3Q1Q000)47.圖形信息48.寫出CPU中的主要寄存器。50.試寫出執(zhí)行微操作必須有的幾個(gè)先決條件。51.有一幅圖片,其像素有256×512個(gè),每像素的灰度值有256級(jí)。(1)一幅圖片需多少存儲(chǔ)容量?(2)一幅圖片需要多少片16K×8bitRAM存儲(chǔ)芯片?(3)將這些芯片改存像素個(gè)數(shù)相同的二值(二級(jí)灰度)圖片,則可存入幾幅?52.輸入輸出接口的基本功能是什么?53.在I/O系統(tǒng)中試比較程序直接控制方式與程序中斷方式的優(yōu)缺點(diǎn)。2002年4月份全國(guó)高等教育自學(xué)考試計(jì)算機(jī)原理試題參考答案一、單項(xiàng)選擇題(本大題共25小題,每小題1分,共25分)1.D2.C3.B4.D5.D6.C7.D8.B9.C10.C11.A12.A13.D14.D15.B16.A17.D18.C19.A20.C21.A22.A23.D24.B25.A二、填空題(本大題共15小題,每小題1分,共15分)26.非數(shù)值應(yīng)用27.控制流28.高(或1)29.100030.10.5(或10.5D)31.203.4Q32.輸入碼33.高4位為0(或高4位被抹去)34.AB=0(或0,或全0)35.機(jī)器(或CPU)36.時(shí)鐘(或T,或節(jié)拍)37.微操作38.439.0101001040.主存儲(chǔ)器(或內(nèi)存)三、計(jì)算題(本大題共5小題,共20分)41.解:左======右42.356Q,238D,EEH43.10110B=0.10110B×25(或0.10110B×2+0101B)0010101011000000浮點(diǎn)格式為:44.(1)X補(bǔ)=1.0101(2)(-y=1.1011(3)(x-y)補(bǔ)=x補(bǔ)+(-y)補(bǔ)=1.0101+1.1011=1.0000x-y=-1(445.(1)B←,(B)=1001(2)A←AB(A)=0100(3)A←A∨0001,(A)=0101四、問(wèn)答題(本大題共8小題,共40分)46.(1)該電路是節(jié)拍信號(hào)(脈沖)發(fā)生器(2)F1,F(xiàn)3工作波形圖如下:47.圖形信息描述視覺(jué)信息幾何形狀,用幾何圖形及其參數(shù)表示。圖像信息是視覺(jué)圖像的采樣和量化,用位圖方式存儲(chǔ)。48.(1)指令中直接給出了操作數(shù)(或指令格式為:OP立即數(shù))(2)立即尋址方式可用來(lái)提供常數(shù),設(shè)置初值等。49.數(shù)據(jù)緩沖寄存器(DR)、指令寄存器(IR)、程序計(jì)數(shù)器(PC)、地址寄存器(AR)、累加器寄存器(AC)與通用寄存器、狀態(tài)寄存器(或PSW)50.(1)控制條件(2)做什么操作(3)從什么地方到什么地方(4)時(shí)鐘脈沖51.(1)128KB。(或0.128MB)(2)8片。(3)8幅。(從(1)求出(3),或從(2)求出(3)都可)52.(1)數(shù)據(jù)緩沖,使主機(jī)與外圍設(shè)備速度匹配。(2)數(shù)據(jù)格式轉(zhuǎn)換。(3)提供外圍設(shè)備和接口的狀態(tài)供CPU讀取,以便了解外圍設(shè)備的工作情況。(4)實(shí)現(xiàn)主機(jī)與外圍設(shè)備的通信聯(lián)絡(luò)。53.(1)程序直接控制方式優(yōu)點(diǎn):硬設(shè)備接口少,控制簡(jiǎn)單。缺點(diǎn):并行性差,效率低;無(wú)法處理錯(cuò)誤或異常事件。(2)中斷方式優(yōu)點(diǎn):CPU與I/O設(shè)備并行工作,提高了效率;可處理異常事件,提高了機(jī)器的可靠性。多臺(tái)外設(shè)可并行工作。缺點(diǎn):控制相應(yīng)復(fù)雜一些,不能處理高速數(shù)據(jù)塊的傳送。2002年10月份全國(guó)高等教育自學(xué)考試第一部分選擇題一、單項(xiàng)選擇題(本大題共25小題,每小題1分,共25分)家用電腦是指.家用電器B.家庭電影院C.家庭音響設(shè)備D.2.目前市場(chǎng)上供應(yīng)的“奔騰586”機(jī)的芯片集成了幾百萬(wàn)只晶體管,主頻達(dá)幾億次,硬盤容量達(dá)幾千億字節(jié)。按規(guī)模分類,這是一種()A.大型機(jī)B.中型機(jī)C.微型機(jī).小型機(jī)3.描述下面開關(guān)燈事件的一組正確表達(dá)式是()。(設(shè)燈亮L=1,燈滅L=0,開關(guān)合上10)B.L=A?BC.L=D.L4.F==1的一組A,B,C,DBCDA.0101B.1101C.0011D.11115.下圖所示的門電路輸出為“1”,則電路輸入正確的一組(A,)值是()AA.00B.01C.10D.11()(10)取余法B.除基(16)取余法C.乘基(10)取整法(16)取整法7.二進(jìn)制數(shù)1001101B的十進(jìn)制數(shù)表示為B.95DC.77DD.9AD8.161,小數(shù)點(diǎn)要.左移1位B.右移1位C.左移4位.右移4位9.以下敘述錯(cuò)誤的是輸入計(jì)算機(jī)B.計(jì)算機(jī)播放語(yǔ)音信息時(shí),把聲音文件中的數(shù)字信號(hào)還原成模擬信號(hào)C.圖像信息在輸入計(jì)算機(jī)時(shí)需要經(jīng)過(guò)抽樣和量化過(guò)程10.兩個(gè)不為0加法運(yùn)算后結(jié)果為1.00000,若此結(jié)果不表示溢出,則下列推論中正確的是()A.兩個(gè)都為正定點(diǎn)小數(shù),和為1.00000B.兩個(gè)都為負(fù)定點(diǎn)小數(shù),和為 1.00000C.兩個(gè)數(shù)符號(hào)相反,被加數(shù)比加數(shù)大1.00000D.兩個(gè)數(shù)符號(hào)相反,被加數(shù)比加數(shù)小1.0000011.兩個(gè)n位數(shù)(不包含符號(hào)位)按原碼一位乘法運(yùn)算,將最后一次加操作后加法器中的結(jié)果右移一位得到的是()A.乘積有效值的高n位B.乘積有效值的低n位C.乘積有效值的高n-1位D.乘積有效值的低n-1位12.用原碼一位除法進(jìn)行兩定點(diǎn)數(shù)相除,在執(zhí)行運(yùn)算之前首先要進(jìn)行的操作是()A商是否為正數(shù)B.判商是否為負(fù)數(shù)C.判商是否為0D.判商是否溢出13.16位字長(zhǎng)的計(jì)算機(jī)中,為了進(jìn)行位尋址,位指針至少應(yīng)有的位是()A.4B.8C.16D.3214.大循環(huán)移位操作與小循環(huán)移位操作的主要差別在于大循環(huán)移位操作是()A.將累加器與數(shù)據(jù)寄存器連接起來(lái)一起移位B.將操作數(shù)與數(shù)據(jù)寄存器一起移位C.將操作數(shù)與狀態(tài)寄存器中的進(jìn)位C一起循環(huán)移位將操作數(shù)與左符號(hào)位一起循環(huán)移位15.執(zhí)行A—B運(yùn)算的指令后,可以用來(lái)判別A和B大小關(guān)系的是零標(biāo)志(Z)B.進(jìn)位標(biāo)志(C)C.溢出標(biāo)志(負(fù)標(biāo)志(N)16.間接 訪 內(nèi) 指 令/doc/af83fa2b4b73f242326c5f07.html以主存A單元中的內(nèi)容作為地址,將累加器的內(nèi)容存入該主存單元)CPU()個(gè)17.存儲(chǔ)器進(jìn)行兩次連續(xù)、獨(dú)立的操作(讀或?qū)懀┬璧臅r(shí)間間隔,通常稱為()A.存儲(chǔ)器的讀寫時(shí)間B.存儲(chǔ)器的存取速C188K8bitRAM芯片,如果不采用地址復(fù)用技術(shù)的話,該芯片的數(shù)據(jù)線(即位線)有()A.8B.8KC.13D.1419.評(píng)價(jià)存儲(chǔ)器的主要性能指標(biāo)之一是,而TA的意義是.存儲(chǔ)器的存儲(chǔ)容量B.存儲(chǔ)器的存取時(shí)CA.主存的物理空間與邏輯地址所需的容量相等B.主存的物理空間比邏輯地址代碼所需的空間大C.虛擬存儲(chǔ)器空間比物理空間小21.按接口與設(shè)備之間的數(shù)據(jù)傳輸寬度,并行接口指的是()A.逐位串行傳輸并成一字節(jié)B.逐位串行傳輸并成一個(gè)字C.每次同時(shí)傳輸一個(gè)字或一個(gè)字節(jié)22.目前微型機(jī)系統(tǒng)上廣泛使用的機(jī)械式鼠標(biāo)是一種()A.B.C23.為允許多重中斷,在中斷處理中,通常把斷點(diǎn)及現(xiàn)場(chǎng)保存在()A.通用寄存器24.在現(xiàn)代計(jì)算機(jī)中存儲(chǔ)器是系統(tǒng)的中心,它為CPU和I/OI/OB.程序中C.直接存儲(chǔ)器存?。―MA)D.I/O25.有關(guān)并行性概念,以下敘述中錯(cuò)誤的是()A.并行性既包含同時(shí)性又包含并發(fā)性B.并行性實(shí)際上存在三重意義:時(shí)間重疊、資源重復(fù)和資源共享C.單處理機(jī)也第二部分非選擇題二、填空題(本大題共15小題,每空1分,共15分)2627.在計(jì)算機(jī)的外部設(shè)備28B=029.寫出如圖的電路中F3010131.十進(jìn)制數(shù)23432器一般都采用補(bǔ)碼加法運(yùn)算,這是因?yàn)槭褂?jì)算簡(jiǎn)便。33.對(duì)兩個(gè)或一個(gè)邏輯數(shù)進(jìn)行某種邏輯運(yùn)算是指對(duì)此邏輯數(shù)的。34.存儲(chǔ)系統(tǒng)一般包35.從計(jì)算機(jī)組成的層次結(jié)構(gòu)來(lái)說(shuō),計(jì)算機(jī)指令有指令、機(jī)器指令和宏指令。36.控制器有兩種控制方式??刂品绞降奶攸c(diǎn)是:系統(tǒng)中沒(méi)有統(tǒng)一的時(shí)間標(biāo)準(zhǔn),各部件按自己的時(shí)鐘信號(hào)操作,各個(gè)微操作采用應(yīng)答方式工作。37括地址寄存器、譯碼電路與。38.多級(jí)存儲(chǔ)體系由如下組成:Cache主存和。39.I/O設(shè)備的統(tǒng)一編址方式是 I/O設(shè)備與統(tǒng)一編址。40.計(jì)算機(jī)在進(jìn)行遠(yuǎn)距離數(shù)據(jù)傳送時(shí),一般是通過(guò)設(shè)備進(jìn)行數(shù)字信號(hào)5小題,每小題4分,共20分)41=42.將十進(jìn)制數(shù)據(jù)0.106制數(shù)和十六進(jìn)制數(shù)。43.寫出下列二進(jìn)制數(shù)各自的原碼和補(bǔ)碼(1)+11010100B(2)—10101100B44.求以下數(shù)據(jù)編碼的真值。(1)[x=10101(2)[x=00101(3)[x=00111(4)[x=1011145x=0.0111,y=0.1101x-y=?并給出計(jì)算過(guò)程。四、問(wèn)答題(本大題共8小題,第46、47題每小題4分,第48、49、50、51題每小題5分,第52、53、題每小題6分,共40分)46.四位移位寄存器如圖所示,設(shè)Q3Q2Q1Q0的初值為1010,試寫出前四個(gè)脈沖作用時(shí),每個(gè)脈沖過(guò)后的 Q3Q2Q1Q0的值。47.對(duì)下圖所示的運(yùn)算器,寫出將主存中的兩個(gè)數(shù)A和B相加,并把結(jié)果寫回主存的操作步驟。48.假設(shè)某程序段的首址代碼在基址寄存器中,其低12位全為0,高8位為3AH,該程序段內(nèi)某個(gè)單元的相地址為0893H,試計(jì)算該單元的物理地址(要求寫出算式)49.假設(shè)相對(duì)尋址方式的無(wú)條件轉(zhuǎn)移指令 JMPD以該指令的存儲(chǔ)地址10001B為基準(zhǔn),根據(jù)位移量D(4位補(bǔ)碼)=0011B計(jì)算轉(zhuǎn)移地址。(1)寫出計(jì)算轉(zhuǎn)移地址的公式(設(shè)程序計(jì)數(shù)器為PC);(2)算出具體的轉(zhuǎn)移地址(要求寫出算式當(dāng)D=1111B時(shí),算出具體的轉(zhuǎn)移地址。50.某微操作的邏輯電路如圖,請(qǐng)寫出相應(yīng)的微操作。其中,P和R和B51.當(dāng)CPU向存儲(chǔ)器發(fā)出寫操作命令時(shí),主存儲(chǔ)器在CPU成哪些基本操作?52.在主機(jī)和I/O設(shè)備之間為什么要有I/O接口53.下列框圖為程序中斷處理過(guò)程的處理流程。請(qǐng)?jiān)诳瞻卓騼?nèi)填入正確的內(nèi)容。?2005年4月計(jì)算機(jī)原理試題一、單項(xiàng)選擇題(本大題共25小題,每小題1分,共25分)在每小題列出的四個(gè)備選項(xiàng)中只有一個(gè)是符合題目要求的,請(qǐng)將其代碼填寫在題后的括號(hào)內(nèi)。錯(cuò)選、多選或未選均無(wú)分。1.世界上第一臺(tái)電子數(shù)字計(jì)算機(jī)采用的器件是()A.電子管B.集成電路C.半導(dǎo)體、晶體管D.大規(guī)模集成電路2.以下都可用作計(jì)算機(jī)輸入設(shè)備的是()A.鍵盤,鼠標(biāo),掃描儀,打印機(jī)B.鍵盤,數(shù)碼相機(jī),鼠標(biāo),繪圖儀C.鍵盤,數(shù)碼相機(jī),掃描儀,繪圖儀D.鍵盤,鼠標(biāo),數(shù)碼相機(jī),掃描儀3.下圖所示的燈控電路中,設(shè)開關(guān)閉合為邏輯值1,燈L亮為邏輯值1。則燈亮的邏輯表達(dá)式L=()A.ABCB.A·(B+C)C.A+(B+C)D.A+BC4.根據(jù)如圖所示的邏輯電路,則F=()A.B.AC.1D.05C0,則A,B,C是()()AB0表示C.原碼的加減法運(yùn)算規(guī)則比較復(fù)雜.欲求x/2的補(bǔ)碼,只需將x的補(bǔ)碼算術(shù)右移1位即可7.1A1B1C.右移44.以下敘述錯(cuò)誤的是()A.浮點(diǎn)數(shù)中,階碼反映了小數(shù)點(diǎn)的位置B.浮點(diǎn)數(shù)中,階碼的位數(shù)越長(zhǎng),能表達(dá)的精度越高C.計(jì)算機(jī)中,整數(shù)一般用定點(diǎn)數(shù)表示.漢字的機(jī)內(nèi)碼用2個(gè)字節(jié)表示一個(gè)漢字9.在余3碼1100所表示的十進(jìn)制數(shù)為()A.4B.6C.8D.910.n位算/邏輯運(yùn)算單元ALU執(zhí)行邏輯運(yùn)算時(shí),下列與此運(yùn)算無(wú)關(guān)的()A.n位并行運(yùn)算B.n位間的進(jìn)位C.n位結(jié)果同時(shí)產(chǎn)生結(jié)果是n位邏輯數(shù)11.一般組成運(yùn)算器的主要部件是()A.ALU與主存B.ALU,累加器與主存 C.ALU,通用寄存器與主存累加器和通用寄存器在小型計(jì)算機(jī)運(yùn)算器的組成部件中可以由程序編址使用的()通用寄存器和狀態(tài)條件寄存器B.SR源寄存器C.DR暫存寄存器鎖存器計(jì)算機(jī)中運(yùn)算指令的地址碼一般用于指()A.存儲(chǔ)該指令的主存地址B.堆棧指針的代碼C.下一條待執(zhí)行指令的地址CISCAB.頻繁使用的指令C.RISCCISCD.RISC技術(shù)總體上得高了計(jì)算機(jī)處理速度15.在程序執(zhí)行過(guò)程中,待執(zhí)行的下一條指令的.地址寄存器B.程序計(jì)數(shù)器16.CPUB.程序計(jì)數(shù)器C.時(shí)鐘.操作控制器17.存儲(chǔ)器如果按信息的可保護(hù)性分類的話,可分為()A.動(dòng)態(tài)存儲(chǔ)器和靜態(tài)存儲(chǔ)器B.易失性存儲(chǔ)器和非易失性存儲(chǔ)器C.主存和輔存.需維護(hù)存儲(chǔ)器和不需維護(hù)存儲(chǔ)器18.主存儲(chǔ)器A.存儲(chǔ)體B.尋址系統(tǒng)C.地址寄存器和數(shù)據(jù)寄存器的意義是()A.隨機(jī)存取存儲(chǔ)器B.電子可編程的隨機(jī)存儲(chǔ)器C.電子可編程的只讀存儲(chǔ)器.電子可擦可編程只讀存儲(chǔ)器20.在虛擬存儲(chǔ)器的地址映象中,直接映像是()A.任一邏輯頁(yè)能夠映像到主存中任意頁(yè)面位置B.規(guī)定每個(gè)邏輯頁(yè)只能映像到一個(gè)特定物理頁(yè)面C.主存與邏輯地址空間分組,每組之間直接映像組,跨組直接映像與數(shù)據(jù)格式轉(zhuǎn)換等問(wèn)題的邏輯部件稱為()A.輸入輸出接口B.Modem(調(diào)制解調(diào)器)C.網(wǎng)絡(luò)聯(lián)接器.數(shù)模轉(zhuǎn)換器AB.空操作C.重疊處理中斷的現(xiàn)象,稱為()A.中斷死循環(huán)B.中斷嵌套C.中斷屏蔽24.顯示器如果用16位來(lái)表示一個(gè)像素的話,那么()A6553664K)個(gè)像素B16次C.表65536D25A.網(wǎng)絡(luò)計(jì)算機(jī)是一種互聯(lián)網(wǎng)設(shè)備或?yàn)g覽器B.同時(shí)性是指兩個(gè)或多個(gè)事件在同一時(shí)刻發(fā)生C.異構(gòu)型多處理機(jī)是專用化功能的并行計(jì)算機(jī)系統(tǒng)多處理機(jī)系統(tǒng)具有較低的性能價(jià)格比二、填空題(本大題共15小題,每空1分,共15分)26.通常,電子郵件是通進(jìn)行傳的。27.計(jì)算機(jī)存儲(chǔ)器中的數(shù)據(jù)和程序都是以 形式存儲(chǔ)的。當(dāng)邏輯變量A=1時(shí),邏輯表達(dá)式的邏輯值。如圖所示的邏輯電路中,其輸出F= 。30.無(wú)符號(hào)二進(jìn)制數(shù)10011000B的真值可用十進(jìn)制數(shù)表示。二進(jìn)制數(shù)101010采用奇校驗(yàn)后的檢驗(yàn)碼。32.一般的加法器結(jié)構(gòu)都采用并行方式,即各位同時(shí)相加,在相加時(shí)進(jìn)位的傳遞過(guò)程是低位產(chǎn)生的進(jìn)位逐位傳到高位,稱此進(jìn)位方式為 。33.浮點(diǎn)數(shù)的加減法運(yùn)算步驟為對(duì)階、尾數(shù)相加(減)、 和舍入。34.在一地址雙操作數(shù)指令格式中,地址碼指定了一個(gè)操作數(shù)的地址,另一個(gè)操作數(shù)一般隱含中。為從內(nèi)存單元D中讀出數(shù)據(jù)先將D的地址代碼送寄存器中,而讀出的數(shù)據(jù)暫存于數(shù)據(jù)沖寄存器。36.從主存取出并執(zhí)行一條指令的時(shí)間稱為 。它通常由若干個(gè)CPU周期組成存儲(chǔ)系統(tǒng)一般包括存儲(chǔ)器硬件設(shè)備與 。38.Cache、輔存和 可以組成多級(jí)存儲(chǔ)體系。39.輸入輸出接口按數(shù)據(jù)傳輸寬度來(lái)分類,可分為并行接口和 。40.外圍設(shè)備的數(shù)據(jù)傳送控制方式有I/O處理機(jī)方式、I/O通道控制方式、DMA方式、程序中斷控制方式方式等五種根據(jù)邏輯代數(shù)的運(yùn)算規(guī)則,化簡(jiǎn)下列邏輯式F,而后求B=1時(shí)的F值。F=42.寫出下列二進(jìn)制數(shù)的原碼和補(bǔ)碼編碼。(1)0.0100001B(2)-0.1110000B已知M(x)=100101,生成多項(xiàng)式G(x)=x3+x+1,計(jì)算M(x)的CRC檢驗(yàn)碼(需正確列出演算式)。44.已知x=-0.11001,y=-0.00111,試用變形補(bǔ)碼計(jì)算x+y(要求給出計(jì)算過(guò)),并指出是否發(fā)生運(yùn)算溢出已知x=10101110,y=10010111,求:(1),(2)xy。四、問(wèn)答(本大題共9小題,第、47、50、51小題各4分,第48小649、、5455234046.(1)試寫出輸出端L的邏輯表達(dá)式;式使之成為最簡(jiǎn)表達(dá)式。47.浮點(diǎn)數(shù)表示法與定點(diǎn)數(shù)表示法相比有哪些48.設(shè)ADDRzD是變址寄存器尋址方式的加法指令。其中變址寄存器序號(hào)Rz用兩位表示;形式地址D用六位(包括一位符號(hào)位)表示,而且用補(bǔ)碼形式表示其偏移量。AC是累加器。(1)試完善以下表達(dá)方式來(lái)表達(dá)該指令的功+ →AC(2)若變址寄存器組存放內(nèi)容如右表所示,而D的代碼為35H,Rz的代碼為01B,試求出其操作數(shù)的有效地址(3)若內(nèi)存單元4035H和3FF5H都存放1FE7H,而4036H和3FF6H都存放1FE8H,(AC)=3B5AH,那么執(zhí)行完該指令之后,AC的代碼是什么?Rz組寄存器組序號(hào)內(nèi)容004000H014001H104001H114000H49(用十六進(jìn)制數(shù)表示):(30H)=0020H(31H)=0015H(32H)=0033H(33H)=0010H試問(wèn),執(zhí)行以下程序段后,累加器AC的內(nèi)容是什么?LDA30HADD31HSTA@32HMBR為存儲(chǔ)器的數(shù)據(jù)緩沖寄存器),并據(jù)此說(shuō)明整個(gè)序列的執(zhí)行效果。T0:T1:T2:5116線共有幾條(即地址寄存器共有幾位)?兩個(gè)地址譯碼器的輸出線共有幾條?.有一片3吋的高密度雙面軟盤,每盤面有80磁道,每磁道有18扇區(qū),每扇區(qū)的存儲(chǔ)容量有512B。問(wèn)該軟盤的存儲(chǔ)容量是多少M(fèi)B?54全國(guó)2005年7月高等教育自學(xué)考試一、單項(xiàng)選擇題(本大題共25小題,每小題1分,共25分)錯(cuò)選、多選或未選均無(wú)分。電子計(jì)算機(jī)首先應(yīng)用在()A.管理上B.工程設(shè)計(jì)上CD.CAD/CAM評(píng)價(jià)計(jì)算機(jī)的指標(biāo)之一MTTR是指()A.運(yùn)算速度B.可靠性C.L=1,開關(guān)合上為1,斷開為則該電路的邏輯表達(dá)式為()A.C.L=AB+CDD.L=A+B+C+D4B.或非門C.與或門5.用三位觸發(fā)器組成計(jì)數(shù)器,其進(jìn)制數(shù)最高是.十六B.十二C.十八6.在二進(jìn)制數(shù)據(jù)中,小數(shù)點(diǎn)向左移一位,數(shù)值就()A.不變B.縮小一半C255D()A.11111111BB.01111110BC.01111111BD.11111110B27/32()A.0.63HB.0.66HC.0D1HD.0.D8H90.00111011B×2-1()A.1.11011000B×2-4B.1.11011000B×22C.0.11101100B×2-3D.0.11101100B×2110.在浮點(diǎn)加減法運(yùn)算中,在尾數(shù)求和之前,首先要執(zhí)行的操作是()A.規(guī)格化B.對(duì)階.修改階碼.舍入處理.在一個(gè)n(包括一位符號(hào))CnCn-1…C1C0分別是從高位到低位向其高一位的進(jìn)位值,由此判別運(yùn)算中發(fā)生溢出的邏輯表達(dá)式可表示為-1 Cn B.C0 C1/doc/af83fa2b4b73f242326c5f07.html -1∨CnD.C0∨C112.在小型運(yùn)算器中,可以不做除法而直接實(shí)現(xiàn)對(duì)一個(gè)通用寄存器中存放的一個(gè)正定點(diǎn)數(shù)進(jìn)行除2操作,其方法是將寄存器ALU,經(jīng)移位器2B.1C21位A.變址尋址方式B.相對(duì)尋址方式C.基址尋址方式.絕對(duì)轉(zhuǎn)移和相對(duì)轉(zhuǎn)移B.無(wú)條件轉(zhuǎn)移和條件轉(zhuǎn)移C.帶參數(shù)轉(zhuǎn)移和不帶參數(shù)轉(zhuǎn)移.轉(zhuǎn)入和轉(zhuǎn)出將該程序的啟動(dòng)地址存入B.程序計(jì)數(shù)器C.指令寄存器加器16.CPUA.運(yùn)算器B.指令譯碼器C17.ROM()A.靜態(tài)存儲(chǔ)器B.非永久性存儲(chǔ)器18.存儲(chǔ)器如果按所處位置及功能分類的話,可分為()A.動(dòng)態(tài)存儲(chǔ)器和靜態(tài)存儲(chǔ)器兩類BC.主存和內(nèi)存兩類19.一個(gè)1M×8bitRAM芯片,如果采用地址復(fù)用技術(shù)的話,該芯片的數(shù)據(jù)線(即位線)有()A.8根B.10C.20D.22根20.在虛擬存儲(chǔ)器的地址映像中,全相聯(lián)映像是()A.任一邏輯頁(yè)能夠映像到主存中任意頁(yè)面位置B.每個(gè)邏輯頁(yè)映像到一個(gè)特定物理頁(yè)面C.主存與邏輯空間將頁(yè)面分組,各組之間可映像到該組頁(yè)面上,但不能跨組映像D.主存與邏輯空間將頁(yè)面分組,各組間只能跨組映像,不能在本組映像21.在采用統(tǒng)一編址的I/O系統(tǒng)中,用于實(shí)現(xiàn)輸入輸出操作的指令是B.存儲(chǔ)器讀寫指令I(lǐng)/OI/O.總線和主存之間B.主機(jī)和總線之間.總線和I/O設(shè)備之間D.CPU和主存之間23.目前常用的擊打式打印機(jī)是BCCPUA.執(zhí)行一條轉(zhuǎn)移指令PC將相應(yīng)地址裝入堆棧25.并行性的三種實(shí)際含義是資源共享、資源重復(fù)和()ABC海文詳解10計(jì)算機(jī)考研大綱:組成原理2010年計(jì)算機(jī)考研統(tǒng)考大綱對(duì)組成原理的考查目標(biāo)定位為理解單處理

溫馨提示

  • 1. 本站所有資源如無(wú)特殊說(shuō)明,都需要本地電腦安裝OFFICE2007和PDF閱讀器。圖紙軟件為CAD,CAXA,PROE,UG,SolidWorks等.壓縮文件請(qǐng)下載最新的WinRAR軟件解壓。
  • 2. 本站的文檔不包含任何第三方提供的附件圖紙等,如果需要附件,請(qǐng)聯(lián)系上傳者。文件的所有權(quán)益歸上傳用戶所有。
  • 3. 本站RAR壓縮包中若帶圖紙,網(wǎng)頁(yè)內(nèi)容里面會(huì)有圖紙預(yù)覽,若沒(méi)有圖紙預(yù)覽就沒(méi)有圖紙。
  • 4. 未經(jīng)權(quán)益所有人同意不得將文件中的內(nèi)容挪作商業(yè)或盈利用途。
  • 5. 人人文庫(kù)網(wǎng)僅提供信息存儲(chǔ)空間,僅對(duì)用戶上傳內(nèi)容的表現(xiàn)方式做保護(hù)處理,對(duì)用戶上傳分享的文檔內(nèi)容本身不做任何修改或編輯,并不能對(duì)任何下載內(nèi)容負(fù)責(zé)。
  • 6. 下載文件中如有侵權(quán)或不適當(dāng)內(nèi)容,請(qǐng)與我們聯(lián)系,我們立即糾正。
  • 7. 本站不保證下載資源的準(zhǔn)確性、安全性和完整性, 同時(shí)也不承擔(dān)用戶因使用這些下載資源對(duì)自己和他人造成任何形式的傷害或損失。

最新文檔

評(píng)論

0/150

提交評(píng)論