ch3 系統(tǒng)軟硬件構(gòu)造_第1頁(yè)
ch3 系統(tǒng)軟硬件構(gòu)造_第2頁(yè)
ch3 系統(tǒng)軟硬件構(gòu)造_第3頁(yè)
ch3 系統(tǒng)軟硬件構(gòu)造_第4頁(yè)
ch3 系統(tǒng)軟硬件構(gòu)造_第5頁(yè)
已閱讀5頁(yè),還剩83頁(yè)未讀 繼續(xù)免費(fèi)閱讀

下載本文檔

版權(quán)說(shuō)明:本文檔由用戶提供并上傳,收益歸屬內(nèi)容提供方,若內(nèi)容存在侵權(quán),請(qǐng)進(jìn)行舉報(bào)或認(rèn)領(lǐng)

文檔簡(jiǎn)介

第3章

系統(tǒng)軟硬件構(gòu)造主要內(nèi)容邏輯運(yùn)算與邏輯門(mén)其他邏輯電路觸發(fā)器與加法器從邏輯門(mén)到運(yùn)算器馮·諾依曼結(jié)構(gòu)及原理操作系統(tǒng)基礎(chǔ)2一、基本邏輯運(yùn)算和邏輯門(mén)31.關(guān)于邏輯邏輯是思維規(guī)律,事物因果之間所遵循的規(guī)律。邏輯的基本表現(xiàn)形式是命題和推理命題能判斷真假的陳述語(yǔ)句推理從前提推出結(jié)論的思維過(guò)程前題是已知的命題,結(jié)論是通過(guò)推理規(guī)則得出的命題4語(yǔ)句例:2+3=53是偶數(shù)明天上午有課嗎?3不是偶數(shù)小明既學(xué)習(xí)英語(yǔ),也學(xué)習(xí)德語(yǔ)從西安到北京經(jīng)鄭州走,或者經(jīng)太原走5真命題假命題不是命題并(同時(shí))或者關(guān)于邏輯__命題非(否定)復(fù)合命題可以由簡(jiǎn)單命題通過(guò)“聯(lián)結(jié)詞”所表示的運(yùn)算得到。命題是邏輯的基本表現(xiàn)形式,所以,“聯(lián)結(jié)詞”所表示的運(yùn)算就是邏輯運(yùn)算?!安⒎恰薄安⑶摇薄盎蛘摺?“非”運(yùn)算“與”運(yùn)算“或”運(yùn)算關(guān)于邏輯__命題命題的“真”和“假”可以對(duì)應(yīng)為在物理上:開(kāi)關(guān)的“斷開(kāi)”和“閉合”,電平的“高”和“低”,……數(shù)學(xué)上:二進(jìn)制的“1”和“0”7現(xiàn)代計(jì)算機(jī)由各種邏輯器件構(gòu)成,其數(shù)學(xué)基礎(chǔ)是邏輯代數(shù)關(guān)于邏輯__命題2.邏輯代數(shù)邏輯代數(shù)由英國(guó)數(shù)學(xué)家喬治·布爾發(fā)明主要研究和判斷相關(guān)的運(yùn)算用字母表示變量,變量的取值只有0和1“0”對(duì)應(yīng)“假”“1”對(duì)應(yīng)“真”8邏輯運(yùn)算邏輯運(yùn)算:用符號(hào)來(lái)表示命題及其聯(lián)結(jié)關(guān)系。例如:“小明既學(xué)過(guò)英語(yǔ),也學(xué)過(guò)德語(yǔ)”以上命題可以符號(hào)化為:AandB邏輯運(yùn)算表示A和B同時(shí)發(fā)生符合命題3.邏輯運(yùn)算與基本邏輯門(mén)表示兩個(gè)命題之間具有的邏輯關(guān)系基本邏輯運(yùn)算:“與”、“或”、“非”10ABY000010100111邏輯關(guān)系真值表真值表1)“與”邏輯“與”運(yùn)算僅當(dāng)輸入條件全部為“真”時(shí),輸出的結(jié)果為“真”若輸入條件有一個(gè)為“假”,則輸出結(jié)果為“假”“與”運(yùn)算符號(hào):

“·”,“∧”若用1表示“真”,用0表示“假”,則與規(guī)則:1∧1=11∧0=00∧1=00∧0=011在電路中,與運(yùn)算相當(dāng)于開(kāi)關(guān)的串聯(lián)電路僅當(dāng)所有開(kāi)關(guān)都閉合時(shí),電路才通電。12“與”邏輯與門(mén)(ANDgate)對(duì)多個(gè)邏輯變量執(zhí)行“與”運(yùn)算的門(mén)電路&ABY輸入(V)輸出(V)VA

VBVY000550550.30.30.35輸入輸出A

BY000110110001輸入、輸出電壓關(guān)系輸入、輸出邏輯關(guān)系&ABYX┇2)“或”運(yùn)算“或”運(yùn)算輸入條件中有一個(gè)為“真”,則輸出的結(jié)果為“真”僅當(dāng)輸入條件全部為“假”時(shí),輸出結(jié)果才為“假”“或”運(yùn)算符號(hào):“+”,“∨”“或”運(yùn)算規(guī)則:0∨0=00∨1=11∨0=11∨1=114電路中,“或”運(yùn)算相當(dāng)于開(kāi)關(guān)的并聯(lián)電路僅當(dāng)所有開(kāi)關(guān)都斷開(kāi)時(shí),電路才無(wú)電流通過(guò)。15“或”運(yùn)算對(duì)多個(gè)邏輯變量執(zhí)行“或”運(yùn)算的門(mén)電路或門(mén)電路(ORgate)≥1ABY輸入輸出VA(V)VB(V)VY(V)0

00

5505

504.74.74.7輸入輸出ABY000110110111輸入、輸出電壓關(guān)系輸入、輸出邏輯關(guān)系≥1ABYX┇“非”運(yùn)算:當(dāng)決定事件結(jié)果的條件滿足時(shí),事件不發(fā)生。非”屬于單邊運(yùn)算,只有一個(gè)運(yùn)算對(duì)象,運(yùn)算符為一條上橫線。可以表示為:A=B173)“非”運(yùn)算“非”運(yùn)算電路的表示:當(dāng)開(kāi)關(guān)斷開(kāi)時(shí)燈亮;開(kāi)關(guān)閉合時(shí)燈滅。18“非”運(yùn)算19非門(mén)電路(NOTgate)對(duì)單個(gè)邏輯變量進(jìn)行“非”運(yùn)算F=A1AF由三種基本邏輯運(yùn)算可以推導(dǎo)出各種其他的邏輯關(guān)系,由三種基本邏輯門(mén)可以組合出各種復(fù)雜的邏輯電路。常見(jiàn)邏輯關(guān)系及其門(mén)電路有:與非或非異或同或204.

其他邏輯運(yùn)算及其門(mén)電路211)“與非”邏輯“與”運(yùn)算“與非”運(yùn)算“非”運(yùn)算+A·BA∧B邏輯關(guān)系:或者“與非”運(yùn)算22與非門(mén)ABF001011101110與非邏輯真值表&ABFF1AB&F’將與門(mén)的輸出接入非門(mén)的輸入,構(gòu)成“與非門(mén)”232)“或非”邏輯“或”運(yùn)算“或非”運(yùn)算“非”運(yùn)算+A+BA∨B邏輯關(guān)系:或者24或非門(mén)F1AB≥1F’將或門(mén)的輸出接入非門(mén)的輸入,構(gòu)成“或非門(mén)”ABF≥1ABF001010100110或非邏輯真值表注:25可實(shí)現(xiàn)多個(gè)變量的“與非”或者“或非”運(yùn)算“與非門(mén)”及“或非門(mén)”均為多輸入單輸出的門(mén)電路例:設(shè):A=10101010,B=11110000計(jì)算:26101010101111000010100000∧10100000=01011111F=A·B=?F=A+B=?101010101111000011111010∨11111010=00000101=A⊕B273)“異或”邏輯“異或”邏輯關(guān)系是在與、或、非3種基本邏輯運(yùn)算基礎(chǔ)上的變換。異或邏輯的布爾代數(shù)表達(dá)式:“異或”運(yùn)算是兩個(gè)變量的運(yùn)算運(yùn)算規(guī)則:相同則為0。相異則為1。F=A·B+A·B異或運(yùn)算符異或門(mén)對(duì)輸入的兩個(gè)邏輯變量執(zhí)行“異或”運(yùn)算的門(mén)電路28=1ABFABF000011101110異或邏輯真值表異或門(mén)是兩輸入單輸出的門(mén)電路294)“同或”邏輯“同或”運(yùn)算是在“異或”運(yùn)算的基礎(chǔ)上再進(jìn)行“非”運(yùn)算的結(jié)果。同或運(yùn)算的布爾表達(dá)式:“同或”運(yùn)算是兩個(gè)變量的運(yùn)算運(yùn)算規(guī)則:相同則為1。相異則為0。F=A⊕B同或門(mén)對(duì)輸入的兩個(gè)邏輯變量執(zhí)行“同或”運(yùn)算的門(mén)電路30ABF001010100111同或邏輯真值表=1ABF思考問(wèn)題用與、或、非基本邏輯門(mén)構(gòu)造異或門(mén)和同或門(mén)F=A·B+A·B=A⊕BF=A⊕B主要內(nèi)容邏輯運(yùn)算與邏輯門(mén)其他邏輯電路觸發(fā)器與加法器從邏輯門(mén)到運(yùn)算器馮·諾依曼結(jié)構(gòu)及原理操作系統(tǒng)基礎(chǔ)32一、觸發(fā)器與加法器邏輯電路以二進(jìn)制為原理,由各種邏輯門(mén)構(gòu)成,實(shí)現(xiàn)數(shù)字信號(hào)邏輯運(yùn)算和操作的電路。組合邏輯電路任意時(shí)刻的輸出僅僅取決于該時(shí)刻的輸入,與電路原來(lái)的狀態(tài)無(wú)關(guān)(沒(méi)有記憶功能)。時(shí)序邏輯電路任意時(shí)刻的輸出不僅取決于當(dāng)時(shí)的輸入信號(hào),還與以前的輸入有關(guān)(有記憶功能)。34351.觸發(fā)器觸發(fā)器是由基本邏輯門(mén)構(gòu)造出的一種邏輯電路,具有記憶功能,屬于時(shí)序邏輯電路。在通電情況下:可以輸出高電平或低電平當(dāng)有觸發(fā)信號(hào)時(shí),輸出端狀態(tài)會(huì)翻轉(zhuǎn)由高變?yōu)榈?由低變?yōu)楦呷粲|發(fā)信號(hào)無(wú)效,輸出狀態(tài)保持不變,至到再有新的觸發(fā)信號(hào)出現(xiàn)或者斷電。QQ1001XX----RS觸發(fā)器36觸發(fā)器SR01101100兩種穩(wěn)定狀態(tài)狀態(tài)保持不變輸入端輸出端不允許RS觸發(fā)器邏輯真值表RS觸發(fā)器具有獨(dú)立的邏輯功能,可作為獨(dú)立部件存在封裝后用一個(gè)邏輯符號(hào)表示37觸發(fā)器抽象置1端(置位端)置0端(復(fù)位端)D觸發(fā)器在RS觸發(fā)器基礎(chǔ)上增加兩個(gè)與非門(mén)38觸發(fā)器控制端輸入端輸出端CP=0,輸出狀態(tài)保持不變CP=1,輸出取決于D端狀態(tài)01D觸發(fā)器D觸發(fā)器邏輯符號(hào)在有電源情況下,觸發(fā)器的輸出端總是處于某種特定狀態(tài)保持為“1”或者為“0”觸發(fā)器可以在輸出端存儲(chǔ)一位0或1觸發(fā)器是具有記憶功能的邏輯器件。39觸發(fā)器40觸發(fā)器的作用觸發(fā)器是具有記憶功能的邏輯器件任何時(shí)候輸出端都保持一個(gè)確定的穩(wěn)定狀態(tài)(0或1)一個(gè)觸發(fā)器能夠存儲(chǔ)1位二進(jìn)制數(shù)例:用8個(gè)D觸發(fā)器可以存儲(chǔ)8位二進(jìn)制數(shù)10110110內(nèi)存儲(chǔ)器2.加法器微處理器主要由控制器、運(yùn)算器和寄存器組等三部分構(gòu)成所有程序的執(zhí)行都是由運(yùn)算器完成的運(yùn)算器的核心是算術(shù)邏輯單元(ALU),主要功能:二進(jìn)制算術(shù)運(yùn)算,邏輯運(yùn)算,其它操作。ALU的基本功能是算術(shù)運(yùn)算。41現(xiàn)代計(jì)算機(jī)體系結(jié)構(gòu)中:通過(guò)引入補(bǔ)碼,減法運(yùn)算可以轉(zhuǎn)換為加法運(yùn)算乘運(yùn)算可以轉(zhuǎn)換為移位和加法運(yùn)算除運(yùn)算可以轉(zhuǎn)換為移位和減法運(yùn)算,減法運(yùn)算可以轉(zhuǎn)換為加法運(yùn)算加法運(yùn)算是最基本的運(yùn)算42加法器ALU的基本功能部件是加法器加法器半加器實(shí)現(xiàn)兩個(gè)1位二進(jìn)制數(shù)相加,不考慮來(lái)自低位的進(jìn)位輸入:加數(shù),被加數(shù)輸出:和,進(jìn)位全加器實(shí)現(xiàn)兩個(gè)1位二進(jìn)制數(shù)相加,考慮來(lái)自低位的進(jìn)位器輸入:加數(shù),被加數(shù),低位的進(jìn)位輸出:和,進(jìn)位43半加器S=A

BC=A∧B44半加器邏輯關(guān)系A(chǔ)

B

S

C0000011010101101&=1ABSC加法器輸入輸出進(jìn)位全加器用兩個(gè)半加器再加上一個(gè)“或”門(mén),可以構(gòu)成一個(gè)全加器45加法器輸入輸出ABCinSCout00000001100101001101100101010111001111110100110001101110另外一種全加器電路全加器是具有完整功能的邏輯部件。46加法器相同邏輯功能,可以有不同的電路實(shí)現(xiàn)∑CinCoutAiBiCi-1CiSi邏輯符號(hào)用N個(gè)1位加法器可以構(gòu)成N位加法器加法器4位漣波進(jìn)位加法器加法器由各種邏輯門(mén)構(gòu)成二、從邏輯門(mén)到運(yùn)算器

——抽象與構(gòu)造運(yùn)算器運(yùn)算器是CPU的核心功能部件之一,與控制器共同組成了CPU的核心部分。主要功能:算術(shù)、邏輯運(yùn)算,移位、求補(bǔ)等其它操作暫時(shí)存放參加運(yùn)算的數(shù)據(jù)和中間運(yùn)算結(jié)果等49算術(shù)邏輯單元(ALU)各種寄存器寄存器寄存器CPU中用于存放中間運(yùn)算結(jié)果或其它二進(jìn)制信息的部件由觸發(fā)器和門(mén)電路組成一個(gè)觸發(fā)器可以存放1位二進(jìn)制碼N個(gè)觸發(fā)器可以存放N位二進(jìn)制碼4個(gè)D觸發(fā)器構(gòu)成的4位寄存器實(shí)現(xiàn)定點(diǎn)數(shù)補(bǔ)碼加減運(yùn)算的邏輯電路算術(shù)邏輯單元(ALU)ALU的基本功能之一是算術(shù)運(yùn)算加法運(yùn)算是算術(shù)運(yùn)算的基礎(chǔ)計(jì)算機(jī)中的數(shù)以補(bǔ)碼形式存在例:[X+Y]補(bǔ)=[X]補(bǔ)+[Y]補(bǔ)[X-Y]補(bǔ)=[X]補(bǔ)+[-Y]補(bǔ)51控制將X送加法器控制將Y送加法器基本邏輯門(mén)52組合邏輯門(mén)電路觸發(fā)器RS觸發(fā)器組合與抽象D觸發(fā)器(其它觸發(fā)器)邏輯符號(hào)表示組合封裝,抽象與非門(mén)或非門(mén)異或門(mén)組合邏輯符號(hào)表示封裝,抽象組合,抽象53算術(shù)邏輯單元邏輯門(mén)+觸發(fā)器加法器組合組合寄存器存儲(chǔ)器各種邏輯門(mén)電路組合CPU邏輯門(mén)+觸發(fā)器組合主機(jī)系統(tǒng)組合與抽象系統(tǒng)構(gòu)造的基本思路任何復(fù)雜的邏輯電路都可以由基本邏輯門(mén)組合構(gòu)成硬件系統(tǒng)構(gòu)造的基本方式:自底向上,逐層封裝、抽象系統(tǒng)設(shè)計(jì)的基本過(guò)程:自頂向下,分析和分解問(wèn)題自底向上,構(gòu)造和設(shè)計(jì)54同樣適用軟件設(shè)計(jì)計(jì)算機(jī)內(nèi)部的信息都以二進(jìn)制表示將“0”和“1”賦予邏輯屬性,就成為邏輯變量實(shí)現(xiàn)邏輯變量間關(guān)系的電路稱(chēng)為邏輯電路構(gòu)成各種邏輯電路的基本元素是基本邏輯門(mén)基本邏輯門(mén)的不同的連接方法構(gòu)成了計(jì)算機(jī)小結(jié)主要內(nèi)容邏輯運(yùn)算與邏輯門(mén)其他邏輯電路觸發(fā)器加法器與ALU馮·諾依曼結(jié)構(gòu)及原理操作系統(tǒng)基礎(chǔ)56為什么“電子計(jì)算機(jī)之父”的桂冠沒(méi)有戴在象莫齊利、??颂鼗虬⑻鼓撬鞣虻冗@樣一些實(shí)際研究者頭上,而是戴在了匈牙利數(shù)學(xué)家馮?諾依曼(J.VonNeumann)頭上?57馮?諾依曼——電子計(jì)算機(jī)之父馮?諾依曼提出了現(xiàn)代計(jì)算機(jī)的體系結(jié)構(gòu)馮?諾依曼計(jì)算機(jī)結(jié)構(gòu)特點(diǎn)采用二進(jìn)制計(jì)算機(jī)中所有信息(數(shù)據(jù)和指令)統(tǒng)一用二進(jìn)制表示設(shè)計(jì)計(jì)算機(jī)硬件由五個(gè)部分構(gòu)成運(yùn)算器邏輯控制裝置存儲(chǔ)器輸入和輸出設(shè)備提出存儲(chǔ)程序原理58一、指令和程序5960指令和程序指令:控制計(jì)算機(jī)完成某項(xiàng)操作的、能夠被計(jì)算機(jī)識(shí)別的“命令”。計(jì)算機(jī)硬件能夠直接識(shí)別的指令二進(jìn)制形式描述的機(jī)器指令指令系統(tǒng):計(jì)算機(jī)能夠識(shí)別的所有指令的集合。程序:按一定順序組織在一起的指令序列。611.指令格式指令碼操作數(shù)說(shuō)明指令的功能說(shuō)明指令操作的對(duì)象計(jì)算機(jī)的工作過(guò)程就是執(zhí)行程序的過(guò)程程序是指令的序列計(jì)算機(jī)的工作過(guò)程就是執(zhí)行指令的過(guò)程在計(jì)算機(jī)中:622.

指令的執(zhí)行過(guò)程程序是由指令組成的程序內(nèi)存CPU指令和數(shù)據(jù)結(jié)果①獲取要執(zhí)行的指令②明確指令的功能③獲取操作的數(shù)據(jù)④執(zhí)行指令⑤送回結(jié)果63取指令分析指令讀取操作數(shù)執(zhí)行指令存放結(jié)果指令的執(zhí)行過(guò)程順序執(zhí)行:一條指令執(zhí)行完了再執(zhí)行下一條指令。并行執(zhí)行:同時(shí)執(zhí)行兩條或多條指令。核心步驟643.

兩種執(zhí)行方式的比較順序執(zhí)行方式執(zhí)行時(shí)間=取指令+分析指令+執(zhí)行指令例:設(shè)三個(gè)部分的執(zhí)行時(shí)間均為Δt,則執(zhí)行n條指令時(shí)間T0為:

T0=3nΔt取指令1執(zhí)行指令1分析指令1CPU取指令2執(zhí)行指令2分析指令265兩種執(zhí)行方式的比較并行執(zhí)行方式:(假設(shè)指令執(zhí)行分為三個(gè)步驟)分析指令3取指令3分析指令2取指令1執(zhí)行指令1取指令2執(zhí)行指令2分析指令1執(zhí)行指令3僅第1條指令需要3

Δt時(shí)間,之后每經(jīng)過(guò)1

Δt,就有一條指令執(zhí)行結(jié)束執(zhí)行時(shí)間:

T=3Δt+(n-1)Δt兩種執(zhí)行方式時(shí)間的比較并行:更高的效率,更高的復(fù)雜度相對(duì)于順序執(zhí)行方式,指令并行執(zhí)行的優(yōu)勢(shì)用加速比表示:S=順序執(zhí)行花費(fèi)的時(shí)間/并行執(zhí)行花費(fèi)的時(shí)間例:3nΔt/(3Δt+(n-1)Δt)=3n/(2+n)二、馮?諾依曼結(jié)構(gòu)

——微機(jī)硬件組成及基本原理結(jié)構(gòu)特點(diǎn):以運(yùn)算器為核心,所有信息的輸入和輸出都需要通過(guò)運(yùn)算器68馮?諾依曼結(jié)構(gòu)主機(jī)系統(tǒng)69馮?諾依曼計(jì)算機(jī)基本原理基本原理將計(jì)算過(guò)程描述為由多條指令按一定順序組成的程序,并放入存儲(chǔ)器保存。指令按其在存儲(chǔ)器中存放的順序執(zhí)行;由控制器控制整個(gè)程序和數(shù)據(jù)的存取以及程序的執(zhí)行。存儲(chǔ)程序原理70內(nèi)存中的程序指令1指令2指令n┇分析獲取操作數(shù)執(zhí)行存放結(jié)果┇程序計(jì)數(shù)器PC地址CPU取出操作數(shù)馮?諾依曼計(jì)算機(jī)基本原理71具體過(guò)程可描述為:從內(nèi)存中取第一條指令;送指令譯碼器譯碼,以確定要進(jìn)行的操作;讀取相應(yīng)的操作數(shù)(即執(zhí)行的對(duì)象);執(zhí)行指令;存放執(zhí)行結(jié)果;轉(zhuǎn)向①,直到遇到暫停指令方才結(jié)束。

馮?諾依曼計(jì)算機(jī)基本原理內(nèi)存單元地址PC1000FH地址寄存器1000FH+1“讀存儲(chǔ)器”命令指令譯碼數(shù)據(jù)總線地址總線B1H1000FH微機(jī)讀取一條指令的工作過(guò)程:B1H┇┇內(nèi)存儲(chǔ)器73程序計(jì)數(shù)器PCPC用來(lái)產(chǎn)生和存放下一條將要讀取的指令的地址。在程序開(kāi)始執(zhí)行前,須將程序第一條指令在內(nèi)存中的存放地址送入PCPC每輸出一次地址,就指向內(nèi)存的一個(gè)單元,CPU將該單元的指令自動(dòng)取出。之后,PC中內(nèi)容自動(dòng)加1,準(zhǔn)備讀取下一條指令。如果每取走一條指令,PC都只做簡(jiǎn)單的加1操作,則程序?qū)?huì)順序執(zhí)行PC是程序執(zhí)行的“指揮棒”。PC指向哪里,CPU就到哪里取指令PC是“指令指針”順序結(jié)構(gòu)程序馮?諾依曼結(jié)構(gòu)的局限性CPU與存儲(chǔ)器只間會(huì)有大量的數(shù)據(jù)交互,造成總線瓶徑;指令的執(zhí)行順序由程序計(jì)數(shù)器控制,使得即使有關(guān)數(shù)據(jù)巳經(jīng)準(zhǔn)備好,也必須逐條執(zhí)行指令序列。指令的執(zhí)行順序由程序決定,對(duì)一些大型的、復(fù)雜的任務(wù)是比較困難;以運(yùn)算器為中心,I/O設(shè)備與存儲(chǔ)器間的數(shù)據(jù)傳送都要經(jīng)過(guò)運(yùn)算器,使處理效率、特別是對(duì)非數(shù)值數(shù)據(jù)的處理效率比較低。74哈佛結(jié)構(gòu)特點(diǎn):指令和數(shù)據(jù)分別存放在兩個(gè)獨(dú)立的存儲(chǔ)器模塊中;CPU與存儲(chǔ)器間指令和數(shù)據(jù)的傳送分別采用兩組獨(dú)立的總線。主要內(nèi)容邏輯運(yùn)算與邏輯門(mén)其他邏輯電路觸發(fā)器加法器與ALU馮·諾依曼結(jié)構(gòu)及原理操作系統(tǒng)基礎(chǔ)76操作系統(tǒng)什么是操作系統(tǒng)?77它有哪些主要功能?它在計(jì)算機(jī)中起到什么作用?操作系統(tǒng)(OperatingSystem,OS)操作系統(tǒng)是一組控制和管理計(jì)算機(jī)軟、硬件資源、為用戶提供便捷使用計(jì)算機(jī)的程序集合。是用戶和計(jì)算機(jī)之間進(jìn)行“交流”的界面。操作系統(tǒng)的功能:管理系統(tǒng)資源為用戶使用計(jì)算機(jī)提供友好界面78處理器存儲(chǔ)器I/O設(shè)備各種信息79操作系統(tǒng)計(jì)算機(jī)硬件系統(tǒng)I/O設(shè)備管理,存儲(chǔ)管理文件管理窗口軟件用戶數(shù)據(jù)輸入輸出數(shù)據(jù)存儲(chǔ)文件存取功能強(qiáng)大的虛擬機(jī)程序數(shù)據(jù)B005040888045+8內(nèi)存必須考慮:數(shù)據(jù)如何輸入、輸出;如何存儲(chǔ);如何管理;..是計(jì)算機(jī)硬件上的第一層軟件,是各種類(lèi)型的計(jì)算機(jī)都必須配置的軟件。其它所有軟件都運(yùn)行于操作系統(tǒng)之上,依賴于它的支持。80操作系統(tǒng)計(jì)算機(jī)硬件系統(tǒng)操作系統(tǒng)應(yīng)用軟件作為用戶和計(jì)算機(jī)硬件之間的接口。隱藏硬件,使用戶不必考慮不同硬件造成的差異;為用戶和計(jì)算機(jī)之間進(jìn)行“交流”提供統(tǒng)一的界面。81操作系統(tǒng)的作用通過(guò)鍵盤(pán)應(yīng)用程序系統(tǒng)調(diào)用操作系統(tǒng)用戶命令82操作系統(tǒng)的作用是對(duì)硬件系統(tǒng)功能的擴(kuò)充管理系統(tǒng)資源OS的作用可以形象的比喻為一個(gè)樂(lè)團(tuán)的指揮。一是有效管理和分配計(jì)算機(jī)系統(tǒng)的硬件和軟件資源,使得有限的系統(tǒng)資源能夠發(fā)揮更大的作用。二是為使用計(jì)算機(jī)提供便利。OS通過(guò)內(nèi)部極其復(fù)雜的綜合處理,為用戶提供友好、便捷的操作界面,以便用戶無(wú)需了解計(jì)算機(jī)硬件或系統(tǒng)軟件的有關(guān)細(xì)節(jié)就能方便地使用計(jì)算機(jī)。操作

溫馨提示

  • 1. 本站所有資源如無(wú)特殊說(shuō)明,都需要本地電腦安裝OFFICE2007和PDF閱讀器。圖紙軟件為CAD,CAXA,PROE,UG,SolidWorks等.壓縮文件請(qǐng)下載最新的WinRAR軟件解壓。
  • 2. 本站的文檔不包含任何第三方提供的附件圖紙等,如果需要附件,請(qǐng)聯(lián)系上傳者。文件的所有權(quán)益歸上傳用戶所有。
  • 3. 本站RAR壓縮包中若帶圖紙,網(wǎng)頁(yè)內(nèi)容里面會(huì)有圖紙預(yù)覽,若沒(méi)有圖紙預(yù)覽就沒(méi)有圖紙。
  • 4. 未經(jīng)權(quán)益所有人同意不得將文件中的內(nèi)容挪作商業(yè)或盈利用途。
  • 5. 人人文庫(kù)網(wǎng)僅提供信息存儲(chǔ)空間,僅對(duì)用戶上傳內(nèi)容的表現(xiàn)方式做保護(hù)處理,對(duì)用戶上傳分享的文檔內(nèi)容本身不做任何修改或編輯,并不能對(duì)任何下載內(nèi)容負(fù)責(zé)。
  • 6. 下載文件中如有侵權(quán)或不適當(dāng)內(nèi)容,請(qǐng)與我們聯(lián)系,我們立即糾正。
  • 7. 本站不保證下載資源的準(zhǔn)確性、安全性和完整性, 同時(shí)也不承擔(dān)用戶因使用這些下載資源對(duì)自己和他人造成任何形式的傷害或損失。

最新文檔

評(píng)論

0/150

提交評(píng)論