2023年P(guān)CB設(shè)計高級模擬題庫_第1頁
2023年P(guān)CB設(shè)計高級模擬題庫_第2頁
2023年P(guān)CB設(shè)計高級模擬題庫_第3頁
2023年P(guān)CB設(shè)計高級模擬題庫_第4頁
2023年P(guān)CB設(shè)計高級模擬題庫_第5頁
已閱讀5頁,還剩13頁未讀, 繼續(xù)免費閱讀

下載本文檔

版權(quán)說明:本文檔由用戶提供并上傳,收益歸屬內(nèi)容提供方,若內(nèi)容存在侵權(quán),請進行舉報或認(rèn)領(lǐng)

文檔簡介

第一章單選題1.下面說法錯誤的是【】。A.PCB是英文(printedCircuitBoard)印制電路板的簡稱;B.在絕緣材料上按預(yù)定設(shè)計,制成印制線路、印制元件或兩者組合而成的導(dǎo)電圖形稱為印制電路;C.在絕緣基材上提供元器件之間電氣連接的導(dǎo)電圖形,稱為印制線路;D.PCB生產(chǎn)任何一個環(huán)節(jié)出問題都會導(dǎo)致全線停產(chǎn)或大量報廢的后果,印刷線路板假如報廢是可以回收再運用的。答案:D2.下面不屬于元件安裝方式的是【】。A.插入式安裝工藝;B.表面安裝;C.梁式引線法;D.芯片直接安裝。答案:C3.元器件的跨距是指元器件成形后的端子之間的距離【】。A.對B.錯答案:A多選題1.一塊完整的印制電路板重要涉及【】。A.絕緣基板B.銅箔、孔C.阻焊層D.印字面答案:ABCD2.在多層結(jié)構(gòu)中零件的封裝形式有【】。A.針式封裝B.OPGA封裝C.OOI封裝D.SMT封裝答案:AD第二章單選題1.電磁干擾(EMI)指電路板發(fā)出的雜散能量或外部進入電路板的雜散能量【】。A.對B.錯答案:A2.以下不屬于輻射型EMI的克制有【】。A.電子濾波B.機械屏蔽C.干擾源克制D.電路板輸入/輸出口的傳輸線路上采用濾波措施答案:DB.錯答案:B3.差模信號與差動信號相位差是【】。A.90oB.180oC.45oD.270o答案:B4.在所有EMI形式中,【】EMI最難控制。A.傳導(dǎo)型B.輻射型C.ESDD.雷電引起的答案:B多選題1.關(guān)于差模EMI和共模EMI的區(qū)別,下面說法對的的是【】。A.電路中器件輸出的電流流入一個負(fù)載時,就會產(chǎn)生差模EMIB.電流流經(jīng)多個導(dǎo)電層,就會產(chǎn)生差模輻射C.電路中器件輸出的電流流入一個負(fù)載時,就會產(chǎn)生共模EMID.電流流經(jīng)多個導(dǎo)電層,就會產(chǎn)生共模輻射答案:AD2.下面關(guān)于電磁干擾說法對的的是【】。A.電磁干擾較高時,電路容易喪失正常的功能B.對傳導(dǎo)型或輻射型EMI,不管是接受還是發(fā)送,都要在電源線上和電路板輸入/輸出口的傳輸線路上采用濾波措施C.控制EMI的重要途徑是減少輻射源的能量并且控制電路板上電壓/電流產(chǎn)生的電磁場的大小D.電子濾波技術(shù)需要附加器件和增長安裝時間,所以成本較高答案:ACD3.下列屬于單板的層數(shù)組成元素的是【】。A.電源層數(shù)B.地的層數(shù)C.電路層數(shù)D.信號層數(shù)答案:ABD4.下面關(guān)于電源平面的設(shè)立條件說法對的的是【】。A.單一電源或多種互相交錯的電源B.相鄰層的關(guān)鍵信號不跨分割區(qū)C.元件面下面有相對完整的地平面D.關(guān)鍵電源有一對,應(yīng)與地平面相鄰答案:BCD第三章單選題1.假如數(shù)字邏輯電路的頻率達(dá)成或者超過45MHz,就稱為高速電路【】。A.對B.錯答案:B2.下列說法錯誤的是【】。A.過長的走線;未被匹配終結(jié)的傳輸線,過量電容或電感以及阻抗失配。是引起反射信號產(chǎn)生的重要因素;B.信號延時產(chǎn)生的因素:驅(qū)動過載,走線過長。C.過沖與下沖來源于走線過長或者信號變化太快兩方面的因素D.信號線距離地線越近,線間距越小,產(chǎn)生的串?dāng)_信號越小。則異步信號和時鐘信號更容易產(chǎn)生串?dāng)_。答案:D3.源端與負(fù)載端阻抗不匹配會引起線上反射,負(fù)載將一部分電壓反射回源端。假如負(fù)載阻抗小于源阻抗,反射電壓為負(fù),反之,假如負(fù)載阻抗大于源阻抗,反射電壓為正【】。A.對.B.錯答案:A4.振鈴屬于【】狀態(tài)而圍繞振蕩屬于【】狀態(tài)。A.過阻尼,過阻尼B.欠阻尼,過阻尼C.過阻尼,欠阻尼D.欠阻尼,欠阻尼答案:B5.振鈴可以通過適當(dāng)?shù)亩私油耆尽?。A.對B.錯答案:B多選題1.下列哪些因素會引起地彈的增大【】。A.負(fù)載電容的增大B.負(fù)載電阻的增大C.地電感的增大D.開關(guān)器件數(shù)目的增長答案:ACD2.【】都屬于信號完整性問題中單信號線的現(xiàn)象。A.振鈴B.地彈C.串?dāng)_D.反射答案:AB3.對于多層板,PCB走線一般原則【】。A.盡也許保持地平面的完整性;B.一般不允許有信號線在地平面內(nèi)走線;C.在條件允許的情況下,通常更多將信號線在電源平面內(nèi)走線;D.信號線跨越走線時一般將其放置在板的邊沿。答案:ABCD第四章單選題1.一般PCB印制電路板的基本設(shè)計流程如下:畫原理圖→【】→PCB布局→【】→【】→【】→制板。(1)布線(2)PCB物理結(jié)構(gòu)設(shè)計(3)網(wǎng)絡(luò)和DRC檢查和結(jié)構(gòu)檢查(4)布線優(yōu)化和絲印A.(1)(2)(3)(4)B.(2)(1)(3)(4)C.(2)(1)(4)(3)D.(1)(2)(4)(3)答案:C2.布線時在條件允許的范圍內(nèi),盡量加寬電源、地線寬度,它們的關(guān)系是:【】。A.地線>電源線>信號線B.地線>信號線>電源線C.電源線>信號線>地線D.電源線>地線>信號線答案:A3.最不也許做電源線線寬的是【】。A.0.8mmB.1.2mmC.1.8mmD.答案:A4.電路板布線的時候盡量采用【】折線布線。A.45度B.90度C.180度D.圓弧答案:A第五章單選題1.線路板設(shè)計中放大的快捷鍵是哪個【】。A.

Pausebreak

B

.Page

Up

C.

Page

Down答案:B2.使用Protel99SE設(shè)計印刷電路板的整個過程可以【】。(1)電路原理圖的基礎(chǔ)上生成電路的網(wǎng)絡(luò)表(2)印制電路板(PCB)的設(shè)計(3)電路原理圖的設(shè)計A.(1)(2)(3)B.(1)(3)(2)C.(3)(1)(2)D.(3)(2)(1)答案:C3.下圖中用來存放SCH和pcb文獻(xiàn)的文獻(xiàn)夾是【】。ABC答案:A4.?dāng)?shù)據(jù)庫中刪除文檔,假如想要徹底刪除一個文獻(xiàn),可以在按下“Delete”鍵之前按住【】鍵不放。A.ctrlB.a(chǎn)ltC.ShiftD.Tab答案:C5.假如用戶想在數(shù)據(jù)庫中增長一個文檔或者Protel文獻(xiàn),就需要將他們導(dǎo)入到數(shù)據(jù)庫中去。導(dǎo)入一個文檔過程是選擇“File”菜單,然后在彈出的下拉菜單中選擇“【】”菜單項,或者單擊鼠標(biāo)右鍵,在彈出的快捷菜單中選擇“【】”菜單項。A.ImportB.ImportFolderC.ImportProject答案:A6.“Grids”設(shè)定欄涉及兩個選項,“Snap”和“Visible”,其中“Snap”設(shè)定重要決定【】;“Visible”的設(shè)定只決定【】。A.光標(biāo)位移的步長;實際顯示的柵格的距離,不影響光標(biāo)的移動和位置;B.實際顯示的柵格的距離,不影響光標(biāo)的移動和位置;光標(biāo)位移的步長。答案A7.下列哪個選項是可以設(shè)定非標(biāo)準(zhǔn)的圖紙格式【】。A.StandardStyleB.ElectricalGridC.CustomStyleD.Options答案:C8.改變繪圖區(qū)域設(shè)計中,以下快捷鍵說法對的的是【】。A.PageDown鍵是放大視圖B.Home鍵設(shè)計邊框?qū)⑼耆@示在視圖內(nèi)C.Pageup鍵縮小視圖D.ZoomOut鍵放大視圖答案:B9.下列說法對的的是【】。A.Undo=取消

B.Cut=復(fù)制

C.Copy=粘貼D.Paste=復(fù)制答案:A10.原理圖編輯系統(tǒng)內(nèi)編輯出的文獻(xiàn)后綴為【】。

A..txtB..pcbC..docD..sch答案:D多選題1.Protel99se的設(shè)計管理器,涉及【】。A.?dāng)?shù)據(jù)庫文獻(xiàn)的創(chuàng)建B.原理圖創(chuàng)建C.PCB文獻(xiàn)的創(chuàng)建D.元件庫的創(chuàng)建和編輯答案:ABCD2.在Protel99SE的設(shè)計環(huán)境中,放大和縮小的快捷鍵為:【】。

A.+B.-

C.PageUpD.PageDown

答案:CD第六章單選題1.在Design選項卡中,假如用戶想要瀏覽當(dāng)前元件庫中的元件,在彈出的下拉菜單中選擇【】菜單項。A.BrowseLibraryB.Add/RemoveC.Makeproject答案:A2.Protel99SE主工作臺一共有【】編輯器。A.5B.6C.7D.8答案:C3.編輯電路原理圖時,放置文字注釋的工具為Place菜單下【】命令。A.Annotation

B.NetLabel

C.Sering

D.Timension

答案:A4.電氣規(guī)則檢查是對印制電路板圖的檢查【】。

A.對

B.錯

答案:B多選題1.下列屬于電路原理圖設(shè)計的生成文獻(xiàn)的是:【】。

A.電路原理圖

B.元器件庫

C.元器件列表

D.網(wǎng)絡(luò)表

答案:ACD第七章單選題1.元件編輯器窗口Group對話框中的【】按鈕可以改變元器件的描述內(nèi)容,【】可以實時更新用到該元件的原理圖。題干有問題,描述不清楚。A.Description,UpdateSchematicsB.UpdateSchematics,Description答案:A2.“Pin”中列出了當(dāng)前選中元器件的引腳,選中“SortByName”代表以名稱排列,若不選則以引腳序號排列,;選中“HiddenPin”可以顯示引腳名稱,若不選,則引腳名稱不可見【】。A.對B.錯答案:A3.執(zhí)行File→New→SchematicLibrary命令,可進入【】。A.元件庫編輯器B.原理圖文獻(xiàn)C.庫文獻(xiàn)D.PCB文獻(xiàn)答案:A4.在Protel99SE的設(shè)計中,可以改變引腳放置角度的快捷鍵為【】。

A.QB.Tab

C.SpaceD.L

答案:C5.在SchLibDrawingTools繪圖工具欄中,用于【】。

A.繪制直線B.繪制曲線

C.繪制弧線D.放置過孔答案:C6.原理圖只是描述了一個元件的外形,PCB元件則表達(dá)元件實際的大小,PCB外形尺寸一定要對的,否則會影響電路板的制作【】。A.對B.錯答案:A第八章單選題1.方塊電路代表本圖下一層的子圖,是層次原理圖所特有的【】。A.對B.錯答案:A2.自上而下的設(shè)計環(huán)節(jié):【】。(1)放置電路方塊圖(PLACE-SHEETSYMBOL)-TAB-定義文獻(xiàn)名(FILENAME)(2)新建一個原理圖設(shè)計文獻(xiàn)(總模塊圖)(3)放置外部元件并連接各部分網(wǎng)絡(luò)(4)放置方塊圖進出點(PLACE-ADDSHEETENTRY)放置各個模塊之間需要連接的網(wǎng)絡(luò)連接點,可以是單線或總線(5)生成分頁原理圖,完畢分頁原理圖繪制(6)當(dāng)所有的分頁都繪制完畢后,便可以在總模塊圖中生成網(wǎng)絡(luò)表A.(2)(4)(1)(3)(5)(6)B.(2)(1)(4)(3)(5)(6)C.(5)(4)(2)(1)(3)(6)D.(5)(4)(2)(1)(6)(3)答案:B3.方塊圖"FILENAME"項目非常重要,定義完畢后不要隨便改動,假如方塊圖的"FILENEMA"和下層分頁圖的文獻(xiàn)名不相應(yīng),那么生成網(wǎng)絡(luò)的時候?qū)G失整個分頁模塊【】。A.對B.錯答案:A4.自下而上的設(shè)計環(huán)節(jié):【】。(1)總模塊圖中生成分頁原理圖的電路方塊在彈出的對話框中依次選擇繪制好的分頁圖,然后放置于模塊圖適當(dāng)位置(2)新建一個原理圖設(shè)計文獻(xiàn)(總模塊圖)(3)放置外部元件并連接各部分網(wǎng)絡(luò)(4)放置方塊圖進出點(PLACE-ADDSHEETENTRY)放置各個模塊之間需要連接的網(wǎng)絡(luò)連接點,可以是單線或總線(5)生成分頁原理圖,完畢分頁原理圖繪制(6)當(dāng)所有的分頁都繪制完畢后,便可以在總模塊圖中生成網(wǎng)絡(luò)表A.(2)(4)(1)(3)(5)(6)B.(2)(1)(4)(3)(5)(6)C.(5)(4)(2)(1)(3)(6)D.(5)(4)(2)(1)(6)(3)答案:C多選題1.下列說法對的的是【】。A.自上向下設(shè)計層次原理圖,當(dāng)對電路圖的功能模塊及各個模塊需要哪些端口很清楚時,先設(shè)計總圖,然后再設(shè)計下層模塊;B.自下向上設(shè)計層次原理圖,當(dāng)不清楚每個模塊到底有哪些端口,就先設(shè)計子圖,再由這些原理圖產(chǎn)生方塊電路進而產(chǎn)生上層總圖;C.自下向上設(shè)計層次原理圖,當(dāng)對電路圖的功能模塊及各個模塊需要哪些端口很清楚時,先設(shè)計總圖,然后再設(shè)計下層模塊;B.自上向下設(shè)計層次原理圖,當(dāng)不清楚每個模塊到底有哪些端口,就先設(shè)計子圖,再由這些原理圖產(chǎn)生方塊電路進而產(chǎn)生上層總圖。答案:AB2.層次化原理圖有以下幾個重要構(gòu)成因素:【】。A.構(gòu)成整個原理圖的單張原理圖;B.單張原理圖中包含其它原理圖建立電氣連接的輸入/輸出端口和網(wǎng)絡(luò)標(biāo)號;C.構(gòu)成單張原理圖之間關(guān)系的主圖;D.主圖中包含代表單張原理圖的方塊電路圖和相應(yīng)單張原理圖端口的方塊電路圖端口。答案:ABCD第九章單選題1.網(wǎng)絡(luò)表是電路原理圖設(shè)計(SCH)與印制電路板設(shè)計(PCB)之間的一座橋梁,網(wǎng)絡(luò)表可以從電路原理圖中獲得,也可從印制電路板中提取出來【】。A.對B.錯答案:A2.運用Protel99SE設(shè)計電路板的過程中,需要通過一系列的流程才可以得到最終的電路板,那么一般來說,在完畢原理圖的設(shè)計之后需要進行的工作是【】。A.電氣規(guī)則檢查B.生成網(wǎng)絡(luò)表C.新建PCB文獻(xiàn)D.生成PCB文獻(xiàn)答案:B3.下面元件聲明說法錯誤的是【】。[C1CAP0.01uF]A.[和]元件聲明開始/結(jié)束B.C1元件的標(biāo)號C.CAP元件的符號D.0.01uF元件的注釋答案:C4.執(zhí)行“File→SetupPrinter”命令后,可以輸出當(dāng)前正在編輯的圖形文獻(xiàn)整個項目中的所有圖形文獻(xiàn)【】。A.對B.錯答案:A多選題1.下列關(guān)于網(wǎng)絡(luò)表說法對的的是:【】。A.從原理圖獲取,支持印刷電路板的自動布線;B.可用于印刷電路板的自動布線和電路模擬程序;C.從印刷板(PCB)獲取,將其與從原理圖中獲取的網(wǎng)絡(luò)表文獻(xiàn)進行比較,核對查錯;D.網(wǎng)絡(luò)表文獻(xiàn)可以使用文本編輯器打開或編輯,它記錄了原理圖中所有的元件和網(wǎng)絡(luò)(Net)的信息。答案:ABCD2.網(wǎng)絡(luò)表描述的是電路元器件的:【】。

A.編號B.功能

C.封裝D.管腳之間連接關(guān)系

答案:ACD第十章1.印制電路板設(shè)計流程順序?qū)Φ牡氖恰尽?。?)、自動布線和手工調(diào)整(2)、布置元器件(3)、新建一個PCB文獻(xiàn)(準(zhǔn)備好原理圖、網(wǎng)絡(luò)表等)(4)、PCB文獻(xiàn)的輸出(5)、規(guī)劃電路板(尺寸,元器件的封裝,單面或雙面等)(6)、裝入網(wǎng)絡(luò)表及元器件的封裝(7)、參數(shù)設(shè)立A.(3)(5)(7)(6)(2)(1)(4)B.(3)(7)(5)(1)(3)(2)(4)C.(1)(3)(5)(7)(6)(2)(4)D.(1)(3)(7)(5)(2)(6)(4)答案:A2.原理圖加載的是【】,而PCB加載的是【】。A.元件的外形庫,元件的封裝庫B.元件的封裝庫,元件的外形庫C.元件的外形庫,元件的外形庫D.元件的封裝庫,元件的封裝庫答案:A3.一般用【】的方法來見減少阻抗,減少干擾。A.放置鋪銅B.放置隔離層C.放置過孔D.放置焊盤答案:A4.印制電路板圖中常用的庫文獻(xiàn)是【】。

A.Advpcb.ddb

B.TIDatabooks.ddb

C.SimulationModels.ddb

D.IntelDatabooks.ddb

答案:A5.用電路原理圖可以加工印制電路板【】。

A.對

B.錯

答案:B6.自動布線時可自動生成過孔【】。

A.對

B.錯

答案:A多選題1.在設(shè)計印制電路板時,要通過2A電流,一般選用導(dǎo)線的寬度是【】。

A.1.0mm

B.2.0mm

C.1.5mm

D.2.5mm

答案:AC2.自動布線后,在元器件的引腳附近會出現(xiàn)雜亂的走線,布線時可以采用【】方法避免。

A.合理設(shè)立元件網(wǎng)格

B.重新自動布線

C.不理睬它

D.手工修正

答案:AD3.畫印制電路板圖時,放置焊盤命令的是【】。

A.菜單命令:Place\Pad

B.使用快捷鍵:Alt+P,P

C.使用快捷鍵:Alt+P,V

D.單擊工具欄上的PlacePad按鈕

答案:ABD第十一章單選題1.元器件布局完畢,然后執(zhí)行View→Boardin3D命令,系統(tǒng)將自動生成一個PCB3D效果圖【】。A.對B.錯答案:B2.加載網(wǎng)絡(luò)表之前要先加載【】,否則網(wǎng)絡(luò)表加載的時候會出現(xiàn)錯誤。A.元件庫B.原理圖C.網(wǎng)絡(luò)標(biāo)號D.印制電路板答案:A3.加載元件庫到當(dāng)前PCB文檔中,但是在當(dāng)前的PCB文檔中看不到加載的元件庫和庫中元件封裝的瀏覽【】。A.對B.錯答案:B4.執(zhí)行菜單命令Design→LoadNets→Browse,系統(tǒng)就會在當(dāng)前項目中加載【】。A.元件庫B.網(wǎng)絡(luò)表C.PCB文獻(xiàn)D.原理圖答案:B5.開始加載網(wǎng)絡(luò)表時,系統(tǒng)會自動檢查網(wǎng)絡(luò)表的錯誤,系統(tǒng)會提醒相應(yīng)的錯誤類型,加載時最常見的錯誤就是【】。A.不能加載組件B.查看sch元件與pcb元件的管腳號不一致C.元件找不到D.網(wǎng)絡(luò)表中描述的元件封裝在加載的元件庫中找不到答案:D6.修改完所有加載網(wǎng)絡(luò)表錯誤,然后點擊【】,系統(tǒng)此時就會在PCB文檔中生成各元件的封裝和連接關(guān)系。A.AdvancedB.TrackC.ExecuteD.Connect答案:C7.“CheckMode”為元件間的距離計算方式,【】方式是使用元件的精確外形來計算元件間的距離。A.QuickCheckB.FullCh

溫馨提示

  • 1. 本站所有資源如無特殊說明,都需要本地電腦安裝OFFICE2007和PDF閱讀器。圖紙軟件為CAD,CAXA,PROE,UG,SolidWorks等.壓縮文件請下載最新的WinRAR軟件解壓。
  • 2. 本站的文檔不包含任何第三方提供的附件圖紙等,如果需要附件,請聯(lián)系上傳者。文件的所有權(quán)益歸上傳用戶所有。
  • 3. 本站RAR壓縮包中若帶圖紙,網(wǎng)頁內(nèi)容里面會有圖紙預(yù)覽,若沒有圖紙預(yù)覽就沒有圖紙。
  • 4. 未經(jīng)權(quán)益所有人同意不得將文件中的內(nèi)容挪作商業(yè)或盈利用途。
  • 5. 人人文庫網(wǎng)僅提供信息存儲空間,僅對用戶上傳內(nèi)容的表現(xiàn)方式做保護處理,對用戶上傳分享的文檔內(nèi)容本身不做任何修改或編輯,并不能對任何下載內(nèi)容負(fù)責(zé)。
  • 6. 下載文件中如有侵權(quán)或不適當(dāng)內(nèi)容,請與我們聯(lián)系,我們立即糾正。
  • 7. 本站不保證下載資源的準(zhǔn)確性、安全性和完整性, 同時也不承擔(dān)用戶因使用這些下載資源對自己和他人造成任何形式的傷害或損失。

評論

0/150

提交評論