MAX2620設計的微型高穩(wěn)定鎖相時鐘頻率源_第1頁
MAX2620設計的微型高穩(wěn)定鎖相時鐘頻率源_第2頁
MAX2620設計的微型高穩(wěn)定鎖相時鐘頻率源_第3頁
MAX2620設計的微型高穩(wěn)定鎖相時鐘頻率源_第4頁
MAX2620設計的微型高穩(wěn)定鎖相時鐘頻率源_第5頁
已閱讀5頁,還剩3頁未讀, 繼續(xù)免費閱讀

下載本文檔

版權(quán)說明:本文檔由用戶提供并上傳,收益歸屬內(nèi)容提供方,若內(nèi)容存在侵權(quán),請進行舉報或認領(lǐng)

文檔簡介

第第頁MBl504/MAX2620設計的微型高穩(wěn)定鎖相時鐘頻率源0引言

由鎖相環(huán)構(gòu)成的間接式頻率合成器在無線通信領(lǐng)域發(fā)揮著非常重要的作用。通常采用鎖相頻率合成器的輸出信號來作為無線接收機中的本振信號,以使直接頻率調(diào)制器、頻率解調(diào)器能夠從輸入信號中再生載波。

傳統(tǒng)的頻率合成一般通過混頻、倍頻、分頻、濾波等方式進行頻率變換和組合,從而產(chǎn)生大量離散的穩(wěn)定頻率信號。這不僅使頻率合成器具有龐大的體積和重量,其輸出信號中的諧波、噪聲及寄生頻率均難以抑制,同時頻率范圍也將受到限制。而鎖相頻率合成主要是通過晶體振蕩器提供的標準頻率,在給定的頻率范圍內(nèi)產(chǎn)生與該晶體振蕩器穩(wěn)定度相同的大量離散頻率信號。本文介紹用集成電路MAX2620和集總LC元件構(gòu)成窄帶VC0電路模塊,然后同集成鎖相頻率合成器芯片MBl504.一起構(gòu)成鎖相環(huán)式低噪聲、高穩(wěn)定性的鎖相頻率源電路的設計方法。

1整體設計方案

圖l所示是一個鎖相環(huán)(PLL)的基本電路組成。其中REF代表參考晶體振蕩器,÷R為參考分頻器,PF[)為鑒頻鑒相器,LPF為環(huán)路濾波器,VCO為壓控振蕩器,÷N為前置分頻器。無線接收機中的本地振蕩信號通常需要特定的頻點,這往往需要設計一個窄帶且相位噪聲性能優(yōu)越的VCO。雖然用分立晶體管、諧振回路以及緩沖放大器也可以構(gòu)成VCO電路,但穩(wěn)定性差、受電源及分布參數(shù)影響大、調(diào)試不方便。而MAXIM公司的MAX2620是一款較寬頻率范圍(l0~1050MHz)的集成振蕩器芯片,它具有高頻雙極工藝所特有的低閃爍噪聲、低噪聲系數(shù)和低寄生特點。用戶可以根據(jù)自己的需要并配以適當?shù)恼袷幓芈?,從而設計出所需中心頻率的壓控振蕩器電路。MAX2620內(nèi)部的有源器件對諧振回路的負載極輕,因而可使振蕩回路具有較高的有載Q值,以用來設計窄帶壓控振蕩器電路。

MBl504是具有吞脈沖功能的串行輸人鎖相環(huán)頻率合成芯片,該芯片內(nèi)部采用吞脈沖計數(shù)技術(shù)和鑒頻鑒相技術(shù),其T作頻率可達520MHz,因而速度快,性能穩(wěn)定,與單片機接口簡單,可用來實現(xiàn)對接收機本振信號進行方便地設置。

2窄帶VCO的設計

MAXIM公司的MAX2620是一種使用極其方便的振蕩器芯片,它的內(nèi)部組成原理示意圖如圖2所示。

MAX2620提供有一個緩沖放大輸出級,能夠減少負載變化對振蕩器頻率的影響。該芯片的供電電壓范圍在+2.7~+5.25V之間。由于芯片內(nèi)部設有偏置電路以穩(wěn)定其工作點,因而受電源波動的影響較小。MAX2620內(nèi)部所并具有的電源關(guān)斷能力可由SHDN端控制。兩個互補輸出(即OUT和OUT)可構(gòu)成兩個單端輸出或一個差分輸出。由于芯片采用是集電極開路輸出,輸出端需要上拉到VCC設計時可以用電感或電阻來上拉。但是對于差分輸出兩端均應采用相同的方式。對于5012的負載,在用電感上拉時,單端輸出電平可達-6dBm(峰一峰電壓為320mV);而用電阻上拉時,其輸出可達-10dBm(200mV)。本設計中的MAX2620的兩路輸出中,一路輸出到MBl504供鑒頻鑒相使用,為使穩(wěn)定性更好,此路用電阻上拉而另一路輸出則經(jīng)過緩沖放大,作為時鐘輸出,為了使其輸出功率更大,該路用電感上拉。

事實上,MAX2620需要外接RF皆振回路以構(gòu)成VCO電路,其電路如圖3所示。

此電路是一個典型的Colpitts電容反饋式振蕩器。諧振回路在圖3的左方,并經(jīng)過2、3腳接入,主要包括電容C3、C4、C5和C17、諧振電感U和變?nèi)荻O管Cvar,調(diào)諧電壓經(jīng)過電阻R2接入。

SHDN端用三針跳針分別接到Vcc和地,可用于控制電源的關(guān)斷,以在調(diào)試中方便的判斷諧振回路是否起振。

變?nèi)莨芸赏ㄟ^C17接入諧振回路。C17值取為33pF。經(jīng)過C17后,諧振回路的等效Q將升高數(shù)倍。因此,即便采用廉價的Q和較低的變?nèi)莨?,也可設計出Q較高的諧振回路。

諧振回路電感采用表面貼式諧振電感,該電感具有輻射干擾小、受分布電容影響小、調(diào)試方便等特點。電感值選為180nH,當諧振頻率范圍為80~88MHz時,其中心頻率為84MHz。由諧振公式可得出諧振回路的總電容Co=19.94pF。經(jīng)過調(diào)試,VCO路的具體元件參數(shù)如下:

R2為20kΩ,諧振電感L1為180nH,C3為39pF,C4選18pF,C5選10pF,輸出端OUT上拉電感L4選180nH,輸出端上拉電阻R4可選50Ω。

3MBl504與AT89C52的接口設計

MBl504的原理框圖如圖4所示。該芯片內(nèi)含一個14位可編程參考分頻器、一個分頻比可選擇f32或64)的雙模前置分頻器和一個18位的可變分頻器(由7位的吞脈沖計數(shù)器和1l位的可編程計數(shù)器組成),另外還包含一個鑒相器、一個電荷泵和兩個移位寄存器和鎖存器(圖中未畫出)。

MBl504中雙模前置分頻器的兩種分頻比可由模式控制信號決定。當模式控制信號為高電平時,分頻比為P+1,當模式控制信號為低電平時,分頻比為P。雙模前置分頻器的輸出可同時驅(qū)動11位可編程計數(shù)器和7位吞脈沖計數(shù)器,它們的初值分別為N和A,可進行減計數(shù)。在吞脈沖計數(shù)器和可編程計數(shù)器未計數(shù)到零時,模式控制為高電平,雙模前置分頻器的輸出頻率為fvco/(P+1。當輸入A(P+1)個脈沖周期后,吞脈沖計數(shù)器計數(shù)達到零,模式控制電平將變?yōu)榈碗娖剑瑫r使吞脈沖計數(shù)器停止計數(shù)。此時,可編程計數(shù)器離預置數(shù)還有N-A的數(shù)值。由于這時模式控制電平為低,分頻比為P,因此,雙模前置分頻器的輸出頻率為fvco/P。之后,再經(jīng)過N-A個計數(shù)周期后,可編程計數(shù)器計數(shù)也達到零,此時可輸出低電平將兩個可編程分頻器重新預置為N和A,同時將模式控制恢復為高電平,并向鑒相器輸出比相脈沖。當比相脈沖頻率廠一與參考頻率fr存在頻差時.鑒相器處于鑒頻工作方式。此時無論頻差大小,系統(tǒng)都輸出較大的電壓;而當比相脈沖頻率f與參考頻率fr相等時,鑒相器轉(zhuǎn)為鑒相工作方式。這種鑒頻一鑒相工作方式擴大了環(huán)路的快捕帶,縮短了頻率牽引過程,從而使環(huán)路快速進入相位鎖定區(qū),最終實現(xiàn)快捕鎖定。

MBl504可通過9腳(Clock)、10腳(Data)和11腳(LE)分別與單片機AT89C52的P1.2、P1.1、P1.0相連,其連接電路如圖5所示。其中,CLOCK為時鐘信號輸人端,DATA為數(shù)據(jù)信號輸入端。LE為數(shù)據(jù)鎖存使能信號輸入端。信號是串行輸入的,即每輸入一個時鐘脈沖到CLOCK腳,就有一位數(shù)據(jù)從:DATA腳送入MBl504芯片內(nèi)的移位寄存器,并由LE信號控制鎖存。當LE為高電平時,儲存在移位寄存器內(nèi)的數(shù)據(jù)被鎖存到相應的鎖存器中。而當C為高電平時,鎖存到15位的鎖存器的設置為14位可編程參考分頻器中的預置數(shù)R和前置分頻器的1位分頻比SW;當C為低電平時,鎖存到18位的鎖存器中的設置則為ll位可編程計數(shù)器中的預置數(shù)N和7位吞脈沖計數(shù)器中的預置數(shù)A。圖6所示為MBl504的數(shù)據(jù)輸入格式。

根據(jù)MBl504的工作原理,鎖相環(huán)的輸出頻率fvco的計算公式為:

fvco=(PN+A)fvco/R(N>A)

式中,fosc為外接晶體振蕩器輸人參考頻率;P為前置分頻器的分頻比(由位SW決定),當SW為高時,P為32;當SW為低時,P為64;N為11位可編程計數(shù)器中的預置數(shù)(范圍從16~2047);A為7位吞脈沖計數(shù)器中的預置數(shù)(范圍從0~63);R為14位可編程參考分頻器中的預置數(shù)(范圍從8~16383)。

本設計中,頻率合成器的頻率范圍fvco為80~88MHz,頻率間隔△f為2kHz。

參考振蕩器的振蕩頻率fosc為4.096MHz,參考頻率fr等于合成器頻率間隔△f(2kHz),所以參考分頻比R為:fosc/fr=2048,中心頻率為84MHz的分頻比(PN+A=fout/△f)為42000。這里采用的前置分頻比模式為÷32/33,即P=32,并由此可得:N=1312,A=16。這樣,改變N和A,即可改變輸出頻率,而改變N、R,則可改變輸出頻率和頻率間隔。

4結(jié)束語

本設計的實際電路可以制作在一塊50mm×40mm的雙層板上,電源電壓為+3.3V。VCO的頻率覆

溫馨提示

  • 1. 本站所有資源如無特殊說明,都需要本地電腦安裝OFFICE2007和PDF閱讀器。圖紙軟件為CAD,CAXA,PROE,UG,SolidWorks等.壓縮文件請下載最新的WinRAR軟件解壓。
  • 2. 本站的文檔不包含任何第三方提供的附件圖紙等,如果需要附件,請聯(lián)系上傳者。文件的所有權(quán)益歸上傳用戶所有。
  • 3. 本站RAR壓縮包中若帶圖紙,網(wǎng)頁內(nèi)容里面會有圖紙預覽,若沒有圖紙預覽就沒有圖紙。
  • 4. 未經(jīng)權(quán)益所有人同意不得將文件中的內(nèi)容挪作商業(yè)或盈利用途。
  • 5. 人人文庫網(wǎng)僅提供信息存儲空間,僅對用戶上傳內(nèi)容的表現(xiàn)方式做保護處理,對用戶上傳分享的文檔內(nèi)容本身不做任何修改或編輯,并不能對任何下載內(nèi)容負責。
  • 6. 下載文件中如有侵權(quán)或不適當內(nèi)容,請與我們聯(lián)系,我們立即糾正。
  • 7. 本站不保證下載資源的準確性、安全性和完整性, 同時也不承擔用戶因使用這些下載資源對自己和他人造成任何形式的傷害或損失。

最新文檔

評論

0/150

提交評論