版權(quán)說明:本文檔由用戶提供并上傳,收益歸屬內(nèi)容提供方,若內(nèi)容存在侵權(quán),請進行舉報或認(rèn)領(lǐng)
文檔簡介
數(shù)電試題及答案(共11)《數(shù)電子技術(shù)礎(chǔ)》試一一、填空題(分空分)A,1102JK發(fā)器的特性方程為:
。n1JKQ
。3單穩(wěn)態(tài)觸發(fā)器中兩個狀態(tài)一個為
穩(wěn)態(tài)態(tài),另一個為暫態(tài)
態(tài).諧振蕩器兩個狀態(tài)都為
暫穩(wěn)態(tài)
態(tài),密特觸發(fā)器兩個狀態(tài)都為
穩(wěn)態(tài)
態(tài).4組合邏輯電路的輸出僅僅只與該時刻的
輸入
有關(guān),而與電路的原先狀態(tài)
無關(guān)。5某數(shù)/模轉(zhuǎn)換器的輸入為8二進制數(shù)字信號(D7~D0
),輸出為0~25.5V模擬電壓。若數(shù)字信號的最低位是“1其余各位是“0,則輸出的模擬電壓為
。6一個四選一數(shù)據(jù)選擇器,其地址輸入端有
2
個。二、化簡題(15分每小題分)用卡諾圖化簡邏輯函數(shù),必須在卡諾圖上畫出卡諾圈YA,B,C,D=(0,1,2,3,4,5,6,7,13,15L(BD)(0,13,14,15)利用代數(shù)法化簡邏輯函數(shù),必須寫出化簡過程__________________________________________________3)F(AB)(BAB)三、畫圖題(分每題5)據(jù)輸入波形畫輸出波形或狀態(tài)端波形(觸發(fā)器的初始狀態(tài)為)12四、分析(17分)1分析下圖,并寫出輸出邏輯關(guān)系表達式,要有分析過程(6分2電路如圖所示,分析該電路,畫出完全的時序圖,并說明電路的邏輯功能,要有分析過程(11分)五、設(shè)計(28分)1用紅、黃、綠三個指示燈表示三臺設(shè)備的工作情況:綠燈亮表示全部正常;紅燈亮表示有一臺不正常;黃燈亮表示兩臺不正常;紅、黃燈全亮表示三臺都不正常。列出控制電路真值表,要求用和適當(dāng)?shù)呐c非門實現(xiàn)此電路()2、中規(guī)模同步四位二進制計數(shù)器的功能表見附表所示;請用反饋預(yù)置回零法設(shè)計一個六進制加法計數(shù)器。(8分)2B012B014567六、分畫圖題8分)畫出下圖所示電路作用下,輸出電壓的波形和電壓傳輸特性i74LS138功能表如下:輸入
輸出GH××L×HLLHLLHLLHLLHLLHLL
BA×××LLLLLHLHLLHHHLLHLHHHLHHH
YYYYYYYYHHHHHHHHHHHHHHHHHHHHHHHHLHHHHHHHHLHHHHHHHHLHHHHHHHHLHHHHHHHHLHHHHHHHHLHHHHHHHHLHHHHHHHHLDBADBAHLLHLL功能表
清零
預(yù)置
使能
時鐘
預(yù)置數(shù)據(jù)輸
輸出RD
LDEPET
入DBA
QLH
L
××
↑
DBA
LLLLDBAH
H
L
保持HH
HH
LHH
↑
保持計數(shù)《數(shù)電子技術(shù)礎(chǔ)》試一答案一、填題(分每空)1AA
2nJQnKQ
3穩(wěn)態(tài),暫穩(wěn)態(tài),暫穩(wěn)態(tài),穩(wěn)態(tài)、輸入,電路原先狀態(tài)50.1V6兩二、化題(分每小題分)1Y)=∑mABDAB000111
CD0011
01111
11111
1011102)A,
m
d(1,2,3,9,10,11)ADAB00
CD001
01
11
1001
3)
________________F(BC)ABABCA)A
________________________________BABABBBCA三、畫題(10分每題)1、四、分題(17分)1(分LB2(分五進制計數(shù)器五、設(shè)題(28分)
ABC0000
YG11010110011010001(分1根據(jù)題意,列出真值表由題意可知,令輸入為AB表三臺設(shè)備的工作情況,“”示正常,“”示不正常,令輸出為RY示紅、黃、綠三個批示燈的狀,“1表示亮,“0表示滅。由真值表列出邏輯函數(shù)表達式為:DDAD(A)(0,3,5,6)Y(A,C)(0,1,2,4)(AC)
根據(jù)邏輯函數(shù)表達式選用譯碼器和與非門實現(xiàn),畫出邏輯電路圖。2(分1
&1QQLEPET161DCBA六、分畫圖題8分)《數(shù)電子技術(shù)礎(chǔ)》試二分1邏輯函數(shù)YABC
的兩種標(biāo)準(zhǔn)形式分別為()、()。.將“”或起來得到的結(jié)果是()。.半導(dǎo)體存儲器的結(jié)構(gòu)主要包含三個部分,分別是()、()、()。4D/A轉(zhuǎn)換器當(dāng)輸入數(shù)字量10000000為5v。若只有最低位為高電平,則輸出電壓為()v;當(dāng)輸入為則輸出電壓為()v。5就逐次逼近型和雙積分型兩種A/D轉(zhuǎn)換器而言,()的抗干擾能力強,()的轉(zhuǎn)換速度快。.由定時器構(gòu)成的三種電路中,()和()是脈沖的整形電路。.與PAL相比,器件有可編程的輸出結(jié)構(gòu),它是通過對()進行編程設(shè)定其()的工作模式來實現(xiàn)的,而且由于采用了()的工藝結(jié)構(gòu),可以重復(fù)編程,使它的通用性很好,使用更為方便靈活。二、根據(jù)要求作題:(分).將邏輯函數(shù)P=AB+AC成“或非”達式,并用“電極開路與非門”實現(xiàn)。.圖、中路均由門電路構(gòu)成,寫出Q的表達式,并畫出對應(yīng)ABQ形。三、分析圖3所示電路:10)試寫出8選1數(shù)據(jù)選擇器的輸出函數(shù)式;畫出A2、A1A0000~111續(xù)變化時,Y的形圖;3說明電路的邏輯功能。設(shè)計“位十進制數(shù)”四舍五入電路(采用8421BCD)。要求只設(shè)定一個輸出,并畫出用最少“非門”現(xiàn)的邏輯電路圖。()已知電路及、A波形如圖(b)示,設(shè)觸發(fā)器的初態(tài)均為“0,試畫出輸出端的波形。8分)六、用T觸發(fā)器和異或門構(gòu)成的某種電路如圖5(a)示,在示波器上觀察到波形如圖示。試問該電路是如何連接的?請在原圖上畫出正確的連接圖,并標(biāo)明的取值。(分七、圖6所示是位和同步十六進制加法計數(shù)器成的脈沖分頻電路。中的數(shù)據(jù)見表所。試畫出在信號連續(xù)作用下的D3D1出的電壓波形,并說明它們和號頻率之比。()表:地址輸入A3A2A1A00000
數(shù)據(jù)輸出D3D1D0110000101010111100000001
0100
波形如圖所示:八、綜合分析圖7所示電路,16個地址單元中的數(shù)據(jù)在表中列出。()要求:說明定時器構(gòu)成什么電路?說明構(gòu)成多少進制計數(shù)器?說明RAM在此處于什么工作狀態(tài),起什么作用?寫出D\A轉(zhuǎn)換器CB7520的出表達式(UO與9間的關(guān)系);畫出輸出電壓U的波圖(要求畫一個完整的循環(huán))。77《數(shù)電子技術(shù)礎(chǔ)》試二答案一、填空(每空,共15分)1
()i1,2,3,5,7),Y(ABC(iii23地址譯碼器、存儲矩陣、輸出緩沖器40.0395雙積分型、逐次逼近型.施密特觸發(fā)器、單穩(wěn)態(tài)觸發(fā)器7結(jié)構(gòu)控制字、輸出邏輯宏單元、E二、根據(jù)要求作題:(共15分)1
BCA
2
PACBC;
ABOC與非門實現(xiàn)如圖:三、1Dii0AAAAAAAA0011220320520202123該電路為序列脈沖發(fā)生器,當(dāng)A2A1A0從000~111連續(xù)化時,Y端出連續(xù)脈沖10110011四、設(shè)用A3A2A1A0示該數(shù),輸出。列出真值表()A3A2A1A000000001
00011
01
111
XX
XXXXF3221五、六、T=1連線
FQ
如圖:七、D3D2、D0率比分別是1/155/157/15N2(4N2(4D0D1D2D3
八、(1555時器構(gòu)成多諧振蕩器,發(fā)出矩形波;(2構(gòu)成九進制計數(shù)器,狀態(tài)轉(zhuǎn)換圖如下:(3于讀出狀態(tài),將0000B1000B元的內(nèi)容循環(huán)讀出;8REFD(d226)n6(5輸出電壓波形圖如下:《數(shù)電子技術(shù)礎(chǔ)》試三分.邏輯函數(shù)有四種表示方法,它們分別是()、()、()和()。.將“”或起來得到的結(jié)果是()。.目前我們所學(xué)的雙極型集成電路和單極型集成電路的典型電路分別是()路和(電路。.施密特觸發(fā)器有()個穩(wěn)定狀態(tài),多諧振蕩器有()個穩(wěn)定狀態(tài)。.已知1K*4位的RAM集成電路芯片,它有地址線()條,數(shù)據(jù)線()條。6已知被轉(zhuǎn)換的信號的上限截止頻率為10kHz則換器的采樣頻率應(yīng)高于()kHz完成一次轉(zhuǎn)換所用的時間應(yīng)小于()。7器件的全稱是(),與PAL相比,它的輸出電路是通過編程設(shè)定其()的工作模式來實現(xiàn)的,而且由于采用了()的工藝結(jié)構(gòu),可以重復(fù)編程,使用更為方便靈活。二、根據(jù)要求作題:(共16)3試畫出用反相器和集電極開路與非門實現(xiàn)邏輯函數(shù)
YABBC
。2圖、電路由TTL門電路構(gòu)成,圖由門電路構(gòu)成,試分別寫出F1F2、的表達式。三、已知電路及輸入波形如圖4所示其中存器,F(xiàn)F2是維持-阻塞D觸發(fā)器,根據(jù)和D輸入波形畫出Q1輸出波形。設(shè)觸發(fā)器的初始狀態(tài)均為。()ABAB四、分析圖5所電路,寫出Z1邏輯表達式,列出真值表,說明電路的邏輯功能。(分)五、設(shè)計一位8421BCD的判奇電路,當(dāng)輸入碼含奇數(shù)個“1時,輸出為,否則為。要求使用兩種方法實現(xiàn):(分)用最少與非門實現(xiàn),畫出邏輯電路圖;用一片8選1數(shù)據(jù)選擇器加若干門電路實現(xiàn),畫出電路圖。六、電路如圖6所示,其中R=RΩ,C=0.1μf試問:.在為高電平期間,由定時器構(gòu)成的是什么電路,其輸出U0的頻率f0=?.分析由JK發(fā)器FF1FF2FF3成的計數(shù)器電路,要求:寫出驅(qū)動方程和狀態(tài)方程,畫出完整的狀態(tài)轉(zhuǎn)換圖;.設(shè)、、Q1的初態(tài)為,Uk加正脈沖的寬度為Tw=5/f0,脈沖過后、Q2將保持在哪個狀態(tài)?(共)七、集成4位二進制加法計數(shù)器連接圖如圖7示,
是預(yù)置控制端;D0D1D2D3是預(yù)置數(shù)據(jù)輸入端;Q3、、觸發(fā)器的輸出端,Q0是最低位,最高位;
為低電平時電路開始置數(shù),
為高電平時電路計數(shù)。試分析電路的功能。要求:(15分)(1列出狀態(tài)轉(zhuǎn)換表;()檢驗自啟動能力;()說明計數(shù)模值。《數(shù)字電技術(shù)基礎(chǔ)試題三答二、填空(每空,共16分)1值表、邏輯圖、邏輯表達式、卡諾圖;2;.、CMOS.兩、0.104.2050S7通用陣列邏輯、輸出邏輯宏單元、E二、根據(jù)要求作題:(共16分)
;1
YABBCAB
三、2
FA;1
F;2
F3四、(1表達式mmmm47mmm(2真值表(3邏輯功能為:全減器五、首先,根據(jù)電路邏輯描述畫出卡諾圖:(1最簡“-或式”:
YADBCDD
;“非-與非式”:(2
YBCDBCD
(與非門實現(xiàn)圖略)六、(1多諧振蕩器;(2驅(qū)動方程:
f
0
1481Hz()ClnB狀態(tài)方程:
JQ;113
JQ;2121
JQ3232
QQ32QQ21QQ11狀態(tài)轉(zhuǎn)換圖:(3初態(tài)為,五個周期后將保持在狀。七、(1狀態(tài)轉(zhuǎn)換圖如下:()可以自啟動;()模=8《數(shù)電子技術(shù)礎(chǔ)》試四一、填空(每題1分,共分)1.TTL門電路輸出高電平為
V,閾值電壓為
V;2.觸發(fā)器按動作特點可分為基本型、、
和邊沿型;組合邏輯電路產(chǎn)生競爭冒險的內(nèi)因是;三位二進制減法計數(shù)器的初始狀態(tài)為,四個CP脈沖后它的狀態(tài)為;5.如果要把一寬脈沖變換為窄脈沖應(yīng)采用6.RAM的擴展可分為、
觸發(fā)器;擴展兩種;7.PAL是
可編程,EPROM是
可編程;8.GAL中的可組態(tài)為專用輸入、、寄存反饋輸出等幾種工作模式;9.四位的最大輸出電壓為5V當(dāng)輸入數(shù)據(jù)為時,它的輸出電壓為
V;10.如果一個3位ADC輸入電壓的最大值為1V,采用“舍五入”化法,則它的量化階距為
V。二、寫出圖1中,各邏輯電路的輸出邏輯表達式,并化為最簡與或式;(G1G2為門,TG1TG2為傳輸門)(10分)、、三、由四位并行進位全加器構(gòu)成圖2所示:(15分)1.當(dāng)XXX=0011,YYYY=0100求ZZZZ=?,W=?3210321032102.當(dāng)XXX=1001,YYYY=0101求ZZZZ=?,W=?3210321032103.寫出XXX),Y(YYYY),A與ZZZ),W之間的算法公式,并指出其功能321032103210四、試畫出圖3在CP脈沖作用下Q1,Q2,Y應(yīng)的電壓波形。(設(shè)觸發(fā)器的初態(tài)為0,畫6個完整的脈沖的波形)(15分)五、由可擦可編程只讀存儲器構(gòu)成的應(yīng)用電路如圖所示。(15)1.計算的存儲容量;當(dāng)時,數(shù)碼管顯示什么數(shù)字;寫出Z的最小項表達式,并化為最簡與或式;六、由同步十進制加法計數(shù)器構(gòu)成一數(shù)字系統(tǒng)如圖所示,假設(shè)計數(shù)器的初態(tài)為0,得組合邏輯電路的真值表如下所示:(20分)1.畫出的狀態(tài)轉(zhuǎn)換圖;2.畫出整個數(shù)字系統(tǒng)的時序圖;3.如果用同步四位二進制加法計數(shù)器代替試畫出其電路圖(要求采用置數(shù)法);4.試用一片二進制譯碼器輔助與非門實現(xiàn)該組合邏輯電路功能。七、時序電路如圖所示:(16分)求該時序電路的驅(qū)動方程、狀態(tài)方程、輸出方程;畫該電路的狀態(tài)轉(zhuǎn)換表和狀態(tài)轉(zhuǎn)換圖;試對應(yīng)X的波形(如圖所示),畫、QZ的波形;124.說明該電路的功能?!稊?shù)字電技術(shù)基礎(chǔ)試題四答一、填空題:1.V、1.4V;
同步型主從型;邏輯器件的傳輸延時001積分型單穩(wěn)態(tài)字?jǐn)U展位擴展與陣列或陣列組合輸出5/3V10.2/15V
二、(1)
YABBC
(2)
ZAB三、(1A:Z=XY0111W=0(2A:X
=0100
WCo0
;(3電路功能為:四位二進制加減運算電路:當(dāng)A,=XY當(dāng)A1時=XY四、五、
存儲容量為:2K;數(shù)碼管顯示“”(3六、
;1狀態(tài)轉(zhuǎn)換圖2Z
1256710111334七、(1驅(qū)動方程和狀態(tài)方程相同:
X2X21輸出方程:
ZX(2狀態(tài)轉(zhuǎn)換表:狀態(tài)轉(zhuǎn)換圖:(3(4電路功能描述:位同數(shù)碼串行檢測器,當(dāng)串行輸入的兩位數(shù)碼不同時,輸出為“1,否則,輸出為“”《數(shù)電子技術(shù)礎(chǔ)》試五一、填空(每題2分,共20分)1.圖1所示,A=0,Y=
;A=1,,Y=
;2.
YABAC
,Y最簡與或式為;3.圖2所示為TTL的TSL電路,EN=0,Y,EN=1時Y=
;4.發(fā)器按邏輯功能可分為RSFJKF、
和;5.位二進制減法計數(shù)器的初始狀態(tài)為,四個脈沖后它的狀態(tài)為;6.的
地址輸入端,有
數(shù)據(jù)輸出端;7.字系統(tǒng)按組成方式可分為、
兩種;8.GAL
可編程,GAL中的OLMC稱;9.位DAC最大輸出電壓為5V,當(dāng)輸入數(shù)據(jù)為,它的輸出電壓為
V10.某入電壓的最大值為1V,采用“整量化法”它的量化階距為二、試分析如圖3所示的組合邏輯電路。分寫出輸出邏輯表達式;化為最簡與或式;列出真值表;說明邏輯功能。
V試用一片以與非門設(shè)計一個碼素數(shù)檢測電路,要求:當(dāng)輸入為大于素數(shù)時,電路輸出為1否則輸出為0要有設(shè)計過程)。10)試畫出下列觸發(fā)器的輸出波形(設(shè)觸發(fā)器的初態(tài)為0)(12)1.2.32033203032103203032103.五、如圖所示,由兩片超前進位加法器74LS283和一片數(shù)值比較器組成的數(shù)字系統(tǒng)。試分析:(10分)當(dāng)XXXX=,YYYY=0011時,ZZZZ=?T=?當(dāng)XXXX=,YYYY=0111時,ZZZZ=?T=?說明該系統(tǒng)的邏輯功能。六、試用設(shè)計一計數(shù)器完成下列計數(shù)循環(huán)()七、如圖所示為一跳頻信號發(fā)生器,其中CB555時器,為四位雙向移位寄存器,為十進制加法計數(shù)器。(22分)CB555成什么功能電路?當(dāng)2K的動電阻處于中心位置時,求率?當(dāng)?shù)臓顟B(tài)為,畫出的狀態(tài)轉(zhuǎn)換圖,說明它是幾進制計數(shù)器,并求輸出Y的頻率。已知工作在循環(huán)右移狀態(tài),當(dāng)它的狀態(tài)為,畫出74LS194的狀態(tài)轉(zhuǎn)換圖;試說明電路輸出Y有哪幾種輸出頻率成份?每一頻率成份持續(xù)多長時間?《數(shù)電子技術(shù)礎(chǔ)》試五答案二、填空題:1.Y、Y;2.
Y
;3.高阻態(tài)Y4.TF、T;5.1111;
;121213個、8;功能擴展電路、功能綜合電路8.與陣列、輸出邏輯宏單元5/3;1/8;二、(1邏輯表達式ABCA(2最簡與或式:BCABCABCABC(3值表
ABC0000(4邏輯功能為:全加器。三、(1真值表
Y01101001
Y00010111(2邏輯表達式:
Ym3757(3用和與非門實現(xiàn)如下:3103310310Y四、五、ZZZZ=,T=0ZZZZ=,T=1系統(tǒng)的邏輯功能為:兩位BCD求和電路。六、七、(1多諧振蕩器;(21f(R)2(4848)31(3狀態(tài)轉(zhuǎn)換圖如下;構(gòu)成九進制計數(shù)器;
ff
111(4構(gòu)成電路的狀態(tài)轉(zhuǎn)換圖:(5可輸出頻率的信號,它們的頻率分別為:111ffff、8、6、;XX大學(xué)信息院《數(shù)字電子技術(shù)基礎(chǔ)》期終考試試題(110鐘)(第一套)分1邏輯函數(shù)
的兩種標(biāo)準(zhǔn)形式分別為()、()。.將“”或起來得到的結(jié)果是()。.半導(dǎo)體存儲器的結(jié)構(gòu)主要包含三個部分,分別是()、()、()。4D/A轉(zhuǎn)換器當(dāng)輸入數(shù)字量10000000為5v。若只有最低位為高電平,則輸出電壓為()v;當(dāng)輸入為則輸出電壓為()v。5就逐次逼近型和雙積分型兩種A/D轉(zhuǎn)換器而言,()的抗干擾能力強,()的轉(zhuǎn)換速度快。.由定時器構(gòu)成的三種電路中,()和()是脈沖的整形電路。.與PAL相比,器件有可編程的輸出結(jié)構(gòu),它是通過對()進行編程設(shè)定其()的工作模式來實現(xiàn)的,而且由于采用了()的工藝結(jié)構(gòu),可以重復(fù)編程,使它的通用性很好,使用更為方便靈活。二、根據(jù)要求作題:(共分)..
將邏輯函數(shù)P=AB+AC寫成“或非”達式,并用“電極開路與非門”實現(xiàn)。圖1電路均由門電路構(gòu)成,寫出P的表達式,并畫出對應(yīng)A、C的Q形。三、分析圖3所示電路:(10)試寫出8選1數(shù)據(jù)選擇器的輸出函數(shù)式;畫出A2、A1A0000~111續(xù)變化時,Y的形圖;6說明電路的邏輯功能。四、設(shè)計“位十進制數(shù)”四舍五入電路(采用8421BCD)。要求只設(shè)定一個輸出,并畫出用最少“非門”現(xiàn)的邏輯電路圖。()五、已知電路及、A波形如圖(b)示,設(shè)觸發(fā)器的初態(tài)均為“0,試畫出輸出端的波形。(分六、用T觸發(fā)器和異或門構(gòu)成的某種電路如圖5(a)示,在示波器上觀察到波形如圖示。試問該電路是如何連接的?請在原圖上畫出正確的連接圖,并標(biāo)明的取值。(6)七、圖6所示是位和同步十六進制加法計數(shù)器成的脈沖分頻電路。中的數(shù)據(jù)見表所。試畫出在信號連續(xù)作用下的D3D1出的電壓波形,并說明它們和號頻率之比。()表1地址輸入A3A2A1A00000
數(shù)據(jù)輸出D3D1D01100001010101111000000010100波形如圖所示:八、綜合分析圖7所示電路,16個地址單元中的數(shù)據(jù)在表中列出。要求:(1說明時器構(gòu)成什么電路?(18分說明構(gòu)成多少進制計數(shù)器?說明RAM在此處于什么工作狀態(tài),起什么作用?(4寫出換器輸出表達式(U9間的關(guān)系);(5畫出輸出電壓Uo的波形圖(要求畫一個完整的循環(huán))。XX大學(xué)息院數(shù)字電技術(shù)礎(chǔ)》期終試試題110分鐘)第二)分1.邏輯函數(shù)有四種表示方法,它們分別是()、()、()和()。.將“”或起來得到的結(jié)果是()。.目前我們所學(xué)的雙極型集成電路和單極型集成電路的典型電路分別是()電路和()電路。.施密特觸發(fā)器有()個穩(wěn)定狀態(tài),多諧振蕩器有()個穩(wěn)定狀態(tài)。.已知1K*4位的RAM集成電路芯片,它有地址線()條,數(shù)據(jù)線()條。.已知被轉(zhuǎn)換的信號的上限截止頻率為10kHz則換器的采樣頻率應(yīng)高于()kHz完成一次轉(zhuǎn)換所用的時間應(yīng)小于()。.GAL件的全稱是(),與PAL比,它的輸出電路是通過編程設(shè)定其()的工作模式來實現(xiàn)的,而且由于采用了()的工藝結(jié)構(gòu),可以重復(fù)編程,使用更為方便靈活。二、根據(jù)要求作題:(共16)6
試畫出用反相器和集電極開路與非門實現(xiàn)邏輯函數(shù)Y2圖、電路由TTL門電路構(gòu)成,圖由門電路構(gòu)成,試分別寫出F1F2、的表達式。三、已知電路及輸入波形如圖4a()所示,其中FF1D鎖存器,F(xiàn)F2維持-阻塞D觸發(fā)器,根據(jù)和D輸入波形畫出Q1的輸出波形。設(shè)觸發(fā)器的初始狀態(tài)均為0(8)ABAB四、分析圖5所示電路,寫出Z1邏輯表達式,列出真值表,說明電路的邏輯功能。(10分)五、設(shè)計一位8421BCD的判奇電路,當(dāng)輸入碼含奇數(shù)個“1時,輸出為,否則為。要求使用兩種方法實現(xiàn):(分)用最少與非門實現(xiàn),畫出邏輯電路圖;用一片8選1數(shù)據(jù)選擇器加若干門電路實現(xiàn),畫出電路圖。六、電路如圖6所示,其中R=RΩ,C=0.1μf試問:.在為高電平期間,由定時器構(gòu)成的是什么電路,其輸出U0的頻率f0=?.分析由JK發(fā)器FF1FF2FF3成的計數(shù)器電路,要求:寫出驅(qū)動方程和狀態(tài)方程,畫出完整的狀態(tài)轉(zhuǎn)換圖;.設(shè)、、Q1的初態(tài)為,Uk加正脈沖的寬度為Tw=5/f0,脈沖過后、Q2將保持在哪個狀態(tài)?(共15)七、集成4位二進制加法計數(shù)器連接圖如圖7示,是預(yù)置控制端;D0D1D2D3是預(yù)置數(shù)據(jù)輸入端;Q3、、觸發(fā)器的輸出端,Q0是最低位,最高位;LD為低電平時電路開始置數(shù),LD為高平時電路計數(shù)。試分析電路的功能。要求:(15分)列出狀態(tài)轉(zhuǎn)換表;檢驗自啟動能力;說明計數(shù)模值。XX大學(xué)息院數(shù)字電技術(shù)礎(chǔ)》期終試試題(110鐘)(第套)一、填空(每題1分,共10分)1.TTL門電路輸出高電平為
V,閾值電壓為
V;2.觸發(fā)器按動作特點可分為基本型、、
和邊沿型;組合邏輯電路產(chǎn)生競爭冒險的內(nèi)因是;三位二進制減法計數(shù)器的初始狀態(tài)為,四個CP脈沖后它的狀態(tài)為;如果要把一寬脈沖變換為窄脈沖應(yīng)采用RAM的擴展可分為、
觸發(fā)器;擴展兩種;7.PAL是
可編程,EPROM是
可編程;8.GAL中的可組態(tài)為專用輸入、、寄存反饋輸出等幾種工作模式;9.四位的最大輸出電壓為5V當(dāng)輸入數(shù)據(jù)為時,它的輸出電壓為
V;10.如果一個3位輸入電壓的最大值為1V采用“舍五入”化法,則它的量化階距為
V二、寫出圖1中,各邏輯電路的輸出邏輯表達式,并化為最簡與或式;(G1OC門TG1TG2CMOS傳輸門)(10分)、、3203232032103203203210303203321三、由四位并行進位全加器74LS283成圖所示:
分)1.當(dāng)XXX=0011,YYYY=0100ZZZ當(dāng)XXX=1001,YYYY=0101ZZZ=?,W=?寫出X(XXXX),Y(YYYY),AZ(ZZZZ),W間的算法公式并指出其功能四、試畫出圖3在脈沖作用下Q1,Q2,Y應(yīng)的電壓波形。設(shè)觸發(fā)器的初態(tài)為0,完整的脈沖的波)(15)五、由可擦可編程只讀存儲器EPROM2716構(gòu)成的應(yīng)用電路如圖所示。1.算的存儲容量;當(dāng)ABCD=0110,碼管顯示什么數(shù)字;寫出Z的小項表達式并化為最簡與或式;
分)六、由同步十進制加法計數(shù)器74LS160成一數(shù)字系統(tǒng)如圖所示,假設(shè)計數(shù)器的初態(tài)為測得組合邏輯電路的真值表如下所示:
)畫出的狀態(tài)轉(zhuǎn)換圖;畫出整個數(shù)字系統(tǒng)的時序圖;11如果用同步四位二進制加法計數(shù)器74LS161代替試畫出其電路圖(要求采用置數(shù)法);試用一片二進制譯碼器74LS138助與非門實現(xiàn)該組合邏輯電路功能。七、時序PLA電路如圖所示:()求該時序電路的驅(qū)動方程、狀態(tài)方程、輸出方程;畫該電路的狀態(tài)轉(zhuǎn)換表和狀態(tài)轉(zhuǎn)換圖;試對應(yīng)X的波形(如圖所示),畫Q、Q和Z的波形;說明該電路的功能。XX大學(xué)息院數(shù)字電技術(shù)礎(chǔ)》期終試試題(110鐘)(第套)一、填空(每題2分,共20分)1.圖1所示,A=0,Y=
;A=1,,Y=
;ABAC,Y最簡與或式為;如圖2所示為TTL門電路,EN=0,Y,,Y=
;4.發(fā)器按邏輯功能可分為RSFJKF、
和;5.位二進制減法計數(shù)器的初始狀態(tài)為,四個脈沖后它的狀態(tài)為;6.的
地址輸入端,有
數(shù)據(jù)輸出端;7.字系統(tǒng)按組成方式可分為、
兩種;8.GAL
可編程,GAL中的OLMC稱;四位的最大輸出電壓為5V,當(dāng)輸入數(shù)據(jù)為,它的輸出電壓為某3位輸入電壓的最大值為1V,采用“整量化法”它的量化階距為
VV二、試分析如圖3所示的組合邏輯電路。1.出輸出邏輯表達式;化為最簡與或式;列出真值表;說明邏輯功能。
)三、試用一片以與非門設(shè)計一個碼素數(shù)檢測電路,要求:當(dāng)輸入為大于素數(shù)時,電路輸出為1否則輸出為0要有設(shè)計過程)。(10)四、試畫出下列觸發(fā)器的輸出波形(設(shè)觸發(fā)器的初態(tài)為0)。1.
分)2.323203032103.五、如圖所示,由兩片超前進位加法器74LS283和一片數(shù)值比較器組成的數(shù)字系統(tǒng)。試分析:(10分)當(dāng)X3X2XX0,YY2YY00011時,Z2=T=?當(dāng)XXXX=,YYYY=0111時,ZZZZ=?T=?說明該系統(tǒng)的邏輯功能。六、試用設(shè)計一計數(shù)器完成下列計數(shù)循環(huán)()七、如圖所示為一跳頻信號發(fā)生器,其中CB555時器,為四位雙向移位寄存器,為十進制加法計數(shù)器。(22分)CB555成什么功能電路?當(dāng)2K的動電阻處于中心位置時,求率?當(dāng)?shù)臓顟B(tài)為,畫出的狀態(tài)轉(zhuǎn)換圖,說明它是幾進制計數(shù)器,并求輸出Y的頻率。已知工作在循環(huán)右移狀態(tài),當(dāng)它的狀態(tài)為,畫出74LS194的狀態(tài)轉(zhuǎn)換圖;6.試說明電路輸出Y哪幾種輸出頻率成份?每一頻率成份持續(xù)多長時間?裝訂線
XX大信息院數(shù)字子技術(shù)基礎(chǔ)期中試試題(分鐘)(五套)一、填空題(每空,共20分)邏輯代數(shù)中有三種基本運算分別為:、、。邏輯函數(shù)YB的“簡與-或式”Y。邏輯函數(shù)反函Y=。3.根據(jù)邏輯功能的不同特點,可以將數(shù)字電路分為兩類,分別為組合邏輯電路和。目前應(yīng)用最廣泛的兩類集成門電路是TTL電路和。姓學(xué)號:
4.已知某與非門的電壓傳輸特性如圖所示,由圖知:輸出高電平V=;OH輸出低電平V=;OL閾值電平V=;TH5.圖2中,
溫馨提示
- 1. 本站所有資源如無特殊說明,都需要本地電腦安裝OFFICE2007和PDF閱讀器。圖紙軟件為CAD,CAXA,PROE,UG,SolidWorks等.壓縮文件請下載最新的WinRAR軟件解壓。
- 2. 本站的文檔不包含任何第三方提供的附件圖紙等,如果需要附件,請聯(lián)系上傳者。文件的所有權(quán)益歸上傳用戶所有。
- 3. 本站RAR壓縮包中若帶圖紙,網(wǎng)頁內(nèi)容里面會有圖紙預(yù)覽,若沒有圖紙預(yù)覽就沒有圖紙。
- 4. 未經(jīng)權(quán)益所有人同意不得將文件中的內(nèi)容挪作商業(yè)或盈利用途。
- 5. 人人文庫網(wǎng)僅提供信息存儲空間,僅對用戶上傳內(nèi)容的表現(xiàn)方式做保護處理,對用戶上傳分享的文檔內(nèi)容本身不做任何修改或編輯,并不能對任何下載內(nèi)容負(fù)責(zé)。
- 6. 下載文件中如有侵權(quán)或不適當(dāng)內(nèi)容,請與我們聯(lián)系,我們立即糾正。
- 7. 本站不保證下載資源的準(zhǔn)確性、安全性和完整性, 同時也不承擔(dān)用戶因使用這些下載資源對自己和他人造成任何形式的傷害或損失。
最新文檔
- 2025年員工賠償保障合同
- 2025年倉儲貨物出庫協(xié)議
- 2025年增資協(xié)議簽約審核
- 2025年城市基礎(chǔ)設(shè)施勘察評估合同
- 2025年家具定制款式與功能協(xié)議
- 2025年家電定期檢修與保養(yǎng)合同
- 2025年分期付款裝飾材料購買協(xié)議
- 2025年親情傳承與撫養(yǎng)遺贈協(xié)議
- 2025年定值商標(biāo)保護保險合同
- 二零二五版機床設(shè)備采購與生產(chǎn)自動化升級合同3篇
- 2025年度杭州市固廢處理與資源化利用合同3篇
- 2024年安徽省公務(wù)員錄用考試《行測》真題及答案解析
- 部編版二年級下冊《道德與法治》教案及反思(更新)
- 充電樁項目運營方案
- 退休人員出國探親申請書
- 高中物理競賽真題分類匯編 4 光學(xué) (學(xué)生版+解析版50題)
- 西方經(jīng)濟學(xué)-高鴻業(yè)-筆記
- 幼兒園美術(shù)教育研究策略國內(nèi)外
- 2024屆河南省五市高三第一次聯(lián)考英語試題及答案
- 孕婦學(xué)校品管圈課件
- 《愿望的實現(xiàn)》交流ppt課件2
評論
0/150
提交評論