西安石油大學(xué)數(shù)據(jù)邏輯課件第一章概述_第1頁(yè)
西安石油大學(xué)數(shù)據(jù)邏輯課件第一章概述_第2頁(yè)
西安石油大學(xué)數(shù)據(jù)邏輯課件第一章概述_第3頁(yè)
西安石油大學(xué)數(shù)據(jù)邏輯課件第一章概述_第4頁(yè)
西安石油大學(xué)數(shù)據(jù)邏輯課件第一章概述_第5頁(yè)
已閱讀5頁(yè),還剩30頁(yè)未讀 繼續(xù)免費(fèi)閱讀

下載本文檔

版權(quán)說(shuō)明:本文檔由用戶(hù)提供并上傳,收益歸屬內(nèi)容提供方,若內(nèi)容存在侵權(quán),請(qǐng)進(jìn)行舉報(bào)或認(rèn)領(lǐng)

文檔簡(jiǎn)介

《數(shù)字邏輯I》

西安石油大學(xué)計(jì)算機(jī)學(xué)院通信工程系

網(wǎng)絡(luò)與接口教研室康磊《數(shù)字邏輯Ⅰ》學(xué)時(shí):64

學(xué)分:3.5

實(shí)驗(yàn):12學(xué)時(shí)教材:《數(shù)字電路及Verilog設(shè)計(jì)》康磊等編西安電子科技大學(xué)出版社課程體系類(lèi)型:專(zhuān)業(yè)基礎(chǔ)課先導(dǎo)課:模擬電子技術(shù)后續(xù)課:計(jì)算機(jī)組成原理微機(jī)原理及應(yīng)用單片機(jī)原理嵌入式系統(tǒng)參考文獻(xiàn)1.夏宇聞.Verilog數(shù)字系統(tǒng)設(shè)計(jì)教程].北京航空航天大學(xué)出版社,2003.7

2.王毓銀.數(shù)字電路邏輯設(shè)計(jì)—脈沖與數(shù)字電路(3版).北京:高等教育出版社.1999.課程要求考勤:抽查點(diǎn)名。3次遲到或早退合1次曠課,若曠課次數(shù)超過(guò)總點(diǎn)名次數(shù)的1/3,取消考試資格。請(qǐng)假必須要有請(qǐng)假條,并且有輔導(dǎo)員的簽字。實(shí)驗(yàn):實(shí)驗(yàn)前預(yù)習(xí)(預(yù)習(xí)報(bào)告),無(wú)預(yù)習(xí)報(bào)告者不得進(jìn)行實(shí)驗(yàn);實(shí)驗(yàn)時(shí)遵守實(shí)驗(yàn)室規(guī)章制度;實(shí)驗(yàn)后提交實(shí)驗(yàn)報(bào)告。2次無(wú)故不做實(shí)驗(yàn)者,不允許參加考試。作業(yè):按時(shí)提交,遲交作業(yè)者不予批改,作業(yè)成績(jī)記入平時(shí)成績(jī)。若發(fā)現(xiàn)抄襲,成績(jī)以0分記。成績(jī)?cè)u(píng)定方法:期末考試成績(jī)占總成績(jī)的70%,平時(shí)成績(jī)占30%。

第1章數(shù)字系統(tǒng)設(shè)計(jì)概述1.1數(shù)字系統(tǒng)的基本概念

數(shù)字信號(hào)數(shù)字電路數(shù)字系統(tǒng)1.2數(shù)字系統(tǒng)的設(shè)計(jì)方法

設(shè)計(jì)方法:自底向上,自頂向下設(shè)計(jì)流程1.3EDA技術(shù)基礎(chǔ)

大規(guī)??删幊踢壿嬈骷?、硬件描述語(yǔ)言EDA軟件開(kāi)發(fā)工具、實(shí)驗(yàn)開(kāi)發(fā)系統(tǒng)

1、模擬信號(hào)模擬信號(hào)的特點(diǎn):在時(shí)間和數(shù)值上連續(xù)變化的信號(hào)。--時(shí)間上連續(xù),幅值上也連續(xù)例如:溫度、正弦電壓。t1.1數(shù)字系統(tǒng)的基本概念

一、信號(hào)(模擬信號(hào)、數(shù)字信號(hào))2、數(shù)字信號(hào)數(shù)字信號(hào):在時(shí)間和數(shù)值上都不連續(xù)、是離散變化的。

例如:對(duì)工廠生產(chǎn)的產(chǎn)品進(jìn)行計(jì)數(shù)。t10數(shù)字電路中的數(shù)字信號(hào):

數(shù)字量:只用1和0兩種數(shù)碼組成。

表示:高電平、低電平有脈沖、無(wú)脈沖01011101處理模擬信號(hào)的電路——模擬電路處理數(shù)字信號(hào)的電路——數(shù)字電路有較強(qiáng)的穩(wěn)定性、可靠性和抗干擾能力;具有算術(shù)運(yùn)算能力和邏輯運(yùn)算能力,可進(jìn)行邏輯推理和邏輯判斷;

——邏輯運(yùn)算是其最基本的運(yùn)算形式,也稱(chēng)數(shù)字邏輯電路電路結(jié)構(gòu)簡(jiǎn)單,便于制造和集成;使用方便靈活。1、數(shù)字電路的優(yōu)點(diǎn)(二進(jìn)制)1.1數(shù)字系統(tǒng)的基本概念

二、數(shù)字電路處理模擬信號(hào)的電路——模擬電路處理數(shù)字信號(hào)的電路——數(shù)字電路2、數(shù)字電路基本元件及分類(lèi)集成電路IC分類(lèi)邏輯門(mén)電路實(shí)現(xiàn)基本邏輯運(yùn)算的電子電路如與門(mén)、或門(mén)、非門(mén)等觸發(fā)器能夠存儲(chǔ)并記憶1位二進(jìn)制信息的邏輯部件小規(guī)模集成電路SSI(SmallScaleIntegratedCircuit)

中規(guī)模集成電路MSI(MiddleScaleIntegratedcircuit)

大規(guī)模集成電路LSI(LargeScaleIntegratedcircuit)

超大規(guī)模集成電路VLSI(VeryLargeScaleIntegratedcircuit)

甚大規(guī)模集成電路ULSI(UltraLargeScaleIntegratedcircuit)巨大規(guī)模集成電路GSI(Giga

Scale

Integration)

集成度:每塊芯片或芯片每單位面積中包含的晶體管的數(shù)量

集成電路IC分類(lèi)

TTL電路:采用雙極型晶體管為主要電子器件,問(wèn)世較早,在長(zhǎng)期的使用過(guò)程中逐漸演化為一種電路標(biāo)準(zhǔn)。

CMOS電路:采用NMOS和PMOS兩種互補(bǔ)的金屬-氧化物半導(dǎo)體場(chǎng)效應(yīng)晶體管作為主要電子器件,具有顯著的低功耗,高密度等特性。這些特性對(duì)大規(guī)模集成電路的設(shè)計(jì)與制造非常重要,CMOS電路開(kāi)始逐漸取代TTL電路的主導(dǎo)地位,發(fā)展成為目前主流的電路形式。制造工藝電路構(gòu)成時(shí)所采用的主要元件3.數(shù)字電路的研究方法工作信號(hào)——數(shù)字信號(hào)主要研究對(duì)象——電路輸入/輸出之間的邏輯關(guān)系主要分析工具——邏輯代數(shù)主要描述工具——邏輯表達(dá)式、真值表、卡諾圖、邏輯電路圖、時(shí)序波形圖、狀態(tài)轉(zhuǎn)換圖、硬件描述語(yǔ)言等。1.1數(shù)字系統(tǒng)的基本概念

三、數(shù)字系統(tǒng)數(shù)字系統(tǒng):能夠存儲(chǔ)、傳輸、處理以二進(jìn)制形式表示的離散數(shù)據(jù)的邏輯模塊/子系統(tǒng)的集合。

組成框圖:與功能模塊電路的區(qū)別:組成結(jié)構(gòu)中包含了控制電路

典型例子:數(shù)字計(jì)算機(jī)①所需要的芯片個(gè)數(shù)多、占用電路板體積大、功耗大、可靠性差、難于實(shí)現(xiàn)復(fù)雜的邏輯功能;②邏輯功能固定,一旦完成設(shè)計(jì),很難再進(jìn)行更改主要用于20世紀(jì)80年代之前1、標(biāo)準(zhǔn)芯片一、三類(lèi)芯片通用、具有固定邏輯功能的器件,如門(mén)電路、譯碼器、計(jì)數(shù)器等設(shè)計(jì)方法:先選擇芯片,依據(jù)芯片功能特點(diǎn)進(jìn)行設(shè)計(jì)缺點(diǎn):優(yōu)點(diǎn):符合工程人員設(shè)計(jì)習(xí)慣1.2數(shù)字系統(tǒng)的設(shè)計(jì)方法①作為通用芯片,可批量生產(chǎn),成本低;但又可編程配置實(shí)現(xiàn)不同的電路,設(shè)計(jì)后能實(shí)現(xiàn)專(zhuān)用集成電路ASIC的功能。②大多數(shù)的PLD器件允許多次編程,便于系統(tǒng)修改、升級(jí)、維護(hù)。③集成度高,可以實(shí)現(xiàn)更復(fù)雜的邏輯電路。如:FPGA,④使用PLD設(shè)計(jì)的電路具有功耗低、體積小、可靠性高等優(yōu)點(diǎn)。PLD器件成為了設(shè)計(jì)數(shù)字系統(tǒng)的一類(lèi)主流器件。2、可編程邏輯器件PLD1.2數(shù)字系統(tǒng)的設(shè)計(jì)方法

一、三類(lèi)芯片具有通用的邏輯結(jié)構(gòu)。但內(nèi)部包含大量的可編程開(kāi)關(guān),用戶(hù)編程配置這些開(kāi)關(guān)為不同的狀態(tài),就能實(shí)現(xiàn)不同的邏輯功能。編程配置過(guò)程可以由最終的電路產(chǎn)品用戶(hù)借助編程工具實(shí)現(xiàn),而不必由芯片制造廠商來(lái)完成

優(yōu)點(diǎn):①設(shè)計(jì)和開(kāi)發(fā)周期長(zhǎng),產(chǎn)品投放市場(chǎng)時(shí)間長(zhǎng);②生產(chǎn)過(guò)程中可能要經(jīng)過(guò)多次反復(fù)的嘗試,成本高,風(fēng)險(xiǎn)大。為降低成本,通常需要生產(chǎn)足夠的數(shù)量,以降低每片的平均價(jià)格。通常用于微處理器、信號(hào)處理等大規(guī)模專(zhuān)用集成電路設(shè)計(jì)

3、定制芯片1.2數(shù)字系統(tǒng)的設(shè)計(jì)方法

一、三類(lèi)芯片生產(chǎn)方法:將設(shè)計(jì)好的電路交付半導(dǎo)體器件制造廠商,由廠商選擇合適的技術(shù)生產(chǎn)滿(mǎn)足特定性能指標(biāo)芯片

缺點(diǎn):優(yōu)點(diǎn):針對(duì)特定的應(yīng)用需求生產(chǎn)、優(yōu)化。更好的性能,實(shí)現(xiàn)更大規(guī)模電路類(lèi)型:

全定制芯片:由設(shè)計(jì)者完全決定芯片內(nèi)的晶體管數(shù)量、晶體管的放置位置、相互之間的連接方式等

半定制芯片:在廠商預(yù)構(gòu)建的一些電路的基礎(chǔ)上,設(shè)計(jì)版圖,再交付生產(chǎn)廠家進(jìn)行生產(chǎn)

由于從底層獨(dú)立模塊的設(shè)計(jì)開(kāi)始,系統(tǒng)的整體性能不易把握;而且只有在系統(tǒng)設(shè)計(jì)完成后,才能進(jìn)行整體測(cè)試,一旦發(fā)現(xiàn)錯(cuò)誤或系統(tǒng)不能滿(mǎn)足某些指標(biāo)要求,修改起來(lái)比較困難。

1、設(shè)計(jì)方法1.2數(shù)字系統(tǒng)的設(shè)計(jì)方法

二、設(shè)計(jì)過(guò)程自底向上缺點(diǎn):優(yōu)點(diǎn):符合硬件工程師的設(shè)計(jì)習(xí)慣

傳統(tǒng)的使用標(biāo)準(zhǔn)芯片設(shè)計(jì)數(shù)字系統(tǒng)所采用的主要方法劃分后的基本模塊往往不標(biāo)準(zhǔn),制造成本可能很高。

1、設(shè)計(jì)方法1.2數(shù)字系統(tǒng)的設(shè)計(jì)方法

二、設(shè)計(jì)過(guò)程自頂向下缺點(diǎn):優(yōu)點(diǎn):易于對(duì)系統(tǒng)的整體結(jié)構(gòu)和行為特性進(jìn)行控制。便于多個(gè)設(shè)計(jì)者同時(shí)進(jìn)行設(shè)計(jì),用系統(tǒng)工程的方法對(duì)設(shè)計(jì)進(jìn)行管理;便于修改維護(hù)

從系統(tǒng)的概念設(shè)計(jì)開(kāi)始,依據(jù)系統(tǒng)功能需求,將整個(gè)系統(tǒng)劃分為若干個(gè)相對(duì)獨(dú)立的子系統(tǒng),……直至便于邏輯設(shè)計(jì)和實(shí)現(xiàn)的基本模塊。

設(shè)計(jì)關(guān)鍵:模塊的合理劃分

劃分過(guò)程可以不考慮硬件的功能特性,完全可以依據(jù)系統(tǒng)的功能需求進(jìn)行,但劃分應(yīng)遵循以下的基本原則:①各模塊相對(duì)獨(dú)立,功能集中,易于實(shí)現(xiàn);②模塊間接邏輯關(guān)系明確,接口簡(jiǎn)單,連線少。2、設(shè)計(jì)流程(自頂向下)——PCB1.2數(shù)字系統(tǒng)的設(shè)計(jì)方法

二、設(shè)計(jì)過(guò)程①明確設(shè)計(jì)要求,確定系統(tǒng)的整體設(shè)計(jì)方案。②將系統(tǒng)劃分為多個(gè)功能相互獨(dú)立的子系統(tǒng)/模塊。③選擇芯片,獨(dú)立設(shè)計(jì)各個(gè)子系統(tǒng)/模塊。④定義各子系統(tǒng)/模塊間的互連線路,將所有模塊組合成完整系統(tǒng)。⑤對(duì)設(shè)計(jì)完成的電路進(jìn)行功能仿真,檢測(cè)其邏輯功能是否正確。⑥進(jìn)行電路板的物理設(shè)計(jì),包括確定電路板上每個(gè)芯片的物理位置、芯片之間的相互連接模式等。如Protel。⑦對(duì)物理映射后的電路進(jìn)行時(shí)序仿真。⑧制作原型板,測(cè)試,投產(chǎn)。EDA的概念1.3EDA技術(shù)基礎(chǔ)

以大規(guī)??删幊踢壿嬈骷樵O(shè)計(jì)載體,以硬件描述語(yǔ)言為系統(tǒng)邏輯描述的主要表達(dá)方式,以計(jì)算機(jī)、大規(guī)??删幊踢壿嬈骷拈_(kāi)發(fā)軟件及實(shí)驗(yàn)開(kāi)發(fā)系統(tǒng)為設(shè)計(jì)工具,通過(guò)有關(guān)的開(kāi)發(fā)軟件,自動(dòng)完成用軟件方式設(shè)計(jì)的電子系統(tǒng)到硬件系統(tǒng)的邏輯編譯、邏輯化簡(jiǎn)、邏輯分割、邏輯綜合及優(yōu)化、邏輯布局布線、邏輯仿真,直至對(duì)于特定目標(biāo)芯片的適配編譯、邏輯映射、編程下載等工作,最終形成集成電子系統(tǒng)或?qū)S眉尚酒囊婚T(mén)技術(shù)

EDA技術(shù)的主要內(nèi)容大規(guī)??删幊踢壿嬈骷?/p>

硬件描述語(yǔ)言

EDA軟件開(kāi)發(fā)工具

實(shí)驗(yàn)開(kāi)發(fā)系統(tǒng):通常用于電路或系統(tǒng)設(shè)計(jì)的測(cè)試與驗(yàn)證。構(gòu)成:可編程邏輯器件;

編程/下載電路;

輸入/輸出電路,如按鍵、開(kāi)關(guān)、發(fā)光二極管、7段數(shù)碼管、液晶顯示屏等;

信號(hào)產(chǎn)生電路,如時(shí)鐘、脈沖、高低電平等;

接口電路以及開(kāi)發(fā)系統(tǒng)的擴(kuò)展接口等。1.3EDA技術(shù)基礎(chǔ)

1、什么是HDL1.3EDA技術(shù)基礎(chǔ)

一、硬件描述語(yǔ)言HDL特點(diǎn):用軟件方法描述數(shù)字電路和系統(tǒng),便于設(shè)計(jì)輸入;允許描述系統(tǒng)行為,實(shí)現(xiàn)自頂向下的分層次設(shè)計(jì),允許各個(gè)層次的仿真驗(yàn)證。降低設(shè)計(jì)成本,縮短設(shè)計(jì)周期。是一種以文本形式描述數(shù)字電路和數(shù)字系統(tǒng)的語(yǔ)言。專(zhuān)門(mén)用于描述邏輯電路和系統(tǒng)的硬件結(jié)構(gòu)或行為特性描述級(jí)別:

行為級(jí):不考慮實(shí)現(xiàn)硬件的具體結(jié)構(gòu)

寄存器傳輸級(jí)RTL:用數(shù)字系統(tǒng)內(nèi)部的寄存器、以及各寄存器(組)間二進(jìn)制信息傳輸?shù)臄?shù)據(jù)通路(可以直接傳送,或經(jīng)過(guò)數(shù)據(jù)處理部件的加工)來(lái)描述數(shù)字系統(tǒng)。與邏輯電路都有明確的對(duì)應(yīng)關(guān)系

門(mén)電路級(jí):是用構(gòu)成數(shù)字系統(tǒng)的邏輯門(mén)以及邏輯門(mén)之間的連接模型來(lái)描述數(shù)字系統(tǒng)。與邏輯電路都有明確的對(duì)應(yīng)關(guān)系1、什么是HDL——幾個(gè)概念1.3EDA技術(shù)基礎(chǔ)

一、硬件描述語(yǔ)言HDL

綜合將高層次描述的電路或系統(tǒng)轉(zhuǎn)化為能與器件的基本結(jié)構(gòu)相映射的一系列物理單元(如邏輯門(mén))以及這些單元之間的互連,這個(gè)過(guò)程就是綜合?!纬删W(wǎng)表文件

布局布線/適配綜合之后,需要針對(duì)特定的目標(biāo)器件,利用其內(nèi)部資源進(jìn)行合理布局,并布線連接各邏輯模塊,這一過(guò)程稱(chēng)為適配或布局布線。

2、VHDL和Verilog1.3EDA技術(shù)基礎(chǔ)

一、硬件描述語(yǔ)言HDL

VHDL

V:是英文縮寫(xiě)VHSIC(VeryHighSpeedIntegratedCircuit)的第一個(gè)字母,因此,其中文翻譯應(yīng)為甚高速集成電路硬件描述語(yǔ)言(VHSICHardwareDescriptionLanguage)。VHDL最初由美國(guó)軍方組織開(kāi)發(fā),誕生于1982年,在1987年底被IEEE和美國(guó)國(guó)防部確認(rèn)為標(biāo)準(zhǔn)硬件描述語(yǔ)言。

Verilog于1983年初創(chuàng)于GDA(GatewayDesignAutomation)公司。1989年,Cadence公司收購(gòu)GDA公司,Verilog成為了Cadence公司專(zhuān)有的HDL。在1990年,Cadence公司決定開(kāi)放Verilog,而成立了一個(gè)公司和大學(xué)的聯(lián)盟機(jī)構(gòu)OVI(OpenVerilogInternational),并將Verilog移交給了該機(jī)構(gòu)。這極大地促進(jìn)了Veril

溫馨提示

  • 1. 本站所有資源如無(wú)特殊說(shuō)明,都需要本地電腦安裝OFFICE2007和PDF閱讀器。圖紙軟件為CAD,CAXA,PROE,UG,SolidWorks等.壓縮文件請(qǐng)下載最新的WinRAR軟件解壓。
  • 2. 本站的文檔不包含任何第三方提供的附件圖紙等,如果需要附件,請(qǐng)聯(lián)系上傳者。文件的所有權(quán)益歸上傳用戶(hù)所有。
  • 3. 本站RAR壓縮包中若帶圖紙,網(wǎng)頁(yè)內(nèi)容里面會(huì)有圖紙預(yù)覽,若沒(méi)有圖紙預(yù)覽就沒(méi)有圖紙。
  • 4. 未經(jīng)權(quán)益所有人同意不得將文件中的內(nèi)容挪作商業(yè)或盈利用途。
  • 5. 人人文庫(kù)網(wǎng)僅提供信息存儲(chǔ)空間,僅對(duì)用戶(hù)上傳內(nèi)容的表現(xiàn)方式做保護(hù)處理,對(duì)用戶(hù)上傳分享的文檔內(nèi)容本身不做任何修改或編輯,并不能對(duì)任何下載內(nèi)容負(fù)責(zé)。
  • 6. 下載文件中如有侵權(quán)或不適當(dāng)內(nèi)容,請(qǐng)與我們聯(lián)系,我們立即糾正。
  • 7. 本站不保證下載資源的準(zhǔn)確性、安全性和完整性, 同時(shí)也不承擔(dān)用戶(hù)因使用這些下載資源對(duì)自己和他人造成任何形式的傷害或損失。

評(píng)論

0/150

提交評(píng)論