現(xiàn)代電子技術(shù)3_第1頁
現(xiàn)代電子技術(shù)3_第2頁
現(xiàn)代電子技術(shù)3_第3頁
現(xiàn)代電子技術(shù)3_第4頁
現(xiàn)代電子技術(shù)3_第5頁
已閱讀5頁,還剩8頁未讀 繼續(xù)免費(fèi)閱讀

下載本文檔

版權(quán)說明:本文檔由用戶提供并上傳,收益歸屬內(nèi)容提供方,若內(nèi)容存在侵權(quán),請(qǐng)進(jìn)行舉報(bào)或認(rèn)領(lǐng)

文檔簡(jiǎn)介

1、系統(tǒng)分析的目的是什么?2、簡(jiǎn)述宏模型的概念及分類3、EDA工具的根本功能有哪些?4、簡(jiǎn)述EDA技術(shù)定義〔狹義〕5、簡(jiǎn)述EDA技術(shù)特點(diǎn)6、EDA技術(shù)的開展歷程7、電路圖繪制和印制電路板制造部分包含哪些功能?8、電路仿真與PLD部分包含哪些功能?9、簡(jiǎn)單列舉常用EDA工具軟件10、簡(jiǎn)述電子系統(tǒng)分析目的11、簡(jiǎn)述電子系統(tǒng)分析內(nèi)容12、簡(jiǎn)述電子系統(tǒng)分析方法13、簡(jiǎn)述電子系統(tǒng)仿真根底、根本原理及結(jié)果14、簡(jiǎn)述數(shù)字系統(tǒng)設(shè)計(jì)的步驟15、簡(jiǎn)述SOC技術(shù)與運(yùn)用概念16、系統(tǒng)實(shí)現(xiàn)技術(shù)的根本概念是什么?17、簡(jiǎn)述運(yùn)用技術(shù)的根本內(nèi)容:18、簡(jiǎn)述電路設(shè)計(jì)根本方法19、簡(jiǎn)述模型仿真方法的根本概念及分類20、簡(jiǎn)述行為特性設(shè)計(jì)的根本方法1、系統(tǒng)分析的目的是什么?1〕元器件和電路所具有的功能。2〕元器件和電路的性能目的。3〕元器件和電路的目的調(diào)整方法。2、簡(jiǎn)述宏模型的概念及分類宏模型:描畫器件或系統(tǒng)功能和技術(shù)目的特性的簡(jiǎn)單電路。數(shù)學(xué)函數(shù)宏模型用數(shù)學(xué)解析函數(shù)、方程或傳輸函數(shù)來描畫電路特性,即用數(shù)學(xué)表達(dá)式描畫器件或系統(tǒng)。電路宏模型:用等效電源和其他無源器件來逼近實(shí)踐電路的行為特性。包括電路的功能、性能和技術(shù)目的。3、EDA工具的根本功能有哪些?1〕模型分析2〕設(shè)計(jì)結(jié)果分析與驗(yàn)證3〕輔助完成電路優(yōu)化設(shè)計(jì)4〕完成電路仿真測(cè)試4、簡(jiǎn)述EDA技術(shù)定義〔狹義〕1〕以大規(guī)??删幊踢壿嬈骷樵O(shè)計(jì)載體.2〕以硬件描畫言語為系統(tǒng)邏輯描畫的主要表達(dá)方式.3〕以計(jì)算機(jī)、大規(guī)模可編程邏輯器件(PLD)的開發(fā)軟件及實(shí)驗(yàn)室開發(fā)系統(tǒng)為設(shè)計(jì)工具.4〕經(jīng)過有關(guān)的開發(fā)軟件,自動(dòng)完成用軟件的方式設(shè)計(jì)的電子系統(tǒng)到硬件系統(tǒng)的邏輯編譯、邏輯化簡(jiǎn)、邏輯分割、邏輯綜合及優(yōu)化、邏輯規(guī)劃布線、邏輯仿真,直至完成對(duì)于特定目的芯片的適配編譯、邏輯映射、編程下載等任務(wù).5〕最終構(gòu)成電子系統(tǒng)或公用集成芯片的一門新的技術(shù)。5、簡(jiǎn)述EDA技術(shù)特點(diǎn)①用軟件的方式設(shè)計(jì)硬件;②用軟件方式設(shè)計(jì)的系統(tǒng)到硬件系統(tǒng)的轉(zhuǎn)換是由有關(guān)的開發(fā)軟件自動(dòng)完成的;③設(shè)計(jì)過程中可用有關(guān)軟件進(jìn)展各種仿真;④系統(tǒng)可現(xiàn)場(chǎng)編程,在線晉級(jí);⑤整個(gè)系統(tǒng)可集成在一個(gè)芯片上,體積小、功耗低、可靠性高。因此,EDA技術(shù)是現(xiàn)代電子設(shè)計(jì)的開展趨勢(shì)。6、EDA技術(shù)的開展歷程1〕手工設(shè)計(jì)階段2〕計(jì)算機(jī)輔助設(shè)計(jì)(ComputerAssistDesign,簡(jiǎn)稱CAD)3〕計(jì)算機(jī)輔助工程設(shè)計(jì)(ComputerAssistEngineeringDesign,簡(jiǎn)稱CAE)4〕電子設(shè)計(jì)自動(dòng)化(ElectronicDesignAutomation,簡(jiǎn)稱EDA)、5〕SOC、ESDA設(shè)計(jì)技術(shù)SOC:SystemOnaChipESDA:ElectronicSystemDesignAuotmation7、電路圖繪制和印制電路板制造部分包含哪些功能?(1)電路圖繪制系統(tǒng)〔AdvancedSchematic〕,包括電路圖編輯器和原理圖元件庫編輯器。電路圖編輯器主要用于電路圖的繪制、編輯。原理圖元件庫編輯器主要用于制造現(xiàn)元件庫中沒有的元件符號(hào),編輯、更新現(xiàn)元件庫的元件符號(hào)等。(2)印制電路板制造系統(tǒng)〔AdvancedPCB〕,包括印制電路板編輯器和元件封裝庫編輯器。印制電路板編輯器用于繪制、修正、編輯印制電路板,元件封裝庫編輯器用于制造新元件封裝、并對(duì)現(xiàn)元件庫封裝進(jìn)展更新和修正。(3)自動(dòng)布線系統(tǒng)〔AdvancedRoute〕,包含一個(gè)基于外形〔Shape-based〕的無柵格自動(dòng)布線器,用于印制電路板的自動(dòng)布線。8、電路仿真與PLD部分包含哪些功能?(1)電路仿真系統(tǒng)〔AdvancedSIM〕,包括一個(gè)數(shù)字/模擬信號(hào)仿真器,可提供延續(xù)的數(shù)字信號(hào)和模擬信號(hào),可對(duì)電路圖進(jìn)展模擬信號(hào)仿真。(2)可編程邏輯設(shè)計(jì)系統(tǒng)〔AdvancedPLD〕,包括一個(gè)有語法功能的文本編輯器和一個(gè)波形編輯器。其主要功能對(duì)邏輯電路進(jìn)展分析、綜合及察看信號(hào)的波形。利用PLD可以最大限制地精簡(jiǎn)邏輯部件,使數(shù)字電路設(shè)計(jì)到達(dá)最簡(jiǎn)化。(3)信號(hào)完好性分析系統(tǒng)〔AdvancedIntegrity〕,包括一個(gè)準(zhǔn)確的信號(hào)完好性分析模擬器,可用來分析PCB設(shè)計(jì)、檢查電路設(shè)計(jì)參數(shù)9、簡(jiǎn)單列舉常用EDA工具軟件實(shí)驗(yàn)研討的工具目前有MultisimMatlabSystemViewPROTEL、ORCAD、DESIGNLABVHDL、Verilog等10、簡(jiǎn)述電子系統(tǒng)分析目的經(jīng)過對(duì)電子元器件與系統(tǒng)的研討,找出電子系統(tǒng)的技術(shù)特征、技術(shù)特性和技術(shù)目的1〕確定行為特性2〕確定任務(wù)原理3〕確定技術(shù)目的4〕確定驗(yàn)證方法11、簡(jiǎn)述電子系統(tǒng)分析內(nèi)容分析內(nèi)容包括:1〕元器件建模與分析2〕電路建模與分析3〕系統(tǒng)建模與分析12、簡(jiǎn)述電子系統(tǒng)分析方法根本方法:1〕分層分析,2〕根本分析工具是EDA/CAD仿真分析工具系統(tǒng)級(jí)分析——不涉及詳細(xì)實(shí)現(xiàn)方法,理想模型分析電路級(jí)分析——建立分析模型,確定參數(shù)特性器件級(jí)分析——建立分析模型,確定參數(shù)特性13、簡(jiǎn)述電子系統(tǒng)仿真根底、根本原理及結(jié)果根底:元器件模型和電路分析中的計(jì)算方法根本原理:利用電子元器件的電路模型和相應(yīng)的電路分析實(shí)際,經(jīng)過電路分析計(jì)算,提供分析結(jié)果。結(jié)果:有關(guān)電子元器件和系統(tǒng)的各種技術(shù)目的參數(shù)和反映各種特性的曲線14、簡(jiǎn)述數(shù)字系統(tǒng)設(shè)計(jì)的步驟1〕系統(tǒng)功能與目的分析2〕邏輯設(shè)計(jì)與仿真——系統(tǒng)功能的理想化實(shí)現(xiàn)與檢驗(yàn)3〕電路綜合與仿真——在理想化功能系統(tǒng)根底上用電路實(shí)現(xiàn)4〕調(diào)試與測(cè)試——硬件系統(tǒng)的測(cè)試與驗(yàn)證。15、簡(jiǎn)述SOC技術(shù)與運(yùn)用概念運(yùn)用SOC技術(shù)設(shè)計(jì)系統(tǒng)的中心思想,就是要把整個(gè)運(yùn)用電子系統(tǒng)全部集成在一個(gè)芯片中。1〕系統(tǒng)功能集成是SOC的中心技術(shù)2〕固件集成是SOC的根本設(shè)計(jì)思想3〕嵌入式系統(tǒng)是SOC的根本構(gòu)造4〕IP是SOC的設(shè)計(jì)根底16、系統(tǒng)實(shí)現(xiàn)技術(shù)的根本概念是什么?在運(yùn)用領(lǐng)域中,電子元器件、電路和系統(tǒng)的設(shè)計(jì),就是根據(jù)設(shè)計(jì)要求提出電路的根本構(gòu)造并計(jì)算出元器件參數(shù),再經(jīng)過分析來檢驗(yàn)設(shè)計(jì)結(jié)果,最后確認(rèn)電路符合設(shè)計(jì)要求后,經(jīng)過實(shí)踐電路調(diào)試就能實(shí)現(xiàn)所設(shè)計(jì)電路。17、簡(jiǎn)述運(yùn)用技術(shù)的根本內(nèi)容:電子元器件和系統(tǒng)設(shè)計(jì)涉及了電路構(gòu)造綜合技術(shù)、電路仿真技術(shù)、電路調(diào)試和測(cè)試技術(shù)。1〕構(gòu)造綜合:指經(jīng)過選擇詳細(xì)電路模塊,實(shí)現(xiàn)曾經(jīng)設(shè)計(jì)好的電路行為特性和參數(shù)特性。2〕電路仿真:指對(duì)電路利用軟件平臺(tái)進(jìn)展仿真調(diào)試和研討,并在仿真調(diào)試和研討中修正電路參數(shù)及電路模塊構(gòu)造,使之到達(dá)設(shè)計(jì)要求。3〕電路調(diào)試:調(diào)試的目的是使所設(shè)計(jì)的元器件、電路或系統(tǒng)完全滿足設(shè)計(jì)要求,因此調(diào)試的根底是所設(shè)計(jì)元器件、電路或系統(tǒng)的模型,無論是仿真調(diào)試還是對(duì)曾經(jīng)完成的硬件系統(tǒng)進(jìn)展調(diào)試,都需求根據(jù)模型確認(rèn)調(diào)試結(jié)果。4〕電路測(cè)試:經(jīng)過實(shí)踐電路行為特性和參數(shù)的丈量,對(duì)電子電路的行為特性和參數(shù)進(jìn)展檢查。其中心是測(cè)試方案與方法的設(shè)計(jì)與選擇。

18、簡(jiǎn)述電路設(shè)計(jì)根本方法構(gòu)造模型確定后,需求根據(jù)構(gòu)造模型確定每一部分的詳細(xì)電路,也就是對(duì)電路進(jìn)展設(shè)計(jì)。1〕參考法根本思想:參考已有電路構(gòu)造、適用的器件和電路參數(shù)來設(shè)計(jì)電路。2〕綜合法根據(jù)單元電路模塊所對(duì)應(yīng)的傳送函數(shù),在對(duì)電路傳送函數(shù)進(jìn)展分析的根底上,用根本單元電路模塊實(shí)現(xiàn)電路傳送函數(shù)。19、簡(jiǎn)述模型仿真方法的根本概念及分類根據(jù)設(shè)計(jì)的系統(tǒng)構(gòu)造,分別列寫每一個(gè)框圖的物理模型或分析模型,再利用仿真工具對(duì)其進(jìn)展仿真,以檢查能否能滿足功能設(shè)計(jì)要求。分析模型仿真物理模型仿真20、簡(jiǎn)述行為特性設(shè)計(jì)的根本方法1

溫馨提示

  • 1. 本站所有資源如無特殊說明,都需要本地電腦安裝OFFICE2007和PDF閱讀器。圖紙軟件為CAD,CAXA,PROE,UG,SolidWorks等.壓縮文件請(qǐng)下載最新的WinRAR軟件解壓。
  • 2. 本站的文檔不包含任何第三方提供的附件圖紙等,如果需要附件,請(qǐng)聯(lián)系上傳者。文件的所有權(quán)益歸上傳用戶所有。
  • 3. 本站RAR壓縮包中若帶圖紙,網(wǎng)頁內(nèi)容里面會(huì)有圖紙預(yù)覽,若沒有圖紙預(yù)覽就沒有圖紙。
  • 4. 未經(jīng)權(quán)益所有人同意不得將文件中的內(nèi)容挪作商業(yè)或盈利用途。
  • 5. 人人文庫網(wǎng)僅提供信息存儲(chǔ)空間,僅對(duì)用戶上傳內(nèi)容的表現(xiàn)方式做保護(hù)處理,對(duì)用戶上傳分享的文檔內(nèi)容本身不做任何修改或編輯,并不能對(duì)任何下載內(nèi)容負(fù)責(zé)。
  • 6. 下載文件中如有侵權(quán)或不適當(dāng)內(nèi)容,請(qǐng)與我們聯(lián)系,我們立即糾正。
  • 7. 本站不保證下載資源的準(zhǔn)確性、安全性和完整性, 同時(shí)也不承擔(dān)用戶因使用這些下載資源對(duì)自己和他人造成任何形式的傷害或損失。

評(píng)論

0/150

提交評(píng)論