微處理器系統(tǒng)結(jié)構(gòu)與嵌入式系統(tǒng)設(shè)計智慧樹知到期末考試答案2024年_第1頁
微處理器系統(tǒng)結(jié)構(gòu)與嵌入式系統(tǒng)設(shè)計智慧樹知到期末考試答案2024年_第2頁
微處理器系統(tǒng)結(jié)構(gòu)與嵌入式系統(tǒng)設(shè)計智慧樹知到期末考試答案2024年_第3頁
微處理器系統(tǒng)結(jié)構(gòu)與嵌入式系統(tǒng)設(shè)計智慧樹知到期末考試答案2024年_第4頁
免費預覽已結(jié)束,剩余4頁可下載查看

下載本文檔

版權(quán)說明:本文檔由用戶提供并上傳,收益歸屬內(nèi)容提供方,若內(nèi)容存在侵權(quán),請進行舉報或認領(lǐng)

文檔簡介

微處理器系統(tǒng)結(jié)構(gòu)與嵌入式系統(tǒng)設(shè)計智慧樹知到期末考試答案2024年微處理器系統(tǒng)結(jié)構(gòu)與嵌入式系統(tǒng)設(shè)計計算機硬件能直接執(zhí)行的是()

A:匯編語言B:高級語言C:任何語言D:機器語言答案:機器計算平臺包括微處理器、I/O設(shè)備和存儲器,通過()把它們連接起來。

A:郵箱B:DMAC:通訊協(xié)議D:總線答案:總線寄存器R13除了可以做通用寄存器外,還可以做()

A:計算寄存器B:棧指針寄存器C:基址寄存器D:程序計數(shù)器答案:棧指針寄存器DMA訪問存儲器是通過()控制總線完成對存儲器的訪問

A:CPUB:DMA控制單元C:cacheD:協(xié)處理器答案:DMA控制單元微型計算機中的主存通常采用()半導體工藝構(gòu)造。

A:SRAMB:DRAMC:EPROMD:Flash答案:DRAM微處理器系統(tǒng)中,一般中斷類型號是指()

A:中斷服務程序的編號B:中斷向量表的起始存放地址C:中斷向量表中的地址指針D:中斷服務程序的起始存放地址答案:中斷服務程序的編號下列屬于指令系統(tǒng)中采用不同尋址方式的目的主要是()

A:縮短指令長度,擴大尋址空間,提高編程靈活性B:為程序設(shè)計者提供更多、更靈活、更強大的指令C:豐富指令功能并降低指令譯碼難度D:為了實現(xiàn)軟件的兼容和移植答案:縮短指令長度,擴大尋址空間,提高編程靈活性程序計數(shù)器PC是CPU內(nèi)部的一種專用寄存器,其中存放的是()。

A:數(shù)據(jù)B:指令C:當前執(zhí)行指令的存放地址D:下一條待取指令的存放地址答案:下一條待取指令的存放地址某微機系統(tǒng)中,存儲器地址為0x0000~0x1FFF,并行接口芯片地址為0x0100~0x0103,該系統(tǒng)中I/O編址方式為()。

A:全譯碼編址B:統(tǒng)一編址C:獨立編址D:部分譯碼編址答案:獨立編址在ARM寄存器結(jié)構(gòu)中,棧指針使用()寄存器

A:R13B:R14C:R15D:R0答案:R13微處理器指令由操作碼和操作數(shù)組成,其中操作碼的作用是()。

A:提供操作所需要的原始數(shù)據(jù)B:用于存放結(jié)果C:定義了具體的操作功能D:定義執(zhí)行速度答案:定義了具體的操作功能處理器芯片能夠直接理解并執(zhí)行的是()。

A:C語言源程序B:操作系統(tǒng)命令C:Python語言源程序D:機器語言源程序答案:機器語言源程序在常用的I/O數(shù)據(jù)傳輸控制方式中,中斷方式的特點是()。

A:數(shù)據(jù)傳輸由處理器主動發(fā)起B(yǎng):在傳輸?shù)恼麄€過程中不需要CPU介入C:數(shù)據(jù)傳輸經(jīng)由專用的總線D:數(shù)據(jù)傳輸由外設(shè)主動發(fā)起答案:數(shù)據(jù)傳輸由外設(shè)主動發(fā)起由主存地址映射到Cache地址的常見方式不包括()

A:組相聯(lián)映射B:直接映射C:分散映射D:全相聯(lián)映射答案:分散映射CPU中控制器的功能是()。

A:控制從主存取出一條指令B:完成指令操作碼譯碼,并產(chǎn)生控制信號C:產(chǎn)生時序信號D:完成指令操作碼譯碼答案:完成指令操作碼譯碼,并產(chǎn)生控制信號和輔存相比,主存的特點是()

A:容量小,速度快,成本低B:容量大,速度快,成本高C:容量小,速度快,成本高D:容量大,速度快,成本低答案:容量小,速度快,成本高在同步通信中,一個總線周期的傳輸過程是()。

A:只傳輸數(shù)據(jù)B:只傳輸?shù)刂稢:先傳輸數(shù)據(jù),再傳輸?shù)刂稤:先傳輸?shù)刂?,再傳輸?shù)據(jù)答案:先傳輸?shù)刂罚賯鬏敂?shù)據(jù)下述處理器的指標中,()與系統(tǒng)數(shù)據(jù)通路寬度無關(guān)。

A:數(shù)據(jù)總線寬度B:地址總線寬度C:CPU內(nèi)部寄存器寬度D:處理器字長答案:地址總線寬度在總線時序中,對于快速存儲器的總線訪問,使用統(tǒng)一的時鐘進行傳輸控制,且不需要插入等待周期,該類總線屬于()。

A:全雙工總線B:同步總線C:半同步總線D:周期分列式總線答案:同步總線相對于獨立編址,I/O端口采用統(tǒng)一編址的優(yōu)點是()。

A:I/O讀寫效率提高B:存儲器與端口可以采用相同的指令訪問C:存儲器和I/O的尋址空間都得到了最大化D:需要專門的信號線來區(qū)分地址總線上出現(xiàn)的是存儲單元地址還是端口地址答案:存儲器與端口可以采用相同的指令訪問某SRAM存儲芯片的數(shù)據(jù)線寬度為32bit,地址線寬度為24bit,則該芯片的存儲容量為()。

A:64MBB:16MBC:32MBD:128MB答案:64MB總線寬度又成總線位寬,它是總線上同時能夠傳輸?shù)臄?shù)據(jù)位數(shù),通常是指()的根數(shù)

A:數(shù)據(jù)總線+控制總線+地址總線B:數(shù)據(jù)總線C:控制總線D:地址總線答案:數(shù)據(jù)總線下列關(guān)于CISC和RISC的表述,錯誤的是()

A:高端服務器需要處理各種復雜的數(shù)據(jù)運算,因此它常采用CISC指令集。B:CISC指令使用頻率的2-8規(guī)律、半導體工藝、存儲技術(shù)的發(fā)展,這些都是RISC發(fā)展的技術(shù)背景。C:RISC也稱為精簡指令集,特點是指令架構(gòu)簡單、指令數(shù)相對較少,尋址方式也較少。D:CISC也稱為復雜指令集,特點是指令架構(gòu)復雜、指令數(shù)量龐大、涉及的尋址方式多種多樣。答案:高端服務器需要處理各種復雜的數(shù)據(jù)運算,因此它常采用CISC指令集。地址輸入端為8、數(shù)據(jù)輸出端為4的ROM芯片,其存儲容量應表示為()。

A:32×8bitB:512×8bitC:16×4bitD:256×4bit答案:256×4bit某一SRAM芯片,其容量為16K*8位,則其數(shù)據(jù)線和地址線的條數(shù)分別為()

A:地址線14根,數(shù)據(jù)線8根B:地址線和數(shù)據(jù)線均為8根C:地址線16根,數(shù)據(jù)線8根D:地址線和數(shù)據(jù)線均為14根答案:地址線14根,數(shù)據(jù)線8根某存儲器容量為32K*16位,則()

A:地址線為15根,數(shù)據(jù)線為16根B:地址線為16根,數(shù)據(jù)線為32根C:地址線為16根,數(shù)據(jù)線為15根D:地址線為32根,數(shù)據(jù)線為16根答案:地址線為15根,數(shù)據(jù)線為16根交叉編址的存儲器實質(zhì)能___執(zhí)行___獨立的讀寫操作()

A:串行,一個B:并行,多個C:串行,多個D:并行,一個答案:并行,多個下列關(guān)于總線路的同步和異步控制方式,錯誤的描述是()

A:同步總線需要通過外部的時鐘信號來控制數(shù)據(jù)傳輸。B:同步總線的總線周期一定是時鐘周期的整數(shù)倍。C:異步總線,需要外部統(tǒng)一的時序信號來控制總線上的數(shù)據(jù)傳送操作。D:異步總線,需要通過部件之間的信號應答才能實現(xiàn)數(shù)據(jù)傳送操作。答案:異步總線,需要外部統(tǒng)一的時序信號來控制總線上的數(shù)據(jù)傳送操作。I/O設(shè)備與主機交換信息的常見控制方式不包括()方式

A:中斷B:隨機C:程序查詢D:DMA答案:隨機CPU將要執(zhí)行的程序段(包括代碼和數(shù)據(jù))應存放于計算機的()中。

A:主存B:外設(shè)接口C:指令寄存器D:輔存答案:主存總線的異步通信方式是()

A:即采用時鐘信號,又采用握手信號B:只采用時鐘信號,不采用握手信號C:不采用時鐘信號,不采用握手信號D:不采用時鐘信號,只采用握手信號答案:不采用時鐘信號,只采用握手信號I/O與主機交換信息的方式中,DMA方式的特點是()

A:CPU與設(shè)備串行工作,傳送與主程序串行工作B:CPU與設(shè)備并行工作,傳送與主程序串行工作C:CPU與設(shè)備并行工作,傳送與主程序并行工作D:CPU與設(shè)備串行工作,傳送與主程序并行工作答案:CPU與設(shè)備并行工作,傳送與主程序并行工作基于ARM內(nèi)核芯片的寄存器組有()個寄存器

A:7B:37C:32D:16答案:37某CPU的前端總線頻率為100MHz,總線周期數(shù)為1/4,位寬為64bits,該總線的帶寬為()MB/s

A:3200B:800C:1600D:200答案:3200總線通信控制的四種方式不包括()

A:異步通信B:半同步通信C:DMA通信D:同步通信答案:DMA通信ARM寄存器組共有()個通用寄存器

A:37B:31C:32D:6答案:31馮諾依曼關(guān)于現(xiàn)代計算機體系的理論貢獻中,最重要的一點是()

A:首次提出了存儲程序的思想;B:采用二進制代碼來表示各類信息C:提出了指令的并行執(zhí)行思路;D:他首次提出了把計算機劃分為5個主要部件的結(jié)構(gòu)方案答案:首次提出了存儲程序的思想在多級存儲結(jié)構(gòu)中,Cache的主要作用是解決()的問題。

A:寄存器數(shù)量太少B:主存訪問速度不足C:CPU主頻過慢D:外設(shè)數(shù)據(jù)傳輸速度過慢答案:主存訪問速度不足下列關(guān)于靜態(tài)RAM與動態(tài)RAM的說法中,錯誤的是()。

A:動態(tài)RAM基本存儲單元體積小,成本低,但讀寫速度慢B:靜態(tài)RAM主要用于構(gòu)成主存C:動態(tài)RAM需要定期刷新D:靜態(tài)RAM基本存儲單元體積大,成本高,但讀寫速度快答案:靜態(tài)RAM主要用于構(gòu)成主存指令系統(tǒng)中支持不同尋址方式的目的主要是()

A:縮短指令長度,擴大尋址空間,提高編程靈活性B:提高指令執(zhí)行速度C:提供擴展操作碼的可能并降低指令譯碼難度D:實現(xiàn)存貯程序和程序控制答案:縮短指令長度,擴大尋址空間,提高編程靈活性ARM的內(nèi)部總線分為高性能的_____總線和低速的____總線。它的GPIO接口掛接在_____總線上()。

A:APBAHBAHBB:APBAHBAPBC:AHBAPBAPBD:AHBAHBAPB答案:AHBAPBAPB緩存的地址映射中,若主存中的任一塊只能固定映射到某一緩存塊中,則稱作()

A:任意映射B:全相聯(lián)映射C:直接映射D:組項鏈映射答案:直接映射關(guān)于微處理器系統(tǒng)中的中斷技術(shù),以下說法正確的是()。

A:能夠使數(shù)據(jù)傳輸速率達到最高B:能夠減輕微處理器負擔C:能夠減輕外設(shè)負擔D:能夠增加數(shù)據(jù)交換精度答案:能夠減輕微處理器負擔在嵌入式ARM處理器中,下面哪種異常/中斷方式優(yōu)先級最高()。

A:IRQB:FIQC:數(shù)據(jù)中止D:Reset答案:Reset計算機系統(tǒng)的存儲器按照所處位置不同,有1片內(nèi)cache,2片外cache,3寄存器,4主存儲器,5輔助存儲器,按訪問速度從高到低的順序應該是()。

A:31245B:12345C:32145D:31254答案:31245ARM處理器的指令長度為()

A:8位和16位B:32位和64位C:16位和32位D:任意位答案:16位和32位在各種異步通信方式中,()速度最快。

A:不互鎖B:都一樣C:全互鎖D:半互鎖答案:不互鎖設(shè)某微處理器系統(tǒng)地址線寬度為13bit,按字節(jié)編址,若指定采用全譯碼法,則采用1K×4bit的芯片組成存儲系統(tǒng)時,最多可擴展的芯片數(shù)量是()片。

A:8B:16C:20D:24答案:16若需要擴展64K容量的內(nèi)存,下面幾種方案從總線負載和系統(tǒng)連接復雜性角度考慮,最好的是()。

A:采用8片16K×4bit的芯片B:采用8片8K×8bit的芯片C:采用8片64K×1bit的芯片答案:采用8片64Ktimes;1bit的芯片主存儲器和CPU之間增加高速緩沖存儲器(Cache)的目的是()

A:提高存儲系統(tǒng)訪問速度B:支持虛擬存儲技術(shù)C:簡化存儲管理D:擴大主存容量答案:提高存儲系統(tǒng)訪問速度若某微處理器系統(tǒng)有16條地址線,字長為8位,現(xiàn)用SRAM2114(1K*4)存儲芯片搭建存儲子系統(tǒng),試問采用線選譯碼時最多可以擴展()片2114存儲芯片。

A:32B:24C:20D:12答案:12下列關(guān)于存儲器的各項敘述,正確的是()

A:動態(tài)存儲器依靠雙穩(wěn)態(tài)電路來存儲信息,需要定時刷新。B:硬盤屬于磁表面存儲器,能長期保存數(shù)據(jù),讀數(shù)據(jù)的操作是非破壞性讀出。C:靜態(tài)存儲器依靠電容來存儲信息,不需要刷新,需要電源供電才能保存信息。D:移動硬盤是一種半導體存儲器,能保存大量的數(shù)據(jù)。答案:硬盤屬于磁表面存儲器,能長期保存數(shù)據(jù),讀數(shù)據(jù)的操作是非破壞性讀出。計算機系統(tǒng)使用主頻為3.7GHz的CPU執(zhí)行一個應用程序時,這段程序中相關(guān)指令的統(tǒng)計情況如題后所示。假設(shè)該程序由1000個指令構(gòu)成,程序執(zhí)行過程中將多次占用64位并行總線向外圍設(shè)備累計共輸出3.2KB數(shù)據(jù),系統(tǒng)總線的工作頻率為800MHz。傳送指令:占比30%,CPI=6加法指令:占比45%,CPI=10轉(zhuǎn)移指令:占比10%,CPI=5其它指令:占比15%,CPI=4CPU執(zhí)行這個程序時,獲得的平均CPI=()

A:8.5或是8.50B:7.4或是7.40C:8.4或是8.40D:7.5或是7.50答案:7.4I/O編址方式可分為統(tǒng)一編址和不統(tǒng)一編址,下列對這兩種方法敘述正確的是()

A:不統(tǒng)一編址是指將I/O地址看作是存儲器地址的一部分,可用專門的I/O指令對設(shè)備進行訪問B:統(tǒng)一編址就是將I/O地址看作是存儲器地址的一部分,可用專門的I/O指令對設(shè)備進行訪問C:不統(tǒng)一編址是指I/O地址和存儲器地址是分開的,所以對I/O訪問必須有專門的I/O指令D:統(tǒng)一編址是指I/O地址和存儲器地址是分開的,所以可用訪存指令實現(xiàn)CPU對設(shè)備的訪問答案:不統(tǒng)一編址是指I/O地址和存儲器地址是分開的,所以對I/O訪問必須有專門的I/O指令存儲器容量的擴展方式一般包含()

A:頻率擴展B:字擴展C:字、位擴展D:位擴展答案:位擴展###字、位擴展###字擴展總線特性包括()

A:功能特性B:電氣特性C:時間特性D:控制特性答案:功能特性###電氣特性下面有關(guān)“中斷”的敘述,正確的是()。

A:為了保證中斷服務程序執(zhí)行完畢以后,能正確返回到被中斷的斷點繼續(xù)執(zhí)行程序,必須進行現(xiàn)場保存操作B:一旦有中斷請求出現(xiàn),CPU立即停止當前指令的執(zhí)行,轉(zhuǎn)而去受理中斷請求C:中斷方式一般適用于隨機出現(xiàn)的服務D:CPU響應中斷時暫停運行當前程序,自動轉(zhuǎn)移到中斷服務程序答案:一旦有中斷請求出現(xiàn),CPU立即停止當前指令的執(zhí)行,轉(zhuǎn)而去受理中斷請求下列關(guān)于硬件與軟件關(guān)系的描述中,正確的是()

A:軟件的發(fā)展也推動硬件的發(fā)展B:軟件能完成的功能及性能與硬件有關(guān)C:硬件的發(fā)展推動了軟件的發(fā)展D:硬件是軟件運行的基礎(chǔ)答案:軟件的發(fā)展也推動硬件的發(fā)展;硬件是軟件運行的基礎(chǔ);軟件能完成的功能及性能與硬件有關(guān);硬件的發(fā)展推動了軟件的發(fā)展1945年,數(shù)學家馮·諾依曼提出了“存儲程序”的概念,以此概念為基礎(chǔ)的各類計算機

溫馨提示

  • 1. 本站所有資源如無特殊說明,都需要本地電腦安裝OFFICE2007和PDF閱讀器。圖紙軟件為CAD,CAXA,PROE,UG,SolidWorks等.壓縮文件請下載最新的WinRAR軟件解壓。
  • 2. 本站的文檔不包含任何第三方提供的附件圖紙等,如果需要附件,請聯(lián)系上傳者。文件的所有權(quán)益歸上傳用戶所有。
  • 3. 本站RAR壓縮包中若帶圖紙,網(wǎng)頁內(nèi)容里面會有圖紙預覽,若沒有圖紙預覽就沒有圖紙。
  • 4. 未經(jīng)權(quán)益所有人同意不得將文件中的內(nèi)容挪作商業(yè)或盈利用途。
  • 5. 人人文庫網(wǎng)僅提供信息存儲空間,僅對用戶上傳內(nèi)容的表現(xiàn)方式做保護處理,對用戶上傳分享的文檔內(nèi)容本身不做任何修改或編輯,并不能對任何下載內(nèi)容負責。
  • 6. 下載文件中如有侵權(quán)或不適當內(nèi)容,請與我們聯(lián)系,我們立即糾正。
  • 7. 本站不保證下載資源的準確性、安全性和完整性, 同時也不承擔用戶因使用這些下載資源對自己和他人造成任何形式的傷害或損失。

評論

0/150

提交評論