《電子技術(shù)基礎(chǔ)》第五章門電路及組合邏輯電路試卷_第1頁
《電子技術(shù)基礎(chǔ)》第五章門電路及組合邏輯電路試卷_第2頁
《電子技術(shù)基礎(chǔ)》第五章門電路及組合邏輯電路試卷_第3頁
《電子技術(shù)基礎(chǔ)》第五章門電路及組合邏輯電路試卷_第4頁
《電子技術(shù)基礎(chǔ)》第五章門電路及組合邏輯電路試卷_第5頁
已閱讀5頁,還剩1頁未讀 繼續(xù)免費(fèi)閱讀

下載本文檔

版權(quán)說明:本文檔由用戶提供并上傳,收益歸屬內(nèi)容提供方,若內(nèi)容存在侵權(quán),請(qǐng)進(jìn)行舉報(bào)或認(rèn)領(lǐng)

文檔簡(jiǎn)介

第1/4頁

《電子技術(shù)基礎(chǔ)》第五章門電路及組合邏輯電路試卷

一、單項(xiàng)選擇題

1.邏輯式可變換為()。(2分)

A.

B.

C.

D.

2.邏輯函數(shù)式的邏輯值為()。(2分)

A.ABC

B.0

C.1

D.

3.在何種輸入情況下,"或非"運(yùn)算的結(jié)果是邏輯0。()(2分)

A.全部輸入是0

B.全部輸入是1

C.任意一個(gè)輸入為0,其他輸入為1

D.任意一個(gè)輸入為1

4.只有當(dāng)決定一件事的幾個(gè)條件全部不具備時(shí),這件事才不會(huì)發(fā)生,這種邏輯關(guān)系為()。(2分)

A.與

B.與非

C.或

D.或非

5.四個(gè)輸入端的譯碼器,其輸出端最多為()。(2分)

A.4個(gè)

B.8個(gè)

C.10個(gè)

D.16個(gè)

6.下列屬于單極型器件集成的應(yīng)是()。(2分)

A.TTL集成電路

B.HTL集成電路

C.CMOS集成電路

D.BTL集成電路

7.下列邏輯式中,正確的邏輯公式是()。(2分)

A.=0

B.=1

C.

D.

8.()。(2分)

A.

B.

C.

D.

9.CMOS"或非"門的邏輯表達(dá)式是()。(2分)

A.r

B.Y=

C.

10.邏輯函數(shù)式Y(jié)=EF++的邏輯值為()。(2分)

A.EF

B.

C.0

D.1

二、判斷題

11.()CMOS傳輸門的輸入與輸出不可以互換,所以傳輸門又稱單向開關(guān)。(2分)

12.()電子手表常采用分段式數(shù)碼顯示器。(2分)

13.()優(yōu)先編碼器中,允放幾個(gè)信號(hào)同時(shí)加到輸入端,所以,編碼器能同時(shí)對(duì)幾個(gè)輸入信號(hào)進(jìn)行編碼。(2分)

14.()常見的小規(guī)模數(shù)字集成電路是TTL集成門和MOS集成門兩大系列。(2分)

15.()輸入是"1",輸出也是"1"的電路,實(shí)質(zhì)上是反相器。(2分)

16.()"異或"門的邏輯功能是:"相同出0,不同出1"。(2分)

17.()數(shù)字顯示電路通常由譯碼器、驅(qū)動(dòng)電路和顯示器組成。(2分)

18.()七段數(shù)碼顯示器是用a~g七個(gè)發(fā)光段組合來構(gòu)成二進(jìn)制數(shù)的。(2分)

19.()A+B=A+C,則B=C。(2分)

20.()十進(jìn)制數(shù)11與二進(jìn)制數(shù)11含義不同。(2分)

三、填空題

21.四位二進(jìn)制編碼器有個(gè)輸入端;個(gè)輸出端。(2分)

22.(35)10=()2=()8421BCD(2分)

23.3線-8線譯碼器74LS138處于譯碼狀態(tài)時(shí),當(dāng)輸入A2A1A0=001時(shí),輸出Y7~Y0=。(1分)

24.共陽極的數(shù)碼管輸入信號(hào)的有效電平是電平。(1分)

25.常用的組合邏輯電路是和。(2分)

26.邏輯函數(shù)F=ABCD+A+B+C+D=。(1分)

27.BCD編碼中最常用的編碼是。(1分)

四、計(jì)算題

28.將下列十進(jìn)制數(shù)轉(zhuǎn)換成二進(jìn)制數(shù)。

(1)5

(2)8

(3)36

(4)235

(5)1782(10分)

29.將下列二進(jìn)制數(shù)轉(zhuǎn)換成十進(jìn)制數(shù)。

(1)101

(2)1011

(3)11010

(4)11000011

(5)11101

(6)101010

(7)100001

(8)11001100(10分)

五、綜合題

30.試分析題下圖所示編碼器的工作原理并回(10分)

31.應(yīng)用邏輯代數(shù)運(yùn)算法則推證下列各式。

(1)

(2)

(3)

(4)

(5)(10分)

32.如果A=1、B=0、C=0,求下列邏輯表達(dá)式的值。

(1)Y=A+C(2)Y=

(3)(4)(10分)

《電子技術(shù)基礎(chǔ)》第五章門電路及組合邏輯電路試卷

一、單項(xiàng)選擇題

1.(2分)B

2.(2分)C

3.(2分)D

4.(2分)C

5.(2分)D

6.(2分)C

7.(2分)A

8.(2分)A

9.(2分)C

10.(2分)D

二、判斷題

11.(2分)錯(cuò)誤

12.(2分)正確

13.(2分)錯(cuò)誤

14.(2分)正確

15.(2分)錯(cuò)誤

16.(2分)正確

17.(2分)錯(cuò)誤

18.(2分)錯(cuò)誤

19.(2分)錯(cuò)誤

20.(2分)正確

三、填空題

21.(2分)答:16;4

22.(2分)答:100011;00110101

23.(1分)答:1111101

24.(1分)答:低

25.(2分)答:編碼器;譯碼器

26.(1分)答:1

27.(1分)答:8421BCD碼

四、計(jì)算題

28.(10

分)(1)=(101)2,(2)=(1000)2,(3)=(100100)2,(4)=(11101011)2,(5)=(11011110110)2。

29.(10分)(1)=5,(2)=11,(3)=26,(4)=195,(5)=29,(6)=42,(7)=33,(8)=204

五、綜合題

30.(10分)(1)二進(jìn)制編碼器

(2)011

(3)111

,得證。

溫馨提示

  • 1. 本站所有資源如無特殊說明,都需要本地電腦安裝OFFICE2007和PDF閱讀器。圖紙軟件為CAD,CAXA,PROE,UG,SolidWorks等.壓縮文件請(qǐng)下載最新的WinRAR軟件解壓。
  • 2. 本站的文檔不包含任何第三方提供的附件圖紙等,如果需要附件,請(qǐng)聯(lián)系上傳者。文件的所有權(quán)益歸上傳用戶所有。
  • 3. 本站RAR壓縮包中若帶圖紙,網(wǎng)頁內(nèi)容里面會(huì)有圖紙預(yù)覽,若沒有圖紙預(yù)覽就沒有圖紙。
  • 4. 未經(jīng)權(quán)益所有人同意不得將文件中的內(nèi)容挪作商業(yè)或盈利用途。
  • 5. 人人文庫網(wǎng)僅提供信息存儲(chǔ)空間,僅對(duì)用戶上傳內(nèi)容的表現(xiàn)方式做保護(hù)處理,對(duì)用戶上傳分享的文檔內(nèi)容本身不做任何修改或編輯,并不能對(duì)任何下載內(nèi)容負(fù)責(zé)。
  • 6. 下載文件中如有侵權(quán)或不適當(dāng)內(nèi)容,請(qǐng)與我們聯(lián)系,我們立即糾正。
  • 7. 本站不保證下載資源的準(zhǔn)確性、安全性和完整性, 同時(shí)也不承擔(dān)用戶因使用這些下載資源對(duì)自己和他人造成任何形式的傷害或損失。

評(píng)論

0/150

提交評(píng)論