計(jì)算機(jī)組成原理試題(多份綜合)_第1頁
計(jì)算機(jī)組成原理試題(多份綜合)_第2頁
計(jì)算機(jī)組成原理試題(多份綜合)_第3頁
計(jì)算機(jī)組成原理試題(多份綜合)_第4頁
計(jì)算機(jī)組成原理試題(多份綜合)_第5頁
已閱讀5頁,還剩66頁未讀 繼續(xù)免費(fèi)閱讀

下載本文檔

版權(quán)說明:本文檔由用戶提供并上傳,收益歸屬內(nèi)容提供方,若內(nèi)容存在侵權(quán),請進(jìn)行舉報(bào)或認(rèn)領(lǐng)

文檔簡介

試卷一:一.

選擇題

(每小題1分,共20分)1.

目前我們所說的個(gè)人臺式商用機(jī)屬于___D___。A.巨型機(jī)

B.中型機(jī)

C.小型機(jī)

D.微型機(jī)2.

(2000)10化成十六進(jìn)制數(shù)是____B__。A.(7CD)16

B.(7D0)16

C.(7E0)16

D.(7F0)163.

下列數(shù)中最大的數(shù)是___A___。A.(10011001)2

B.(227)8

C.(98)16

D.(152)10

4.

____D__表示法主要用于表示浮點(diǎn)數(shù)中的階碼。A.

原碼

B.

補(bǔ)碼

C.

反碼

D.

移碼5.

在小型或微型計(jì)算機(jī)里,普遍采用的字符編碼是___D___。A.

BCD碼

B.

16進(jìn)制

C.

格雷碼

D.

ASCⅡ碼6.

下列有關(guān)運(yùn)算器的描述中,___D___是正確的。A.只做算術(shù)運(yùn)算,不做邏輯運(yùn)算

B.

只做加法

C.能暫時(shí)存放運(yùn)算結(jié)果

D.

既做算術(shù)運(yùn)算,又做邏輯運(yùn)算7.

EPROM是指__D____。A.

讀寫存儲(chǔ)器

B.

只讀存儲(chǔ)器

C.

可編程的只讀存儲(chǔ)器

D.

光擦除可編程的只讀存儲(chǔ)器8.

Intel80486是32位微處理器,Pentium是__D____位微處理器。A.16B.32C.48D.649.

設(shè)[X]補(bǔ)=1.x1x2x3x4,當(dāng)滿足___A___時(shí),X

>

-1/2成立。A.x1必須為1,x2x3x4至少有一個(gè)為1

B.x1必須為1,x2x3x4任意C.x1必須為0,x2x3x4至少有一個(gè)為1

D.x1必須為0,x2x3x4任意10.

CPU主要包括__B____。A.控制器

B.控制器、

運(yùn)算器、cache

C.運(yùn)算器和主存

D.控制器、ALU和主存11.

信息只用一條傳輸線

,且采用脈沖傳輸?shù)姆绞椒Q為__A____。A.串行傳輸

B.并行傳輸

C.并串行傳輸

D.分時(shí)傳輸12.

以下四種類型指令中,執(zhí)行時(shí)間最長的是__C____。A.

RR型

B.

RS型

C.

SS型

D.程序控制指令13.

下列___D___屬于應(yīng)用軟件。A.

操作系統(tǒng)

B.

編譯系統(tǒng)

C.

連接程序

D.文本處理14.

在主存和CPU之間增加cache存儲(chǔ)器的目的是__C____。A.

增加內(nèi)存容量

B.

提高內(nèi)存可靠性C.

解決CPU和主存之間的速度匹配問題

D.

增加內(nèi)存容量,同時(shí)加快存取速度15.

某單片機(jī)的系統(tǒng)程序,不允許用戶在執(zhí)行時(shí)改變,則可以選用__B____作為存儲(chǔ)芯片。A.

SRAM

B.

閃速存儲(chǔ)器

C.

cache

D.輔助存儲(chǔ)器16.

設(shè)變址寄存器為X,形式地址為D,(X)表示寄存器X的內(nèi)容,這種尋址方式的有效地址為__A____。A.

EA=(X)+D

B.

EA=(X)+(D)

C.EA=((X)+D)

D.

EA=((X)+(D))17.

在指令的地址字段中,直接指出操作數(shù)本身的尋址方式,稱為___C___。A.

隱含尋址

B.

立即尋址

C.

寄存器尋址

D.

直接尋址18.

下述I/O控制方式中,主要由程序?qū)崿F(xiàn)的是___D___。A.

PPU(外圍處理機(jī))方式

B.

中斷方式

C.

DMA方式

D.

通道方式19.

系統(tǒng)總線中地址線的功能是___C___。A.

用于選擇主存單元地址

B.

用于選擇進(jìn)行信息傳輸?shù)脑O(shè)備C.

用于選擇外存地址

D.

用于指定主存和I/O設(shè)備接口電路的地址20.

采用DMA方式傳送數(shù)據(jù)時(shí),每傳送一個(gè)數(shù)據(jù)要占用__B____的時(shí)間。A.

一個(gè)指令周期

B.

一個(gè)機(jī)器周期

C.

一個(gè)時(shí)鐘周期

D.

一個(gè)存儲(chǔ)周期二.

填空題

(每空1分

,共20分)1.

數(shù)控機(jī)床是計(jì)算機(jī)在A.______方面的應(yīng)用,郵局把信件自動(dòng)分揀是在計(jì)算機(jī)B.______方面的應(yīng)用。2.

漢字的A.______、B.______、C.______是計(jì)算機(jī)用于漢字輸入、內(nèi)部處理、輸出三種不同用途的編碼。3.

閃速存儲(chǔ)器特別適合于A.______微型計(jì)算機(jī)系統(tǒng),被譽(yù)為B.______而成為代替磁盤的一種理想工具。4.

主存儲(chǔ)器的性能指標(biāo)主要是A.______、B.______、存儲(chǔ)周期和存儲(chǔ)器帶寬。5.

條件轉(zhuǎn)移、無條件轉(zhuǎn)移、轉(zhuǎn)子程序、返主程序、中斷返回指令都屬于A.______類指令,這類指令在指令格式中所表示的地址不是B.______的地址,而是C.______的地址。6.

從操作數(shù)的物理位置來說,可將指令歸結(jié)為三種類型:存儲(chǔ)器-存儲(chǔ)器型,A.______,B.______。7.

運(yùn)算器的兩個(gè)主要功能是:A.______,B.______。8.

PCI總線采用A.______仲裁方式,每一個(gè)PCI設(shè)備都有獨(dú)立的總線請求和總線授權(quán)兩條信號線與B.______相連。9.

直接內(nèi)存訪問(DMA)方式中,DMA控制器從CPU完全接管對A.______的控制,數(shù)據(jù)交換不經(jīng)過CPU,而直接在內(nèi)存和B.______之間進(jìn)行。答案:1.

A.自動(dòng)控制

B.人工智能2.

A.輸入編碼(或輸入碼)

B.內(nèi)碼(或機(jī)內(nèi)碼)

C.字模碼3.

A.便攜式

B.固態(tài)盤4.

A.存儲(chǔ)容量

B.存取時(shí)間

5.

A.程序控制類

B.操作數(shù)

C.下一條指令6.

A.寄存器—寄存器型

B.寄存器—存儲(chǔ)器型

7.

A.算術(shù)運(yùn)算

B.邏輯運(yùn)算

8.

A.集中式

B.中央仲裁器9.

A.總線

B.I/O設(shè)備(或輸入輸出設(shè)備)試卷二:一.

選擇題(每空1分,共20分)1.

將有關(guān)數(shù)據(jù)加以分類、統(tǒng)計(jì)、分析,以取得有利用價(jià)值的信息,我們稱其為___C___。A.

數(shù)值計(jì)算

B.

輔助設(shè)計(jì)

C.

數(shù)據(jù)處理

D.

實(shí)時(shí)控制2.

目前的計(jì)算機(jī),從原理上講__C____。A.

指令以二進(jìn)制形式存放,數(shù)據(jù)以十進(jìn)制形式存放B.

指令以十進(jìn)制形式存放,數(shù)據(jù)以二進(jìn)制形式存放C.

指令和數(shù)據(jù)都以二進(jìn)制形式存放D.

指令和數(shù)據(jù)都以十進(jìn)制形式存放3.

根據(jù)國標(biāo)規(guī)定,每個(gè)漢字在計(jì)算機(jī)內(nèi)占用___B___存儲(chǔ)。A.一個(gè)字節(jié)

B.二個(gè)字節(jié)

C.三個(gè)字節(jié)

D.四個(gè)字節(jié)4.

下列數(shù)中最小的數(shù)為___A___。A.(101001)2

B.(52)8

C.(2B)16

D.(44)105.

存儲(chǔ)器是計(jì)算機(jī)系統(tǒng)的記憶設(shè)備,主要用于___D___。A.存放程序

B.存放軟件

C.存放微程序

D.存放程序和數(shù)據(jù)6.

設(shè)X=

—0.1011,則[X]補(bǔ)為___C___。A.1.1011

B.1.0100

C.1.0101

D.1.10017.

下列數(shù)中最大的數(shù)是__B____。A.(10010101)2

B.(227)8

C.(96)16

D.(143)108.

計(jì)算機(jī)問世至今,新型機(jī)器不斷推陳出新,不管怎樣更新,依然保有“存儲(chǔ)程序”的概念,最早提出這種概念的是__B____。A.巴貝奇

B.馮.

諾依曼

C.帕斯卡

D.貝爾9.

在CPU中,跟蹤后繼指令地指的寄存器是__B____。A.指令寄存器

B.程序計(jì)數(shù)器

C.地址寄存器

D.狀態(tài)條件寄存器10.

Pentium-3是一種__A____。

A.64位處理器

B.16位處理器

C.準(zhǔn)16位處理器

D.32位處理器11.

三種集中式總線控制中,__A____方式對電路故障最敏感。

A.鏈?zhǔn)讲樵?/p>

B.計(jì)數(shù)器定時(shí)查詢

C.獨(dú)立請求

12.

外存儲(chǔ)器與內(nèi)存儲(chǔ)器相比,外存儲(chǔ)器__B____。

A.速度快,容量大,成本高

B.速度慢,容量大,成本低

C.速度快,容量小,成本高

D.速度慢,容量大,成本高13.

一個(gè)256K×8的存儲(chǔ)器,其地址線和數(shù)據(jù)線總和為__C____。

A.16

B.18

C.26

D.2014.

堆棧尋址方式中,設(shè)A為累加器,SP為堆棧指示器,MSP為SP指示的棧頂單元。如果進(jìn)棧操作的動(dòng)作順序是(A)→MSP,(SP)-1→SP。那么出棧操作的動(dòng)作順序應(yīng)為__B____。

A.(MSP)→A,(SP)+1→SP

B.(SP)+1→SP,(MSP)→AC.(SP-1)→SP,(MSP)→A

D.(MSP)→A,

(SP)-1→SP15.

當(dāng)采用___A___對設(shè)備進(jìn)行編址情況下,不需要專門的I/O指令組。

A.統(tǒng)一編址法

B.單獨(dú)編址法

C.兩者都是

D.兩者都不是16.

下面有關(guān)“中斷”的敘述,__A____是不正確的。A.

一旦有中斷請求出現(xiàn),CPU立即停止當(dāng)前指令的執(zhí)行,轉(zhuǎn)而去受理中斷請求B.

CPU響應(yīng)中斷時(shí)暫停運(yùn)行當(dāng)前程序,自動(dòng)轉(zhuǎn)移到中斷服務(wù)程序C.

中斷方式一般適用于隨機(jī)出現(xiàn)的服務(wù)D.

為了保證中斷服務(wù)程序執(zhí)行完畢以后,能正確返回到被中斷的斷點(diǎn)繼續(xù)執(zhí)行程序,必須進(jìn)行現(xiàn)場保存操作17.下面敘述中,__B____是正確的。

A.總線一定要和接口相連

B.接口一定要和總線相連

C.通道可以替代接口

D.總線始終由CPU控制和管理18.在下述指令中,I為間接尋址,__C____指令包含的CPU周期數(shù)最多。

A.CLA

B.ADD

30

C.STA

I

31

D.JMP

2119.設(shè)寄存器位數(shù)為8位,機(jī)器數(shù)采用補(bǔ)碼形式(含一位符號位)。對應(yīng)于十進(jìn)制數(shù)-27,寄存器內(nèi)為___C___。A.27H

B.9BH

C.E5H

D.5AH20.某存儲(chǔ)器芯片的存儲(chǔ)容量為8K×12位,則它的地址線為_C___。

A.11

B.12

C.13

D.14二.

填空題(每空1分,共20分)1.

計(jì)算機(jī)軟件一般分為兩大類:一類叫A.______,另一類叫B.______。操作系統(tǒng)屬于

C.______

類。2.

一位十進(jìn)制數(shù),用BCD碼表示需A.______位二進(jìn)制碼

,用ASCII碼表示需B.______位二進(jìn)制碼。3.

主存儲(chǔ)器容量通常以KB表示,其中K=A.______;硬盤容量通常以GB表示,其中G=B.______。4.

RISC的中文含義是A.______,CISC的中文含義是B.______。5.

主存儲(chǔ)器的性能指標(biāo)主要是存儲(chǔ)容量、A.______、B.______和C.______。6.

由于存儲(chǔ)器芯片的容量有限,所以往往需要在A.______和B.______兩方面進(jìn)行擴(kuò)充才能滿足實(shí)際需求。7.

指令尋址的基本方式有兩種,A.______方式和B.______方式。8.

存儲(chǔ)器和CPU連接時(shí),要完成A.______的連接;B.______的連接和C.______的連接,方能正常工作。9.

操作控制器的功能是根據(jù)指令操作碼和A.______,產(chǎn)生各種操作控制信號,從而完成B.______和執(zhí)行指令的控制。答案:1.

A.系統(tǒng)軟件

B.應(yīng)用軟件

C.系統(tǒng)軟件2.

A.4

B.73.

A.210

B.2304.A.精簡指令系統(tǒng)計(jì)算機(jī)

B.復(fù)雜指令系統(tǒng)計(jì)算機(jī)5.A.存取時(shí)間

B.存儲(chǔ)周期

C.存儲(chǔ)器帶寬6.A.字向

B.位向7.A.順序?qū)ぶ贩绞?/p>

B.跳躍尋址方式8.A.地址線

B.數(shù)據(jù)線

C.控制線9.A.時(shí)序信號

B.取指令??粕谀┰嚲砣?

選擇題(每小題1分,共20分)1.

完整的計(jì)算機(jī)系統(tǒng)應(yīng)包括___D___。A.

運(yùn)算器、存儲(chǔ)器、控制器B.

外部設(shè)備和主機(jī)C.

主機(jī)和實(shí)用程序D.

配套的硬件設(shè)備和軟件系統(tǒng)2.

下列數(shù)中最小的數(shù)為__C____。A.

(101001)2

B.

(52)8C.

(101001)BCD

D.

(233)163.

設(shè)X=-0.1011,則〔X〕補(bǔ)為___C___。A.

1.1011

B.

1.0100C.

1.0101

D.

1.10014.

機(jī)器數(shù)__BC____中,零的表示形式是唯一的。A.

原碼

B.

補(bǔ)碼C.

移碼

D.

反碼5.

在計(jì)算機(jī)中,普遍采用的字符編碼是___D___。A.

BCD碼

B.

16進(jìn)制C.

格雷碼

D.

ASCⅡ碼6.

運(yùn)算器的主要功能是進(jìn)行___C___。A.

邏輯運(yùn)算

B.

算術(shù)運(yùn)算C.

邏輯運(yùn)算和算術(shù)運(yùn)算

D.

只作加法7.

存儲(chǔ)器是計(jì)算機(jī)系統(tǒng)中的記憶設(shè)備,它主要用來__C____。A.

存放數(shù)據(jù)

B.

存放程序C.

存放數(shù)據(jù)和程序

D.

存放微程序8.

某計(jì)算機(jī)的字長16位,它的存儲(chǔ)容量是64KB,若按字編址,那么它的尋址范圍是___B___。A.

64K

B.32KC.

64KB

D.

32KB9.

用32位字長(其中1位符號位)表示定點(diǎn)小數(shù)時(shí),所能表示的數(shù)值范圍是__B____。A.

0≤│N|≤1-2-32

B.

0≤│N|≤1-2-31C.

0≤│N|≤1-2-30

D.

0≤│N|≤1-2-2910.

用于對某個(gè)寄存器中操作數(shù)的尋址方式稱為___C___尋址。A.

直接

B.

間接C.

寄存器直接

D.

寄存器間接11.

程序控制類指令的功能是__D____。

A.

進(jìn)行算術(shù)運(yùn)算和邏輯運(yùn)算

B.

進(jìn)行主存和CPU之間的數(shù)據(jù)傳送C.

進(jìn)行CPU和I/O設(shè)備之間的數(shù)據(jù)傳送D.

改變程序執(zhí)行的順序12.

中央處理器(CPU)是指___C___。

A.

運(yùn)算器

B.

控制器

C.

運(yùn)算器、控制器和cache

D.

運(yùn)算器、控制器和主存儲(chǔ)器13.

計(jì)算機(jī)使用總線結(jié)構(gòu)的主要優(yōu)點(diǎn)是便于實(shí)現(xiàn)積木化,同時(shí)__C____。

A.

減少了信息傳輸量

B.

提高了信息傳輸?shù)乃俣菴.

減少了信息傳輸線的條數(shù)14.

在集中式總線仲裁中,__A____方式對電路故障最敏感。A.

鏈?zhǔn)讲樵?/p>

B.

計(jì)數(shù)器定時(shí)查詢C.

獨(dú)立請求

15.

在微型機(jī)系統(tǒng)中,外圍設(shè)備通過__A____與主板的系統(tǒng)總線相連接。A.

適配器

B.

設(shè)備控制器C.

計(jì)數(shù)器

D.

寄存器16.

3.5英寸軟盤記錄方式采用__C____。A.

單面雙密度

B.

雙面雙密度C.

雙面高密度

D.

雙面單密度17.

為了便于實(shí)現(xiàn)多級中斷,保存現(xiàn)場信息最有效的方式是采用__B____。A.

通用寄存器

B.

堆棧C.

存儲(chǔ)器

D.

外存18.

周期挪用方式多用于___A___方式的輸入輸出中。A.

DMA

B.

中斷C.

程序傳送

D.

通道19.

MO型光盤和PC型光盤都是___C___型光盤。A.

只讀

B.

一次

C.

重寫20.

并行I/O標(biāo)準(zhǔn)接口SCSI中,一個(gè)主適配器可以連接__B____臺具有SCSI接口的設(shè)備。A.

6

B.

7~15

C.

8

D.

10二.

填空題(每小題1分,共20分)1.

存儲(chǔ)A.______并按B.______順序執(zhí)行,這是馮?諾依曼型計(jì)算機(jī)的工作原理。2.

計(jì)算機(jī)的A.______是計(jì)算機(jī)B.______結(jié)構(gòu)的重要組成部分,也是計(jì)算機(jī)不同于一般電子設(shè)備的本質(zhì)所在。3.

一個(gè)定點(diǎn)數(shù)由A.______和B.______兩部分組成。4.

CPU能直接訪問A.______和B.______,但不能直接訪問磁盤和光盤。5.

指令格式是指令用A.______表示的結(jié)構(gòu)形式,通常格式中由操作碼字段和B.______字段組成。6.

主存儲(chǔ)器的性能指標(biāo)主要是存儲(chǔ)容量、存取時(shí)間、A.______和B.______。7.

RISC機(jī)器一定是A._______CPU,但后者不一定是RISC機(jī)器,奔騰機(jī)屬于B.______機(jī)器。8.

計(jì)算機(jī)系統(tǒng)中,根據(jù)應(yīng)用條件和硬件資源不同,數(shù)據(jù)傳輸方式可采用:A.______傳送、B.______傳送和C.______傳送。9.

軟磁盤和硬磁盤的A.______記錄方式基本相同,但在B.______和C.______上存在較大差別。答案:1.

A.程序

B.地址

2.

A.軟件

B.系統(tǒng)3.

A.符號位

B.數(shù)值域4.

A.cache

B.主存5.

A.二進(jìn)制代碼

B.地址碼6.

A.存儲(chǔ)周期

B.存儲(chǔ)器帶寬7.

A.流水

B.CISC8.

A.并行

B.串行

C.復(fù)用9.

A.存儲(chǔ)原理

B.結(jié)構(gòu)

C.性能??粕谀┰嚲硭囊?

選擇題(每小題1分,共20分)1.

1946年研制成功的第一臺電子數(shù)字計(jì)算機(jī)稱為__B____,1949年研制成功的第一臺程序內(nèi)存的計(jì)算機(jī)稱為______。A.EDVAC

,MARKI

B.ENIAC

,

EDSAC

C.ENIAC

,

MARKI

D.ENIAC

,

UNIVACI2.

至今為止,計(jì)算機(jī)中的所有信息仍以二進(jìn)制方式表示的理由是___C___。A.節(jié)約元件

B.運(yùn)算速度快

C.物理器件性能決定

D.信息處理方便3.

(2000)10化成十六進(jìn)制數(shù)是___B___。A.(7CD)16

B.(7D0)16

C.(7E0)16

D.(7F0)164.

下列數(shù)中最大的數(shù)是___B___。A.(10010101)2

B.(227)8

C。(96)16

D.(143)55.

運(yùn)算器雖有許多部件組成,但核心部分是__B____。A.?dāng)?shù)據(jù)總線

B.算術(shù)邏輯運(yùn)算單元

C.多路開關(guān)

D.累加寄存器6.

根據(jù)標(biāo)準(zhǔn)規(guī)定,每個(gè)漢字在計(jì)算機(jī)內(nèi)占用__B____存儲(chǔ)。A.一個(gè)字節(jié)

B.二個(gè)字節(jié)

C.三個(gè)字節(jié)

D.四個(gè)字節(jié)7.

存儲(chǔ)單元是指__A____。A.存放一個(gè)機(jī)器字的所有存儲(chǔ)元

B.存放一個(gè)二進(jìn)制信息位的存儲(chǔ)元C.存放一個(gè)字節(jié)的所有存儲(chǔ)元的集合

D.存放兩個(gè)字節(jié)的所有存儲(chǔ)元的集合8.

機(jī)器字長32位,其存儲(chǔ)容量為4MB,若按字編址,它的尋址范圍是___A___。A.

1M

B.

1MB

C.

4M

D.

4MB9.

某一SRAM芯片,其容量為512×8位,考慮電源端和接地端,該芯片引出線的最小數(shù)目應(yīng)為__D____。A.23

B.25

C.50

D.1910.

寄存器間接尋址方式中,操作數(shù)處在___D___。A.通用寄存器

B.程序計(jì)數(shù)器

C.堆棧

D.主存單元11.

描述匯編語言特性的概念中,有錯(cuò)誤的句子是__C____。A.

對程序員的訓(xùn)練要求來說,需要硬件知識

B.

匯編語言對機(jī)器的依賴性高C.

用匯編語言編制程序的難度比高級語言小

D.

匯編語言編寫的程序執(zhí)行速度比高級語言快12.

在CPU中跟蹤指令后繼地址的寄存器是___B___。A.主存地址寄存器

B.程序計(jì)數(shù)器

C.指令寄存器

D.狀態(tài)條件寄存器13.

下面描述RISC機(jī)器基本概念中,正確的表述是__B____A.RISC機(jī)器不一定是流水CPU

B.RISC機(jī)器一定是流水CPUC.RISC機(jī)器有復(fù)雜的指令系統(tǒng)

D.其CPU配備很少的通用寄存器14.

多總線結(jié)構(gòu)的計(jì)算機(jī)系統(tǒng),采用___A___方法,對提高系統(tǒng)的吞吐率最有效。A.多端口存儲(chǔ)器

B.提高主存速度

C.交叉編址多模塊存儲(chǔ)器

D.cache15.

以下四種類型指令中,執(zhí)行時(shí)間最長的是__C____。A.RR型指令

B.RS型指令

C.SS型指令

D.程序控制指令16.

信息只用一條傳輸線,且采用脈沖傳送的方式稱為__A____。A.串行傳送

B.并行傳送

C.并串型傳送

D.分時(shí)傳送17.

描述PCI總線中基本概念不正確的是___D___。A.

PCI總線是一個(gè)與處理器無關(guān)的高速外圍總線B.

PCI總線的基本傳輸機(jī)制是猝發(fā)式傳輸C.

PCI設(shè)備不一定是主設(shè)備D.

系統(tǒng)中只允許有一條PCI總線18.

帶有處理器的設(shè)備一般稱為__A____設(shè)備。A.

智能化

B.

交互式

C.

遠(yuǎn)程通信

D.

過程控制19.

發(fā)生中斷請求的可能條件是__BCD____。A.

一條指令執(zhí)行結(jié)束

B.

一次I/O操作開始

C.

機(jī)器內(nèi)部發(fā)生故障

D.

一次DMA操作開始20.

采用DMA方式傳送數(shù)據(jù)時(shí),每傳送一個(gè)數(shù)據(jù)就要用一個(gè)___A___時(shí)間。A.

指令周期

B.

機(jī)器周期

C.

存儲(chǔ)周期

D.

總線周期二.填空題(每空1分,共20分)

1.

目前的CPU包括A.______、B.______和cache.2.

漢字的A.______、B.______、C.______是計(jì)算機(jī)用于漢字輸入、內(nèi)部處理、輸出三種不同用途的編碼。3.

存儲(chǔ)器的技術(shù)指標(biāo)有存儲(chǔ)容量、存取時(shí)間、A.______和B.______。

4.

雙端口存儲(chǔ)器和多模塊交叉存儲(chǔ)器屬于A.______存儲(chǔ)器結(jié)構(gòu)。前者采用B.______技術(shù),后者采用C.______技術(shù)。5.

堆棧是一種特殊的數(shù)據(jù)尋址方式,它采用A.______原理。按結(jié)構(gòu)不同,分為B.______堆棧和C.______堆棧。6.

多媒體CPU是帶有A.______技術(shù)的處理器。它是一種B.______技術(shù),特別適合于圖像數(shù)據(jù)處理。7.

按照總線仲裁電路的位置不同,可分為A.______仲裁和B.______仲裁。8.

DMA控制器訪采用以下三種方法:A.______、B.______、C.______。答案:1.

A.控制器

B.運(yùn)算器

2.

A.輸入編碼

B.

內(nèi)碼

C.字模碼3.

A.存儲(chǔ)周期

B.

存儲(chǔ)器帶寬4.

A.并行

B.空間并行

C.

時(shí)間并行5.

A.先進(jìn)后出

B.寄存器

C.存儲(chǔ)器6.

A.MMX

B.多媒體擴(kuò)展結(jié)構(gòu)7.

A.集中式

B.分布式8.

A.停止CPU訪問

B.周期挪用

C.

DMA和CPU交替訪內(nèi)??粕谀┰嚲砦逡唬x擇題(每小題1分,共20分)1.

對計(jì)算機(jī)的產(chǎn)生有重要影響的是__B____。A.牛頓

維納

圖靈

B.萊布尼茲

布爾

圖靈C.巴貝奇

維納

麥克斯韋

D.萊布尼茲

布爾

克雷2.

定點(diǎn)16位字長的字,采用2的補(bǔ)碼形式表示時(shí),一個(gè)字所能表示的整數(shù)范圍是__A____。A.-215

─215-1

B.-215-1─215-1

C.-215+1─215

D.-215─2153.

下列數(shù)中最小的數(shù)是___A___。A.(101001)2

B.(52)8

C.(2B)16

D.(44)104.

已知X<0且[X]原

=

X0.X1X2…Xn,則[X]補(bǔ)可通過__C____求得。A.各位求反,末位加1

B.求補(bǔ)

C.除X0外各位求反末位加1

D.[X]反-15.

運(yùn)算器雖有許多部件組成,但核心部件是__B____。A.?dāng)?shù)據(jù)總線

B.算術(shù)邏輯運(yùn)算單元

C.多路開關(guān)

D.累加寄存器6.

EPROM是指___D___。A.讀寫存儲(chǔ)器

B.只讀存儲(chǔ)器

C.可編程的只讀存儲(chǔ)起器

D.光擦除可編程的只讀存儲(chǔ)器

7.

某計(jì)算機(jī)字長32位,其存儲(chǔ)容量為4MB,若按半字編址,它的尋址范圍是__C____。A.0

4MB

B.0

2MB

C.0

2M

D.0

1M8.

雙端口存儲(chǔ)器所以能高速進(jìn)行讀寫,是因?yàn)椴捎胈__B___。A.高速芯片

B.兩套相互獨(dú)立的讀寫電路

C.流水技術(shù)

D.新型器件9.

單地址指令中為了完成兩個(gè)數(shù)的算術(shù)運(yùn)算,除地址碼指明的一個(gè)操作數(shù)外,另一個(gè)數(shù)常需采用__C____。A.堆棧尋址方式

B.立即尋址方式

C.隱含尋址方式

D.間接尋址方式10.

指令周期是指___C___。A.CPU從主存取出一條指令的時(shí)間

B.CPU執(zhí)行一條指令的時(shí)間

C.CPU從主存取出一條指令加上執(zhí)行這條指令的時(shí)間

D.時(shí)鐘周期時(shí)間11.

同步控制是___C___。A.只適用于CPU控制的方式

B.只適用于外圍設(shè)備控制的方式C.由統(tǒng)一時(shí)序信號控制的方式

D.所有指令控制時(shí)間都相同的方式

12.

從信息流的傳送效率來看,__B____工作效率最低。A.三總線系統(tǒng)

B.單總線系統(tǒng)

C.雙總線系統(tǒng)

D.多總線系統(tǒng)13.

一個(gè)256K×8的DRAM芯片,其地址線和數(shù)據(jù)線總和為

CA.16

B.18

C.26

D.3014.

算術(shù)右移指令執(zhí)行的操作是___B___。A.符號位填0,并順次右移1位,最低位移至進(jìn)位標(biāo)志位B.符號位不變,并順次右移1位,最低位移至進(jìn)位標(biāo)志位C.進(jìn)位標(biāo)志位移至符號位,順次右移1位,最低位移至進(jìn)位標(biāo)志位D.符號位填1,并順次右移1位,最低位移至進(jìn)位標(biāo)志位15.

微程序控制器中,機(jī)器指令與微指令的關(guān)系是__A____。A.每一條機(jī)器指令由一段微指令編成的微程序來解釋執(zhí)行B.每一條機(jī)器指令由一條微指令來執(zhí)行C.一段機(jī)器指令組成的程序可由一條微指令來執(zhí)行D.一條微指令由若干條機(jī)器指令組成16.

以下描述中基本概念不正確的是__B____。A.PCI總線是層次總線B.PCI總線采用異步時(shí)序協(xié)議和分布式仲裁策略C.Futurebus+總線能支持64位地址D.Futurebus+總線適合于高成本的較大規(guī)模計(jì)算機(jī)系統(tǒng)17.

計(jì)算機(jī)的外圍設(shè)備是指__D____。A.輸入/輸出設(shè)備

B.外存儲(chǔ)器

C.遠(yuǎn)程通信設(shè)備

D.除了CPU和內(nèi)存以外的其它設(shè)備18.

CRT的顏色數(shù)為256色,則刷新存儲(chǔ)器每個(gè)單元的字長是___C___。A.256位

B.16位

C.8位

D.7位19.

通道對CPU的請求形式是___B___。A.自陷

B.中斷

C.通道命令

D.跳轉(zhuǎn)指令20.

中斷向量地址是__C____。A.子程序入口地址

B.中斷服務(wù)例行程序入口地址C.中斷服務(wù)例行程序入口地址的指示器

D.中斷返回地址二.填空題(每空1分,共20分)1.

按IEEE754標(biāo)準(zhǔn),一個(gè)浮點(diǎn)數(shù)由A.______、B.______、C.______三個(gè)域組成。2.

閃速存儲(chǔ)器能提供高性能、低功耗、高可靠性以及A.______能力,因此作為B.______用于便攜式電腦中。3.

尋址方式按操作數(shù)的物理位置不同,多使用A.______型和B.______型,前者比后者執(zhí)行速度快。4.

堆棧是一種特殊的A.______尋址方式,它采用B.______原理。按構(gòu)造不同,分為寄存器堆棧和C.______堆棧。5.

當(dāng)今的CPU芯片除了包括定點(diǎn)運(yùn)算器和控制器外,還包括A.______、B.______、運(yùn)算器和C.______管理等部件。6.

奔騰CPU中L2級cache的內(nèi)容是A.______的子集,而B.______內(nèi)容又是L2級cache的子集。7.

為了解決多個(gè)A.______同時(shí)競爭總線B.______,必須具有C.______部件。8.

并行I/O接口A.______和串行I/O接口B.______是兩個(gè)目前最具權(quán)威性和發(fā)展前景的標(biāo)準(zhǔn)接口。答案:1.

A.符號位

B.階碼

C.尾數(shù)2.

A.瞬時(shí)啟動(dòng)

B.固態(tài)盤3.

A.RR

B.RS4.

A.數(shù)據(jù)

B.先進(jìn)后出

C.存儲(chǔ)器5.

A.cache

B.浮點(diǎn)

C.存儲(chǔ)6.

A.主存

B.L1級cache7.

A.主設(shè)備

B.控制權(quán)

C.總線仲裁8.

A.SCSI

B.IEEE1394??粕谀┰嚲砹唬x擇題(每小題1分,共20分)1.

我國在___D___年研制成功了第一臺電子數(shù)字計(jì)算機(jī),第一臺晶體管數(shù)字計(jì)算機(jī)于______年完成。A.

1946,1958

B.

1950,1968C.

1958,1961

D.

1959,19652.

目前大多數(shù)集成電路生產(chǎn)中,所采用的基本材料為___A___。

A.

單晶硅

B.

非晶硅

C.

銻化鉬

D.

硫化鎘3.

下列數(shù)中最大的數(shù)是___A___。

A.

(100110001)2

B.

(227)8

C.

(98)16

D.

(152)104.

___D___表示法主要用于表示浮點(diǎn)數(shù)中的階碼。

A.

原碼

B.

補(bǔ)碼

C.

反碼

D.

移碼5.

用32位字長(其中1位符號位)表示定點(diǎn)小數(shù)時(shí),所能表示的數(shù)值范圍是___B___。A.

0≤│N|≤1-2-32

B.

0≤│N|≤1-2-31C.

0≤│N|≤1-2-30

D.

0≤│N|≤1-2-296.

定點(diǎn)運(yùn)算器用來進(jìn)行___B___。

A.

十進(jìn)制數(shù)加法運(yùn)算

B.

定點(diǎn)數(shù)運(yùn)算

C.

浮點(diǎn)數(shù)運(yùn)算

D.

即進(jìn)行定點(diǎn)數(shù)運(yùn)算也進(jìn)行浮點(diǎn)數(shù)運(yùn)算

7.

某SRAM芯片,其存儲(chǔ)容量為64K×16位,該芯片的地址線和數(shù)據(jù)線數(shù)目為__D__。

A.

64,16

B.

16,64

C.

64,8

D.

16,168.

閃速存儲(chǔ)器稱為___B___。

A.

光盤

B.

固態(tài)盤

C.

硬盤

D.

軟盤9.

二地址指令中,操作數(shù)的物理位置不可能安排在__A____。

A.

棧頂和次棧頂

B.

兩個(gè)主存單元

C.

一個(gè)主存和一個(gè)寄存器

D.

兩個(gè)寄存器10.

堆棧尋址方式中,設(shè)A為累加寄存器,SP為堆棧指示器,Msp為SP

B指示器的棧頂單元,如果操作的動(dòng)作是:(A)→Msp,(SP)-1→SP,那么出棧操作的動(dòng)作為:

A.

(Msp)→A,(SP)+1→SP

B.

(SP)+1→SP,(Msp)→A

C.

(SP)-1→SP,(Msp)→A

D.

(Msp)→A,(SP)-1→SP11.

中央處理器(CPU)是包含____C__。

A.

運(yùn)算器

B.

控制器

C.

運(yùn)算器.

控制器和cache

D.

運(yùn)算器、控制器和主存儲(chǔ)器12.

指令寄存器的作用是___B___。

A.

保存當(dāng)前指令的地址

B.

保存當(dāng)前正在執(zhí)行的指令

C.

保存下一條指令

D.

保存上一條指令13.

下面描述的RISC機(jī)器基本概念中正確的表達(dá)是__B____。

A.

RISC機(jī)器不一定是流水CPU

B.

RISC機(jī)器一定是流水CPU

C.

RISC機(jī)器有復(fù)雜的指令系統(tǒng)

D.

CPU配備很少的通用寄存器14.

在__A____的微型計(jì)算機(jī)中,外設(shè)可以和主存儲(chǔ)器單元統(tǒng)一編址,因此可以不使用I/O指令。

A.

單總線

B.

雙總線

C.

三總線

D.

多總線15.

描述當(dāng)代流行總線結(jié)構(gòu)中基本概念不正確的句子是__C____。

A.

當(dāng)代流行總線結(jié)構(gòu)是標(biāo)準(zhǔn)總線

B.

當(dāng)代總線結(jié)構(gòu)中,CPU和它私有的cache一起作為一個(gè)模塊與總線相連

C.

系統(tǒng)中只允許有一個(gè)這樣的模塊

D.

PCI總線體系中有三種橋,它們都是PCI

設(shè)備

16.

磁盤驅(qū)動(dòng)器向盤片磁層記錄時(shí)采用___B___方式寫入。

A.

并行

B.

串行

C.

并—串行

D.

串—并行

17.

一臺計(jì)算機(jī)對n個(gè)數(shù)據(jù)源進(jìn)行分時(shí)采集,送入主存,然后分時(shí)處理。采集數(shù)據(jù)

時(shí)最好方案是使用__D____。

A.

堆棧緩沖區(qū)

B.

一個(gè)指針的緩沖區(qū)

C.

兩個(gè)指針的單緩沖區(qū)

D.

n個(gè)指針的n個(gè)緩沖區(qū)

18.

為了便于實(shí)現(xiàn)多級中斷,保存現(xiàn)場信息最有效的方法是采用___B___。

A.

通用寄存器

B.

堆棧

C.

存儲(chǔ)器

D.

外存

19.

下述I/O控制方式中,_B____主要由程序?qū)崿F(xiàn)。

A.

PPU(外圍處理機(jī))

B.

中斷方式

C.

DMA

方式

D.

通道方式

20.

在下述指令中,___C___指令包含的周期數(shù)最多。

A.

RR型

B.

RS型

C.

SS型

D.

零地址指令二.填空題(每空1分,共20分)1.

計(jì)算機(jī)軟件一般分為兩大類:一類叫A.______,另一類叫B.______。操作系統(tǒng)屬于C.______類。2.

一位十進(jìn)制數(shù),用BCD碼表示需要A.______位二進(jìn)制碼,用ASCⅡ碼表示需要B.______位二進(jìn)制碼。3.

虛擬存儲(chǔ)器指的是A.______層次,它給用戶提供了一個(gè)比實(shí)際B.______空間大的多C.______空間。4.

不同機(jī)器有不同的A.______,RISC指令系統(tǒng)是B.______指令系統(tǒng)的改進(jìn)。5.

流水CPU中的主要問題是A.______相關(guān)、B.______相關(guān)和C.______相關(guān),為此需要采用相應(yīng)的技術(shù)對策,才能保證流水暢通而不斷流。6.

總線同步定時(shí)協(xié)議中,事件出現(xiàn)在總線的時(shí)刻由A.______信號確定,總線周期的長度是B.______的。7.

不同的CRT顯示標(biāo)準(zhǔn)所支持的最大A.______和B.______數(shù)目是不同的。8.

數(shù)組多路通道允許A.______個(gè)設(shè)備進(jìn)行B.______型操作,數(shù)據(jù)傳送單位是C.______。答案:1.

系統(tǒng)軟件

應(yīng)用軟件

系統(tǒng)軟件2.

4

7

3.

主存---外存

主存

虛擬地址4.

指令系統(tǒng)

CISC5.

資源

數(shù)據(jù)

控制

6.

總線時(shí)鐘

固定7.

分辨率

顏色8.

1(單)

傳輸

數(shù)據(jù)塊??粕谀┰嚲砥咭唬x擇題(每小題1分,共20分)1.

目前的計(jì)算機(jī)中,代碼形式是__C____。A.指令以二進(jìn)制形式存放,數(shù)據(jù)以十進(jìn)制形式存放B.指令以十進(jìn)制形式存放,數(shù)據(jù)以二進(jìn)制形式存放C.指令和數(shù)據(jù)都以二進(jìn)制形式存放

D.指令和數(shù)據(jù)都以十進(jìn)制形式存放2.

完整的計(jì)算機(jī)系統(tǒng)應(yīng)包括__D____。A.運(yùn)算器

存儲(chǔ)器

控制器

B.外部設(shè)備和主機(jī)C.主機(jī)和應(yīng)用程序

D.配套的硬件設(shè)備和軟件系統(tǒng)3.

下列數(shù)中最大的是___B___。A.(10010101)2

B.(227)8

C.(96)16

D.(143)104.

設(shè)寄存器位數(shù)為8位,機(jī)器數(shù)采用補(bǔ)碼形式(一位符號位),對應(yīng)于十進(jìn)制數(shù)-27,寄存器內(nèi)為___C___。A.(27)16

B.(9B)16

C.(E5)16

D.(5A)165.

計(jì)算機(jī)的存儲(chǔ)器系統(tǒng)是指___D___。A.RAM存儲(chǔ)器

B.ROM存儲(chǔ)器

C.主存儲(chǔ)器

D.主存儲(chǔ)器和外存儲(chǔ)器6.

算術(shù)/邏輯運(yùn)算單元74181ALU可完成___C___。A.16種算術(shù)運(yùn)算功能

B.16種邏輯運(yùn)算功能

C.16種算術(shù)運(yùn)算功能和16種邏輯運(yùn)算功能

D.4位乘法運(yùn)算功能和除法運(yùn)算功能7.

某機(jī)字長32位,存儲(chǔ)容量1MB,若按字編址,它的尋址范圍是__C____。A.

1MB

B.

512KB

C.

256K

D.

256KB8.

常用的虛擬存儲(chǔ)系統(tǒng)由___A___兩級存儲(chǔ)器組成。A.主存—輔存

B.快存—主存

C.快存—輔存

D.通用寄存器—主存9.

變址尋址方式中,操作數(shù)的有效地址等于___C___。A.基值寄存器內(nèi)容加上形式地址

B.堆棧指示器內(nèi)容加上形式地址C.變址寄存器內(nèi)容加上形式地址

D.程序計(jì)數(shù)器內(nèi)容加上形式地址10.

在虛擬存儲(chǔ)器中,當(dāng)程序正在執(zhí)行時(shí),由___D___完成地址映射。A.程序員

B.編譯器

C.裝入程序

D.操作系統(tǒng)11.

由于CPU內(nèi)部的操作速度較快,而CPU訪問一次主存所花的時(shí)間較長,因此機(jī)器周期通常用__A____來規(guī)定。A.主存中讀取一個(gè)指令字的最短時(shí)間

B.主存中讀取一個(gè)數(shù)據(jù)字的最長時(shí)間C.主存中寫入一個(gè)數(shù)據(jù)字的平均時(shí)間

D.主存中取一個(gè)數(shù)據(jù)字的平均時(shí)間12.

異步控制常用于___A___作為其主要控制方式。A.在單總線結(jié)構(gòu)計(jì)算機(jī)中訪問主存與外圍設(shè)備時(shí)

B.微型機(jī)的CPU控制中C.組合邏輯控制的CPU中

D.微程序控制器中13.

描述流水CPU基本概念中,正確表述的句子是__D____。

A.

流水CPU是以空間并行性為原理構(gòu)造的處理器

B.

流水CPU一定是RISC機(jī)器

C.

流水CPU一定是多媒體CPU

D.

流水CPU是一種非常經(jīng)濟(jì)而實(shí)用的時(shí)間并行技術(shù)14.

多總線結(jié)構(gòu)的計(jì)算機(jī)系統(tǒng)采用___A___方法,對提高系統(tǒng)的吞吐率最有效。A.多端口存儲(chǔ)器

B.提高主存的速度

C.交叉編址多模存儲(chǔ)器

D.高速緩沖存儲(chǔ)器15.

描述PCI總線中基本概念正確的句子是___B___。A.

PCI總線是一個(gè)與處理器有關(guān)的高速外圍總線B.

PCI總線的基本傳輸機(jī)制是猝發(fā)式傳輸C.

PCI設(shè)備不是主設(shè)備D.

系統(tǒng)中只允許有一條PCI總線16.

當(dāng)采用___A___對設(shè)備進(jìn)行編址情況下,不需要專門的I/O指令組。A.統(tǒng)一編址法

B.單獨(dú)編址法

C.兩者都是

D.兩者都不是17.

CRT的分辨率為1024×1024像素,像素顏色數(shù)為256,則刷新存儲(chǔ)器的容量是___B___。A.512KB

B.1MB

C.256KB

D.2MB18.

一張3.5英寸軟盤的存儲(chǔ)容量為____A__,每個(gè)扇區(qū)存儲(chǔ)的固定數(shù)據(jù)是______。A.1.44MB

512B

B.1MB

1024B

C.2MB

256B

D.1.44MB

512KB19.

下面敘述的概念中___B___是正確的。A.總線一定要和接口相連

B.接口一定要和總線相連C.通道可以代替接口

D.總線始終由CPU控制和管理20.

IEEE1394的高速特性適合于新型高速硬盤和多媒體數(shù)據(jù)傳輸,它的數(shù)據(jù)傳輸率可以是__ABC____。A.100兆位/秒

B.200兆位/秒

C.400兆位/秒

D.300兆位/秒二.填空題(每空1分,共20分)1.

2000年,超級計(jì)算機(jī)最高浮點(diǎn)運(yùn)算速度達(dá)到每秒A.______次,我國的B.______號計(jì)算機(jī)的運(yùn)算速度達(dá)到3840億次,使我國成為C.______之后第三個(gè)擁有高速計(jì)算機(jī)的國家。2.

存儲(chǔ)A.______并按B.______順序執(zhí)行,這是馮?諾依曼型計(jì)算機(jī)的工作原理。3.

移碼表示法主要用于表示浮點(diǎn)數(shù)的A.______碼,以利于比較兩個(gè)B.______數(shù)的大小和進(jìn)行C.______操作。4.

廣泛使用的A.______和B.______都是半導(dǎo)體隨機(jī)讀寫存儲(chǔ)器,它們共同的缺點(diǎn)是C.______。5.

多個(gè)用戶共享主存時(shí),系統(tǒng)應(yīng)提供A.______。通常采用的方法是B.______保護(hù)和C.______保護(hù),并用硬件來實(shí)現(xiàn)。6.

形成指令尋址的方式,稱為指令尋址方式,有順序?qū)ぶ泛虯.______尋址兩種,使用B.______來跟蹤。7.

多媒體CPU是帶有A.______技術(shù)的處理器,它是一種多媒體擴(kuò)展結(jié)構(gòu)技術(shù),特別適合于B.______處理。8.

字節(jié)多路通道可允許多個(gè)設(shè)備進(jìn)行A.______型操作,數(shù)據(jù)傳送單位是B.______。答案:1.

A.1萬億

B.神威

C.美國、日本2.

A.程序

B.地址3.

A.階碼

B.指

C.對階4.

A.SRAM

B.DRAM

C.斷電后不能保存信息5.

A.存儲(chǔ)保護(hù)

B.存儲(chǔ)區(qū)域

C.訪問方式6.

A.跳躍

B.程序計(jì)數(shù)器7.

A.MMX

B.圖像數(shù)據(jù)8.

A.傳輸

B.字節(jié)

??粕谀┰嚲戆艘唬?/p>

選擇題(每題1分,共20分)1.

我國在___D___

年研制成功了第一臺電子數(shù)字計(jì)算機(jī),第一臺晶體管數(shù)字計(jì)算機(jī)于______

年完成。

A.1946

1958

B.1950

1968

C.1958

1961

D.1959

19652.

Pentium微型計(jì)算機(jī)中乘除法部件位于__A____

中。

A.CPU

B.接口

C.控制器

D.專用芯片3.

沒有外存儲(chǔ)器的計(jì)算機(jī)初始引導(dǎo)程序可以放在_B____

A.RAM

B.ROM

C.RAM和ROM

D.CPU4.

下列數(shù)中最小的數(shù)是___A___

。

A.(101001)2

B.(52)8

C.(2B)16

D.(44)105.

在機(jī)器數(shù)___BC___

中,零的表示形式是唯一的。

A.原碼

B.補(bǔ)碼

C.移碼

D.反碼6.

在定點(diǎn)二進(jìn)制運(yùn)算器中,減法運(yùn)算一般通過___D___

來實(shí)現(xiàn)。A.原碼運(yùn)算的二進(jìn)制減法器

B.補(bǔ)碼運(yùn)算的二進(jìn)制減法器C.補(bǔ)碼運(yùn)算的十進(jìn)制加法器

D.補(bǔ)碼運(yùn)算的二進(jìn)制加法器7.

下列有關(guān)運(yùn)算器的描述中___D___

是正確的。

A.只作算術(shù)運(yùn)算,不作邏輯運(yùn)算

B.只作加法C.能暫時(shí)存放運(yùn)算結(jié)果

D.以上答案都不對8.

某DRAM芯片,其存儲(chǔ)容量為512K×8位,該芯片的地址線和數(shù)據(jù)線數(shù)目為___D___

。

A.8,512

B.512,8

C.18,8

D。19,89.

相聯(lián)存儲(chǔ)器是按__C____

進(jìn)行尋址的存儲(chǔ)器。

A.地址指定方式

B.堆棧存取方式

C.內(nèi)容指定方式

D。地址指定與堆棧存取方式結(jié)合10.

指令系統(tǒng)中采用不同尋址方式的目的主要是___B___

。

A.實(shí)現(xiàn)存儲(chǔ)程序和程序控制

B.縮短指令長度,擴(kuò)大尋址空間,提高編程靈活性C.可以直接訪問外存

D.提供擴(kuò)展操作碼的可能并降低指令譯碼難度11.

堆棧尋址方式中,設(shè)A為累加寄存器,SP為堆棧指示器,Msp為SP

B指示器的棧頂單元,如果操作的動(dòng)作是:(A)→Msp,(SP)-1→SP,那么出棧操作的動(dòng)作為:A.(Msp)→A,(SP)+1→SP

B.(SP)+1→SP,(Msp)→AC.(SP)-1→SP,(Msp)→A

D.(Msp)→A,(SP)-1→SP12.

在CPU中跟蹤指令后繼地址的寄存器是__B____

A.主存地址寄存器

B.程序計(jì)數(shù)器

C.指令寄存器

D.狀態(tài)條件寄存器13.

描述多媒體CPU基本概念中正確表述的句子是__A____

。A.

多媒體CPU是帶有MMX技術(shù)的處理器

B.多媒體CPU是非流水線結(jié)構(gòu)C.MMX指令集是一種單指令流單數(shù)據(jù)流的串行處理指令D.多媒體CPU一定是

CISC機(jī)器14.

描述Futurebus+總線中基本概念正確的表述是___C___

。A.

Futurebus+總線是一個(gè)高性能的同步總線標(biāo)準(zhǔn)B.

基本上是一個(gè)同步數(shù)據(jù)定時(shí)協(xié)議C.

它是一個(gè)與結(jié)構(gòu)、處理器技術(shù)有關(guān)的開發(fā)標(biāo)準(zhǔn)D.

數(shù)據(jù)線的規(guī)模不能動(dòng)態(tài)可變15.

在___A___

的微型計(jì)算機(jī)系統(tǒng)中,外設(shè)可以和主存儲(chǔ)器單元統(tǒng)一編址,因此可以不用I/O指令。

A.單總線

B.雙總線

C.三總線

D.多總線16.

用于筆記本電腦的大容量存儲(chǔ)器是__CD____

。

A.軟磁盤

B.硬磁盤

C.固態(tài)盤

D.磁帶17.

具有自同步能力的記錄方式___C___

。

A.NRZ0

B.NRZ1

C.PM

D.MFM18.

__A____不是發(fā)生中斷請求的條件。

A.一條指令執(zhí)行結(jié)束

B.一次I/O操作結(jié)束C.機(jī)器內(nèi)部發(fā)生故障

D.一次DMA操作結(jié)束19.

采用DMA

方式傳送數(shù)據(jù)時(shí),每傳送一個(gè)數(shù)據(jù)就要用一個(gè)__C____

。

A.指令周期

B.?dāng)?shù)據(jù)周期

C.存儲(chǔ)周期

D.總線周期20.

并行I/O標(biāo)準(zhǔn)接口SCSI中,一塊主適配器可以連接___B___

臺具有SCSI接口的設(shè)備。

A.6

B.7~15

C.8

D.10二.

填空題(每空1分,共20分)1.

在計(jì)算機(jī)術(shù)語中,將A.______

和B.______

和在一起稱為CPU,而將CPU和C.______

合在一起稱為主機(jī)。2.

計(jì)算機(jī)軟件一般分為兩大類:一類叫A.______

,另一類叫B.______

。操作系統(tǒng)屬于C.______

類。3.

主存儲(chǔ)器容量通常以MB表示,其中M

=

A.______

,

B

=B.______;硬盤容量通常以GB表示,其中G

=C.

______

。4.

CPU能直接訪問A.______

和B.______

,但不能直接訪問磁盤和光盤。5.

指令字長度有A.______

、B.______

、C.______

三種形式。6.

計(jì)算機(jī)系統(tǒng)中,根據(jù)應(yīng)用條件和硬件資源不同,數(shù)據(jù)傳輸方式可采用A.______

傳送、B.______

傳送、C.______

傳送。7.

通道是一個(gè)特殊功能的A.______

,它有自己的B.______

專門負(fù)責(zé)數(shù)據(jù)輸入輸出的傳輸控制。8.

并行I/O接口A.______

和串行I/O接口B.______

是目前兩個(gè)最具有權(quán)威性的標(biāo)準(zhǔn)接口技術(shù)。答案:1.

A.運(yùn)算器

B.控制器

C.存儲(chǔ)器2.

A.系統(tǒng)程序

B.應(yīng)用程序

C.系統(tǒng)程序3.

A.220

B.8位(1個(gè)字節(jié))

C.2304.

A.cache

B.主存5.

A.單字長

B.半字長

C.雙字長6.

A.并行

B.串行

C.復(fù)用

7.

A.處理器

B.指令和程序8.

A.SCSI

B.IEEE1394??粕谀┰嚲砭乓唬?/p>

選擇題(每小題1分,共20分)

1.

至今為止,計(jì)算機(jī)中的所有信息以二進(jìn)制方式表示的理由是__C____。A

.節(jié)約元件

B.

運(yùn)算速度快

C.

物理器件性能決定

D.

信息處理方便

2.

某寄存器中的值有時(shí)是地址,因此只有計(jì)算機(jī)的___C___才能識別它。A.

譯碼器

B.

判別程序

C.

指令

D.

時(shí)序信號

3.

下列數(shù)中最大的數(shù)是___B___。A.

(10010101)2

B.

(227)8

C.

(96)16

D.

(143)10

4.

在定點(diǎn)運(yùn)算器中,無論采用雙符號位還是單符號位,必須有___C___,它一般用______來實(shí)現(xiàn)。A.

譯碼電路,與非門

B.

編碼電路,或非門C.

溢出判斷電路,異或門

D.

移位電路,與或非門

5.

按其數(shù)據(jù)流的傳送過程和控制節(jié)拍來看,陣列乘法器可認(rèn)為是__B____。A.

全串行運(yùn)算的乘法器

B.

全并行運(yùn)算的乘法器C.

串—并行運(yùn)算的乘法器

D.

并—串行運(yùn)算的乘法器

6.

以下描述中正確的是__AC____。A.

浮點(diǎn)運(yùn)算器可用階碼部件和尾數(shù)部件來實(shí)現(xiàn)。B.

階碼部件可實(shí)現(xiàn)加,減,乘,除四種運(yùn)算。C.

階碼部件只進(jìn)行階碼相加,相減和比較操作。D.

尾數(shù)部件只進(jìn)行乘法和除法運(yùn)算。

7.

某計(jì)算機(jī)字長16位,它的存儲(chǔ)容量是64MB,若按雙字編址,那么它的尋址范圍是__D____。A.

4M

B.

2M

C.

64M

D.

32M

8.

以下四種類型的半導(dǎo)體存儲(chǔ)器中,若以傳輸同樣多的字為比較條件,則讀出數(shù)據(jù)傳輸率最高的是___C___。A.

DRAM

B.

SRAM

C.

閃速存儲(chǔ)器

D.

EPROM

9.

二地址指令中,操作數(shù)的物理位置可安排在__BCD____。A.

棧頂和次棧頂

B.

兩個(gè)主存單元

C.

一個(gè)主存單元和一個(gè)存儲(chǔ)器

D.

兩個(gè)寄存器

10.

程序控制類指令的功能是__D____。A.

進(jìn)行算術(shù)運(yùn)算和邏輯運(yùn)算

B.

進(jìn)行主存于CPU之間的數(shù)據(jù)傳送C.

進(jìn)行CPU和I/O設(shè)備之間的數(shù)據(jù)傳送

D.

改變程序執(zhí)行的順序

11.

廣泛應(yīng)用的Pentium

III

是一種___D___。A.

8位CPU

B.

16位CPU

C.

32位CPU

D.

64位CPU

12.

同步控制是___C___。A.

只適用于CPU控制的方式

B.

只適用于外圍設(shè)備控制的方式C.

由統(tǒng)一時(shí)序信號控制的方式

D.

所有指令執(zhí)行時(shí)間都相同的方式

13.

請?jiān)谝韵聰⑹鲋羞x處兩個(gè)正確描述的句子是__D____。1

同一個(gè)CPU周期中,可以并行執(zhí)行的微操作叫相容微操作。2同一個(gè)CPU周期中,不可以并行執(zhí)行的微操作叫相容微操作3同一個(gè)CPU周期中,可以并行執(zhí)行的微操作叫相斥微操作4同一個(gè)CPU周期中,不可以并行執(zhí)行的微操作叫相斥微操作A.

1

3

B.

2

4

C.

2

3

D.

1

4

14.

從信息流的傳送效率來看,___B___工作效率最低。A.

三總線系統(tǒng)B.

單總線系統(tǒng)C.

雙總線系統(tǒng)D.

多總線系統(tǒng)15.

三種集中式總線仲裁方式中,___C___方式速度最快。A.

鏈?zhǔn)讲樵傿.

計(jì)數(shù)器定時(shí)查詢C.

獨(dú)立查詢16.

描述PCI總線中基本概念不正確的句子是__C____。A.

HOST總線不僅連接主存,還可以連接多個(gè)CPU.B.

PCI總線體系中有三種橋,它們都是PCI設(shè)備。C.

以橋連接實(shí)現(xiàn)的PCI總線結(jié)構(gòu)不允許多條總線并行工作。D.

橋的作用可使有的存取都接CPU的需要出現(xiàn)在總線上。17.

在微型機(jī)系統(tǒng)中,外圍設(shè)備通過___A___與主板的系統(tǒng)總線相連接。A.

適配器B.設(shè)備控制器C.

計(jì)數(shù)器D.

寄存器18.

一張CD-ROM光盤的存儲(chǔ)容量可達(dá)__B____MB,相當(dāng)于______多張1.44MB的3.5英寸軟盤。A.

400,

600

B.

600,

400

C.

200,

400

D.

400,

200

19.

中斷向量地址是___C___。A.

子程序入口地址B.

中斷服務(wù)例行程序入口地址C.

中斷服務(wù)例行程序入口地址的指示器D.

中斷返回地址20.

周期挪用方式常用于___A___方式的輸入/輸出中。A.

DMA

B.

中斷C.

程序傳送D.

通道二.

填空題(每空1分,共20分)1.

存儲(chǔ)A.______并按B.______順序執(zhí)行,這是馮.諾依曼型計(jì)算機(jī)的工作原理。2.

為了運(yùn)算器的高速性,采用了A.______進(jìn)位,B.______乘除法,C.______等并行技術(shù)措施。3.

對存儲(chǔ)器的要求是A.______,B.______,C.______,為了解決這三個(gè)方面的矛盾。計(jì)算機(jī)采用多級存儲(chǔ)器體系結(jié)構(gòu)。4.

尋址方式按操作數(shù)的物理位置不同,多使用A.______型和B.______型,前者比后者執(zhí)行速度快。5.

微程序設(shè)計(jì)技術(shù)是利用A.______方法設(shè)計(jì)B.______的一門技術(shù)。6.

總線仲裁部件通過采用A.______策略或B.______策略,選擇其中一個(gè)主設(shè)備作為總線的下一次C.______,接管總線控制權(quán)。7.

中斷處理需要有中斷A.______。中斷B.______產(chǎn)生,中斷C.______等硬件支持。8.

RISC的中文含義是A.______,CISC的中文含義是B.______。答案:

1.

A.程序

B.地址

2.

A.先行

B.陣列

C.流水線

3.

A.容量大

B.速度快

C.成本低

4.

A.RR

B.RS

5.

A.軟件

B.操作控制器

6.

A.優(yōu)先級

B.公平

C.主方

7.

A.優(yōu)先級仲裁

B.向量

C.控制邏輯

8.

A.精簡指令系統(tǒng)計(jì)算機(jī)

B.復(fù)雜指令系統(tǒng)計(jì)算機(jī)??粕谀┰嚲硎唬x擇題(每小題1分,共20分)1.馮.諾依曼機(jī)工作方式的基本特點(diǎn)是__B____。

A.

多指令流單數(shù)據(jù)流

B.

按地址訪問并順序執(zhí)行指令

C.

堆棧操作

D.

存儲(chǔ)器按內(nèi)容選擇地址2.

某機(jī)字長32位。其中1位符號位,31位表示尾數(shù)。若用定點(diǎn)整數(shù)表示,則最大正整數(shù)為__A____。

A.

+(231-1)

B.

+(230-1)

C.

+(231+1)

D.

+(230+1)3.

假設(shè)下列字符碼中有奇偶位校驗(yàn),但沒有數(shù)據(jù)錯(cuò)誤,采用偶校驗(yàn)的字符碼是___D___。

A.

11001011

B.

11010110

C.

11000001

D.

11001001

4.

設(shè)[x]補(bǔ)

=

1.x1x2x3x4,當(dāng)滿足___A___時(shí),x>-1/2成立。

A.

x1必須為1,x2—x4至少有一個(gè)為1

B.

x1必須為1,x2—x4任意

C.

x1必須為0,x2—x4至少有一個(gè)為1

D.

x1必須為0,x2—x4任意5.在主存和CPU之間增加cache存儲(chǔ)器的目的是__C____。

A.

增加內(nèi)存容量

B.

提高內(nèi)存的可靠性

C.

解決CPU與內(nèi)存之間的速度匹配問題

D.增加內(nèi)存容量,同時(shí)加快存取速度6.采用虛擬存儲(chǔ)器的主要目的是___B___。

A.

提高主存儲(chǔ)器的存取速度

B.

擴(kuò)大存儲(chǔ)器空間,并能進(jìn)行自動(dòng)管理

C.

提高外存儲(chǔ)器的存取速度

D.

擴(kuò)大外存儲(chǔ)器的存儲(chǔ)空間7.存儲(chǔ)器是計(jì)算機(jī)系統(tǒng)的記憶設(shè)備,主要用于__D____。

A.

存放程序

B.

存放軟件

C.

存放微程序

D.

存放程序和數(shù)據(jù)8.在指令的地址字段中,直接指出操作數(shù)本身的尋址方式,稱為___B___。

A.

隱含地址

B.立即尋址

C.寄存器尋址

D.

直接尋址9.指令的尋址方式有順序和跳躍兩種方式,采用跳躍尋址方式,可以實(shí)現(xiàn)___D___。

A.

堆棧尋址

B.

程序的條件轉(zhuǎn)移

C.

程序的無條件轉(zhuǎn)移

D.

程序的條件轉(zhuǎn)移成無條件轉(zhuǎn)移10.堆棧尋址方式中,沒A為累加器,SP為堆棧指示器,Msp為SP指示的棧頂單元。如果進(jìn)棧操作的動(dòng)作順序是(A)Msp,(SP)-1→SP,那么出棧操作應(yīng)為___B___。

A.

(Msp)→A,(SP)+1→SP

B.

(SP)+1→SP,(Msp)→A

C.

(SP)-1→SP,(Msp)→A

D.

(Msp)→A,(SP)-1→SP11.Intel80486是32位微處理器,pentium是__D____位處理器。

A.

16

B.

32

C.

48

D.

6412.指令周期是指___C___。A.

CPU從主存取出一條指令的時(shí)間。B.

CPU執(zhí)行一條指令的時(shí)間C.

CPU從主存取出一條指令加上執(zhí)行這條指令的時(shí)間D.

時(shí)鐘周期時(shí)間

13.指出下面描述匯編語言特性的句子中概念上有錯(cuò)誤的句子__C____。

A.

對程序員的訓(xùn)練要求來說,需要硬件知識B.

匯編語言對機(jī)器的依賴性高C.

用匯編語言編制程序的難度比高級語言小D.

匯編語言編寫的程序執(zhí)行速度比高級語言快

14.

總線中地址線的用處是___D___。

A.

選擇主存單元地址

B.

選擇進(jìn)行信息傳輸?shù)脑O(shè)備

C.

選擇外存地址

D.

指定主存單元和I/O設(shè)備接口電路的選擇地址

15.異步控制常用于___A___中,作為其主要控制方式。A.

單總線結(jié)構(gòu)計(jì)算機(jī)中訪問主存與外圍設(shè)備。B.

微型機(jī)中的CPU控制C.

組合邏輯控制的CPUD.

微程序控制器

16.在___A___的計(jì)算機(jī)系統(tǒng)中,外設(shè)可以和主存儲(chǔ)器單元統(tǒng)一編址,因此可以不使用

I/O指令。

A.

單總線

B.

雙總線

C.

三總線

D.

多總線

17.CD-ROM光盤是____B__型光盤,可用做計(jì)算機(jī)的______存儲(chǔ)器和數(shù)字化多媒體

設(shè)備。

A.

重寫,內(nèi)

B.

只讀,外

C.

一次,外

D.

只讀,內(nèi)

18.CPU響應(yīng)中斷時(shí),進(jìn)入“中斷周期”采用硬件方法保護(hù)并更新程序計(jì)數(shù)器PC內(nèi)容

而不是由軟件完成,主要因?yàn)開__A___。A.

能進(jìn)入中斷處理程序并能正確返回原程序。B.

節(jié)省內(nèi)存。C.

提高處理機(jī)速度。D.

易于編制中斷處理程序。

19.采用DMA方式傳送數(shù)據(jù)時(shí),每傳送一個(gè)數(shù)據(jù)就要占用___C___。

A.

一個(gè)指令周期

B.

一個(gè)機(jī)器周期

C.

一個(gè)存儲(chǔ)周期

D.

一個(gè)總線周期

20.CPU對通道的請求形式是___D___。

A.

自陷

B.

中斷

C.

通道命令

D.

I/O指令二.填空題(每空1分,共20分)

1.計(jì)算機(jī)硬件包括A.______,B.______,C.______,適配器,輸入/輸出設(shè)備。2.

按IEEE754標(biāo)準(zhǔn),一個(gè)浮點(diǎn)數(shù)的階碼E的值等于指數(shù)的A.______加上一個(gè)固定的B.______。3.相聯(lián)存儲(chǔ)器是按A.______訪問的存儲(chǔ)器,在cache中用來存放B.______,在虛擬存儲(chǔ)器中用來存放C.______。4.不同機(jī)器有不同的A.______。RISC指令系統(tǒng)是B.______指令系統(tǒng)的改進(jìn)。5.流水CPU中的主要問題是A.______相關(guān),B.______相關(guān)和C.______相關(guān);為此需要采用相應(yīng)的技術(shù)對策,才能保證流水暢通而不斷流。6.PCI總線是當(dāng)前流行的總線。它是一個(gè)高A.______且與B.______無關(guān)的標(biāo)準(zhǔn)總線。7.外圍設(shè)備大體分為輸入設(shè)備,輸出設(shè)備,A.______設(shè)備,B.______設(shè)備,C.______設(shè)備五大類。8.中斷處理過程可以嵌套進(jìn)行,A.______的設(shè)備可以中斷B.______的中斷服務(wù)程序。答案:1.

A.運(yùn)算器

B.存儲(chǔ)器

C.控制器2.

A.真值

B.偏移量3.

A.內(nèi)容

B.行地址表

C.段表、頁表和快表4.

A.指令系統(tǒng)

B.CISC5.

A.資源

B.數(shù)據(jù)

C.控制6.

A.帶寬

B.處理器7.

A.外存

B.數(shù)據(jù)通信

C.過程控制8.

A.優(yōu)先級高

B.優(yōu)先級低計(jì)算機(jī)組成原理試題5一、選擇題(共20分,每題1分)1.某機(jī)字長8位,采用補(bǔ)碼形式(其中1位為符號位),則機(jī)器數(shù)所能表示的范圍是______。A.-127~127;B.-128~+128;C.-128~+127; D.-128~+128。2.在_____的計(jì)算機(jī)系統(tǒng)中,外設(shè)可以和主存儲(chǔ)器單元統(tǒng)一編址,因此可以不使用I/O指令。A.單總線;B.雙總線;C.三總線;D.以上三種總線。3.某計(jì)算機(jī)字長是32位,它的存儲(chǔ)容量是64KB.按字編址,它的尋址范圍是______。A.16KB;B.16K;C.32K;D.32KB。4.中斷向量可提供______。A.被選中設(shè)備的地址;B.傳送數(shù)據(jù)的起始地址;C.中斷服務(wù)程序入口地址;D.主程序的斷點(diǎn)地址。5.Cache的地址映象中比較多的采用“按內(nèi)容尋址”的相聯(lián)存儲(chǔ)器來實(shí)現(xiàn)。A.直接映象;B.全相聯(lián)映象;C.組相聯(lián)映象;D.以上都有。6.總線的異步通信方式______。A.不采用時(shí)鐘信號,只采用握手信號;B.既采用時(shí)鐘信號,又采用握手信號;C.既不采用時(shí)鐘信號,又不采用握手信號;D.采用時(shí)鐘信號,不采用握手信號。7.在磁盤存儲(chǔ)器中,查找時(shí)間是______。A.使磁頭移動(dòng)到要找的柱面上所需的時(shí)間;B.在磁道上找到要找的扇區(qū)所需的時(shí)間;C.在扇區(qū)中找到要找的數(shù)據(jù)所需的時(shí)間。D.以上都不對。8.在控制器的控制信號中,相容的信號是______的信號。A.可以相互替代;B.可以相繼出現(xiàn);C.可以同時(shí)出現(xiàn);D.不可以同時(shí)出現(xiàn)。9.計(jì)算機(jī)操作的最小單位時(shí)間是______。A.時(shí)鐘周期;B.指令周期;C.CPU周期;D.執(zhí)行周期。10.CPU不包括______。A.地址寄存器;B.指令寄存器IR;C.地址譯碼器;D.通用寄存器。11.尋址便于處理數(shù)組問題。A.間接尋址;B.

溫馨提示

  • 1. 本站所有資源如無特殊說明,都需要本地電腦安裝OFFICE2007和PDF閱讀器。圖紙軟件為CAD,CAXA,PROE,UG,SolidWorks等.壓縮文件請下載最新的WinRAR軟件解壓。
  • 2. 本站的文檔不包含任何第三方提供的附件圖紙等,如果需要附件,請聯(lián)系上傳者。文件的所有權(quán)益歸上傳用戶所有。
  • 3. 本站RAR壓縮包中若帶圖紙,網(wǎng)頁內(nèi)容里面會(huì)有圖紙預(yù)覽,若沒有圖紙預(yù)覽就沒有圖紙。
  • 4. 未經(jīng)權(quán)益所有人同意不得將文件中的內(nèi)容挪作商業(yè)或盈利用途。
  • 5. 人人文庫網(wǎng)僅提供信息存儲(chǔ)空間,僅對用戶上傳內(nèi)容的表現(xiàn)方式做保護(hù)處理,對用戶上傳分享的文檔內(nèi)容本身不做任何修改或編輯,并不能對任何下載內(nèi)容負(fù)責(zé)。
  • 6. 下載文件中如有侵權(quán)或不適當(dāng)內(nèi)容,請與我們聯(lián)系,我們立即糾正。
  • 7. 本站不保證下載資源的準(zhǔn)確性、安全性和完整性, 同時(shí)也不承擔(dān)用戶因使用這些下載資源對自己和他人造成任何形式的傷害或損失。

評論

0/150

提交評論