數(shù)字電子技術(shù)知到智慧樹期末考試答案題庫2025年麗水學(xué)院_第1頁
數(shù)字電子技術(shù)知到智慧樹期末考試答案題庫2025年麗水學(xué)院_第2頁
數(shù)字電子技術(shù)知到智慧樹期末考試答案題庫2025年麗水學(xué)院_第3頁
數(shù)字電子技術(shù)知到智慧樹期末考試答案題庫2025年麗水學(xué)院_第4頁
數(shù)字電子技術(shù)知到智慧樹期末考試答案題庫2025年麗水學(xué)院_第5頁
已閱讀5頁,還剩14頁未讀, 繼續(xù)免費(fèi)閱讀

下載本文檔

版權(quán)說明:本文檔由用戶提供并上傳,收益歸屬內(nèi)容提供方,若內(nèi)容存在侵權(quán),請(qǐng)進(jìn)行舉報(bào)或認(rèn)領(lǐng)

文檔簡(jiǎn)介

數(shù)字電子技術(shù)知到智慧樹期末考試答案題庫2025年麗水學(xué)院集成邏輯門電路在使用時(shí),一般不讓多余的輸入端懸空,以防引入干擾信號(hào)。對(duì)多余輸入端的處理以不改變電路工作狀態(tài)及穩(wěn)定可靠為原則。()

答案:對(duì)邏輯表達(dá)式A+BC=()。

答案:(A+B)(A+C)邏輯函數(shù)式F=A(B+C),其反函數(shù)為()。

答案:邏輯函數(shù)式F=A(B+C),其反函數(shù)為()。計(jì)數(shù)器的應(yīng)用有()。

答案:分頻;計(jì)數(shù);定時(shí);產(chǎn)生節(jié)拍脈沖觸發(fā)器的輸出邏輯電平從1到0或從0到1的轉(zhuǎn)換稱為()

答案:翻轉(zhuǎn)觸發(fā)器的兩個(gè)輸出處于下列哪個(gè)狀態(tài)時(shí)被稱為1狀態(tài)。()

答案:觸發(fā)器的兩個(gè)輸出處于下列哪個(gè)狀態(tài)時(shí)被稱為1狀態(tài)。()?觸發(fā)器有兩個(gè)穩(wěn)定狀態(tài),一個(gè)是現(xiàn)態(tài),一個(gè)是次態(tài)。()?

答案:錯(cuò)觸發(fā)器CLK輸入端的三角形符號(hào)指的是()

答案:邊沿觸發(fā)要把8421BCD轉(zhuǎn)換成余3碼,最簡(jiǎn)單的方法是使用()。

答案:4位二進(jìn)制加法器若輸入變量A,B全為1時(shí),輸出F=0,則輸出與輸入的關(guān)系是什么運(yùn)算。()

答案:或非;異或;與非?若兩個(gè)函數(shù)相等,則它們的真值表一定相同;反之,若兩個(gè)函數(shù)的真值表完全相同,則這兩個(gè)函數(shù)未必相等。()?

答案:錯(cuò)若JK觸發(fā)器的原狀態(tài)為0,欲在CLK作用后仍保持為0狀態(tài),則JK的值應(yīng)是()。

答案:J=0,K=x組合邏輯電路的特點(diǎn)有哪些?()

答案:輸出和輸入之間沒有反饋通路;任一時(shí)刻的輸出狀態(tài)僅取決于該時(shí)刻輸入狀態(tài),而和電路原來的狀態(tài)無關(guān);無記憶元件?組合邏輯電路中的競(jìng)爭(zhēng)冒險(xiǎn)是由什么引起的。()

答案:門電路的延時(shí)移位寄存器只能串行輸出。()

答案:錯(cuò)?相比TTL器件,以下是一些關(guān)于CMOS邏輯門的說法,不正確的是()。

答案:CMOS器件的噪聲容限較小用觸發(fā)器設(shè)計(jì)一個(gè)14進(jìn)制計(jì)數(shù)器,所需觸發(fā)器的數(shù)目為()個(gè)。

答案:4用卡諾圖化簡(jiǎn)一個(gè)邏輯函數(shù),得到的最簡(jiǎn)與或式可能不是唯一的。()

答案:對(duì)格雷碼中任意兩個(gè)相鄰數(shù)的代碼只有一位碼元不同。()

答案:對(duì)根據(jù)在CLK控制下,邏輯功能的不同,常把觸發(fā)器分為RS、D、JK、T、T’五類。()?

答案:對(duì)某電視機(jī)水平——垂直掃描發(fā)生器需要一個(gè)分頻器將31500Hz的脈沖轉(zhuǎn)換為60Hz的脈沖,構(gòu)成此分頻器至少需要9個(gè)觸發(fā)器。()???

答案:錯(cuò)有一個(gè)左移移位寄存器,當(dāng)預(yù)先置入1011后,其串行輸入固定接0,在4個(gè)移位脈沖CP作用下,四位數(shù)據(jù)的移位過程是()

答案:1011—0110—1100—1000--0000有S1,S2兩個(gè)狀態(tài),條件什么可確定S1和S2不等價(jià)。()

答案:輸出不同有10條地址線的半導(dǎo)體存儲(chǔ)芯片,若采用矩陣譯碼方式,則有幾條存儲(chǔ)單元選擇控制線。()

答案:1024時(shí)序邏輯電路中一定包含()

答案:觸發(fā)器描述時(shí)序邏輯電路邏輯關(guān)系的三大方程分別是()方程、輸出方程和狀態(tài)方程。

答案:驅(qū)動(dòng)當(dāng)輸入端S和R為何值時(shí),由或非門構(gòu)成的SR鎖存器保持原狀態(tài)不變。()

答案:S=0,R=0當(dāng)輸入端S和R為何值時(shí),由或非門構(gòu)成的SR鎖存器會(huì)出現(xiàn)不穩(wěn)定狀態(tài)。()

答案:S=1,R=1當(dāng)一個(gè)邏輯門的兩個(gè)輸入端的信號(hào)同時(shí)向相反方向變化,而變化的時(shí)間有差異的現(xiàn)象,稱為競(jìng)爭(zhēng)。由競(jìng)爭(zhēng)而可能產(chǎn)生輸出干擾毛刺的現(xiàn)象稱為冒險(xiǎn)。()?

答案:對(duì)常用集成觸發(fā)器有邊沿JK觸發(fā)器和維持阻塞D觸發(fā)器兩種。()?

答案:對(duì)帶符號(hào)二進(jìn)制補(bǔ)碼01011001和11010011所表示的十進(jìn)制數(shù)分別為()。

答案:89,–45?已知十進(jìn)制數(shù)為92,其對(duì)應(yīng)的余3碼為()。

答案:(11000101)余3碼已知Intel2114是1KХ4位的RAM集成電路芯片,它有地址線幾條,數(shù)據(jù)線幾條?()

答案:10;4將十六進(jìn)制數(shù)(36.D)H轉(zhuǎn)換成十進(jìn)制數(shù)是()

答案:54.8125?將二進(jìn)制數(shù)1011.0101轉(zhuǎn)換成十六進(jìn)制數(shù)為()。

答案:(B.5)16將二進(jìn)制數(shù)(101101.11)B轉(zhuǎn)換成十進(jìn)制數(shù)是()

答案:45.75?將二進(jìn)制數(shù)(101001101100)B轉(zhuǎn)換成十六進(jìn)制數(shù)是()

答案:A6C將Intel2114(1k*4位)RAM擴(kuò)展成為16k*8位的存儲(chǔ)器,需要Intel2114芯片的片數(shù)以及需要增加的地址線條數(shù)分別為32片和4條。()

答案:對(duì)將75轉(zhuǎn)化為8421BCD碼為()。

答案:01110101將256×1位ROM擴(kuò)展為1024×1位ROM,地址線為幾根。()

答案:10對(duì)于T觸發(fā)器,若原態(tài)Q=0,欲使新態(tài)Q*=1,應(yīng)使輸入T為多少?()

答案:1完成二進(jìn)制代碼轉(zhuǎn)換為十進(jìn)制數(shù)的器件應(yīng)選擇()。

答案:譯碼器如果要用JK觸發(fā)器來實(shí)現(xiàn)D觸發(fā)器的功能,則J=(),K=()。()

答案:D;D'多路數(shù)據(jù)分配器可以直接由什么來實(shí)現(xiàn)。()

答案:譯碼器基本RS觸發(fā)器具有“不定”問題()???

答案:對(duì)在圖示電路中,能完成Q*=Q’的邏輯功能的電路有()

答案:在圖示電路中,能完成Q*=Q’的邏輯功能的電路有()在下圖所示電路中,能完成T觸發(fā)器邏輯功能的電路有()

答案:在下圖所示電路中,能完成T觸發(fā)器邏輯功能的電路有()在下列邏輯部件中,屬于組合邏輯部件的是()

答案:編碼器;全加器?四個(gè)邏輯相鄰的最小項(xiàng)合并,可以消去多少對(duì)因子?()

答案:2同步計(jì)數(shù)器和異步計(jì)數(shù)器比較,同步計(jì)數(shù)器的顯著優(yōu)點(diǎn)是工作速度快。()

答案:對(duì)同步時(shí)序電路的工作速度高于異步時(shí)序電路。()

答案:對(duì)?同步時(shí)序電路和異步時(shí)序電路的最主要區(qū)別是,前者沒有CLK脈沖,后者有CLK脈沖。()??

答案:錯(cuò)同步時(shí)序電路中觸發(fā)器的數(shù)目為N,狀態(tài)數(shù)為M,則兩者的關(guān)系為()。

答案:同步時(shí)序電路中觸發(fā)器的數(shù)目為N,狀態(tài)數(shù)為M,則兩者的關(guān)系為()??梢杂脕韺?shí)現(xiàn)并/串轉(zhuǎn)換和串/并轉(zhuǎn)換的器件是()

答案:移位寄存器只讀存儲(chǔ)器ROM的功能是什么?()

答案:只能讀出存儲(chǔ)器的內(nèi)容且斷電后仍保持卡諾圖上變量的取值順序是采用什么形式,以便能夠用幾何上的相鄰關(guān)系表示邏輯上的相鄰。()

答案:循環(huán)碼?十進(jìn)制數(shù)–10的8位帶符號(hào)二進(jìn)制數(shù)的原碼及補(bǔ)碼表示分別是()

答案:10001010,11110110十進(jìn)制數(shù)–25的8位二進(jìn)制補(bǔ)碼表示為(11100111)B,對(duì)嗎?()

答案:對(duì)功耗是門電路重要參數(shù)之一。功耗有靜態(tài)和動(dòng)態(tài)之分。所謂靜態(tài)功耗是指電路輸出沒有狀態(tài)轉(zhuǎn)換時(shí)的功耗。而電路在輸出發(fā)生狀態(tài)轉(zhuǎn)換時(shí)的功耗稱為動(dòng)態(tài)功耗。()

答案:對(duì)利用ROM實(shí)現(xiàn)四位二進(jìn)制碼到四位格雷碼的轉(zhuǎn)換,則該ROM的數(shù)據(jù)線有4根,地址線有幾根。()

答案:4利用ROM實(shí)現(xiàn)兩個(gè)4位二進(jìn)制數(shù)相乘的功能,則該ROM的地址線有幾根。()

答案:8具有記憶功能的邏輯電路是()。

答案:計(jì)數(shù)器全減器有()個(gè)輸入,()個(gè)輸出。()

答案:3,2什么電路在任何時(shí)刻只能有一個(gè)輸出端有效。()

答案:二進(jìn)制譯碼器五個(gè)D觸發(fā)器構(gòu)成基本環(huán)形計(jì)數(shù)器,其有效循環(huán)狀態(tài)數(shù)為()。

答案:5二進(jìn)制數(shù)1011.0101轉(zhuǎn)換成十進(jìn)制數(shù)為()。

答案:11.3125為避免一次翻轉(zhuǎn)現(xiàn)象,應(yīng)采用什么觸發(fā)器?()

答案:邊沿?為了防止邏輯門損壞,所有邏輯門的輸出都不允許用線直接相連。()

答案:錯(cuò)串行進(jìn)位加法器的缺點(diǎn)是運(yùn)算速度慢,優(yōu)點(diǎn)是電路結(jié)構(gòu)簡(jiǎn)單。超前進(jìn)位加法器的優(yōu)點(diǎn)是運(yùn)算速度快,缺點(diǎn)是電路結(jié)構(gòu)復(fù)雜。()

答案:對(duì)下面所列的各觸發(fā)器,能夠組成移位寄存器的有()。

答案:邊沿觸發(fā)器;主從結(jié)構(gòu)觸發(fā)器下面哪項(xiàng)不是三態(tài)門的主要用途()

答案:電平轉(zhuǎn)換下列觸發(fā)器中,有空翻現(xiàn)象的是()

答案:電平RS觸發(fā)器下列等式成立的是()

答案:下列等式成立的是()下列哪些CMOS門可以將輸出端并接使用?()

答案:三態(tài)(TS)輸出;漏極開路(OD)輸出下列幾種說法中錯(cuò)誤的是()

答案:卡諾圖中1的個(gè)數(shù)和0的個(gè)數(shù)相同。三態(tài)門的輸出狀態(tài)有()。

答案:高阻態(tài);低電平;高電平三個(gè)D觸發(fā)器構(gòu)成模8的同步二進(jìn)制加法計(jì)數(shù)器的初態(tài)為101,經(jīng)2016個(gè)時(shí)鐘后,計(jì)數(shù)器狀態(tài)為多少?()

答案:101七段數(shù)碼顯示譯碼電路應(yīng)有幾個(gè)輸出端。()

答案:7個(gè)一個(gè)譯碼器若有100個(gè)譯碼輸出端,則譯碼器地址輸入端至少有多少個(gè)。()

答案:7一個(gè)觸發(fā)器能夠記憶“0”和“1”兩種狀態(tài)。()?

答案:對(duì)一個(gè)容量為1024×2的靜態(tài)RAM具有()。

答案:地址線10根,數(shù)據(jù)線2根一個(gè)存儲(chǔ)矩陣有64行、64列,則存儲(chǔ)陣列的存儲(chǔ)容量為多少個(gè)存儲(chǔ)單元。()

答案:4K一個(gè)十六路數(shù)據(jù)選擇器,其地址輸入端有()個(gè)。

答案:4一個(gè)具有n根地址輸入線和k條輸出線的ROM存儲(chǔ)容量是()

答案:一個(gè)具有n根地址輸入線和k條輸出線的ROM存儲(chǔ)容量是()一個(gè)八選一數(shù)據(jù)選擇器,其地址輸入端有多少個(gè)。()

答案:3一個(gè)16K×4的存儲(chǔ)系統(tǒng)的起始地址為全0,其最高地址的十六進(jìn)制地址碼為3FFFH。()?

答案:對(duì)RS觸發(fā)器、JK觸發(fā)器均具有狀態(tài)翻轉(zhuǎn)功能。()?

答案:錯(cuò)ROM的邏輯結(jié)構(gòu)可以看成一個(gè)與門陣列和一個(gè)或門陣列的組合。()?

答案:對(duì)?n個(gè)變量,有多少個(gè)最小項(xiàng)()

答案:?n個(gè)變量,有多少個(gè)最小項(xiàng)()?F(A,B,C)的兩個(gè)最小項(xiàng)之積=()。

答案:0CMOS門電路的輸入端在使用中不允許懸空。()

答案:對(duì)CMOS門電路多余輸入端應(yīng)該()。

答案:與其他輸入端并接?8位無符號(hào)二進(jìn)制數(shù)(11111111)B所對(duì)應(yīng)的十進(jìn)制數(shù)是()。

答案:255?8位二進(jìn)制補(bǔ)碼所表示的數(shù)值范圍為–256~+255。()?

答案:錯(cuò)?5、對(duì)主從結(jié)構(gòu)的JK觸發(fā)器,在CLK為高電平期間,當(dāng)J=K=1時(shí),狀態(tài)只會(huì)翻轉(zhuǎn)一次。()

答案:對(duì)?4、指出下圖所示電路中,能正常工作的有()。

答案:?4、指出下圖所示電路中,能正常工作的有()。?132、對(duì)于一個(gè)帶符號(hào)的二進(jìn)制數(shù),其最高位表示符號(hào)位,其余部分表示數(shù)值位,所以一個(gè)用補(bǔ)碼表示的4位帶符號(hào)二進(jìn)制數(shù)1001表示的是十進(jìn)制數(shù)–1。()?

答案:錯(cuò)

答案:對(duì)

答案:高電平

答案:

答案:不能同時(shí)為1

答案:

答案:1,1

答案:2線-4線譯碼器

答案:

溫馨提示

  • 1. 本站所有資源如無特殊說明,都需要本地電腦安裝OFFICE2007和PDF閱讀器。圖紙軟件為CAD,CAXA,PROE,UG,SolidWorks等.壓縮文件請(qǐng)下載最新的WinRAR軟件解壓。
  • 2. 本站的文檔不包含任何第三方提供的附件圖紙等,如果需要附件,請(qǐng)聯(lián)系上傳者。文件的所有權(quán)益歸上傳用戶所有。
  • 3. 本站RAR壓縮包中若帶圖紙,網(wǎng)頁內(nèi)容里面會(huì)有圖紙預(yù)覽,若沒有圖紙預(yù)覽就沒有圖紙。
  • 4. 未經(jīng)權(quán)益所有人同意不得將文件中的內(nèi)容挪作商業(yè)或盈利用途。
  • 5. 人人文庫網(wǎng)僅提供信息存儲(chǔ)空間,僅對(duì)用戶上傳內(nèi)容的表現(xiàn)方式做保護(hù)處理,對(duì)用戶上傳分享的文檔內(nèi)容本身不做任何修改或編輯,并不能對(duì)任何下載內(nèi)容負(fù)責(zé)。
  • 6. 下載文件中如有侵權(quán)或不適當(dāng)內(nèi)容,請(qǐng)與我們聯(lián)系,我們立即糾正。
  • 7. 本站不保證下載資源的準(zhǔn)確性、安全性和完整性, 同時(shí)也不承擔(dān)用戶因使用這些下載資源對(duì)自己和他人造成任何形式的傷害或損失。

最新文檔

評(píng)論

0/150

提交評(píng)論