




已閱讀5頁,還剩59頁未讀, 繼續(xù)免費(fèi)閱讀
版權(quán)說明:本文檔由用戶提供并上傳,收益歸屬內(nèi)容提供方,若內(nèi)容存在侵權(quán),請(qǐng)進(jìn)行舉報(bào)或認(rèn)領(lǐng)
文檔簡(jiǎn)介
數(shù) 字 電 路復(fù)習(xí)資料桂林電子工業(yè)學(xué)院二 系2000.9 第一部分:基本要求和基本概念第一章 半導(dǎo)體器件的基本知識(shí)一,基本要求1, 了解半導(dǎo)體PN結(jié)的形成及特性,了解半導(dǎo)體二極管的開關(guān)特性及鉗位作用。2,了解半導(dǎo)體三極管的輸入特性和輸出特性,熟悉半導(dǎo)體三極管共發(fā)射極電路的三個(gè)工作區(qū)的條件及特點(diǎn),掌握三極管開關(guān)電路分析的基本方法。3,了解絕緣柵場(chǎng)效應(yīng)管(MOS)的結(jié)構(gòu)、符號(hào)、工作原理及特性。二,基本概念1,按導(dǎo)電率可以把材料分為導(dǎo)體、絕緣體和半導(dǎo)體。2,半導(dǎo)體中有空穴和自由電子兩種載流子。3,純凈半導(dǎo)體稱為本征半導(dǎo)體。4,P型半導(dǎo)體中的多數(shù)載流子是空穴;少數(shù)載流子是自由電子。5,N型半導(dǎo)體中的多數(shù)載流子是自由電子;少數(shù)載流子是空穴。6,PN結(jié)是一個(gè)二極管,它具有單項(xiàng)導(dǎo)電性。7,二極管電容由結(jié)電容和擴(kuò)散電容構(gòu)成。8,二極管的截止條件是VD0.5V,導(dǎo)通條件是VD0.7V。9,三極管的截止條件是VBE0.5V,截止的特點(diǎn)是Ib=Ic0;飽和條件是Ib(EC-Vces)/(RC),飽和的特點(diǎn)是VBE0.7V,VCE=VCES0.3V。第二章 門電路一,基本要求1,熟悉分立元件“與”“或”“非”“與非”“或非”門電路的工作原理、邏輯符號(hào)和功能。2,熟悉TTL集成與非門的結(jié)構(gòu)、工作原理及外部特性,熟悉OC門三態(tài)門和異或門的功能及主要用途,掌握各種門電路輸出波形的畫法。2,熟悉PMOS門NMOS門和CMOS門的結(jié)構(gòu)和工作原理,熟悉CMOS門的外部特性及主要特點(diǎn),掌握MOS門電路的邏輯功能的分析方法。二,基本概念1,門是實(shí)現(xiàn)一些基本邏輯關(guān)系的電路。2,三種基本邏輯是與、或、非。 3,與門是實(shí)現(xiàn)與邏輯關(guān)系的電路;或門是實(shí)現(xiàn)或邏輯關(guān)系的電路;非門是實(shí)現(xiàn)非邏輯關(guān)系的電路。4,按集成度可以把集成電路分為小規(guī)模(SSI)中規(guī)模(MSI)大規(guī)模(LSI)和超大規(guī)模(VLSI)集成電路。5,僅有一種載流子參與導(dǎo)電的器件叫單極型器件;有兩種載流子參與導(dǎo)電的器件叫雙極型器件。單極型集成電路主要有PMOS、NMOS和CMOS器件;雙極型集成電路主要有TTL、HTL、ECL和IIL器件。6,TTL門電路的低電平噪聲容限為VNL=VOFF-VIL;高電平噪聲容限為VNH=VIH-VON。7,直接把兩個(gè)門的輸出連在一起實(shí)現(xiàn)“與”邏輯關(guān)系的接法叫線與;集電極開路門可以實(shí)現(xiàn)線與;普通TTL門不能實(shí)現(xiàn)線與。8,三態(tài)輸出門的輸出端可以出現(xiàn)高電平、底電平和高阻三種狀態(tài)。9,三態(tài)門 的主要用途是可以實(shí)現(xiàn)用一條導(dǎo)線(總線)輪流傳送幾個(gè)不同的數(shù)據(jù)或控制信號(hào)。10,用工作速度來評(píng)價(jià)集成電路,速度快的集成電路依次為ECLTTLCMOS。11,用抗干擾能力來評(píng)價(jià)集成電路,抗干擾強(qiáng)的集成電路依次為CMOSTTLECL。12,CMOS門電路的輸入阻抗很高,所以靜態(tài)功耗很小,但由于存在輸入電容,所以隨著輸入信號(hào)頻率的增加,功耗也會(huì)增加。第三章 邏輯代數(shù)基礎(chǔ)一,基本要求1,熟悉邏輯代數(shù)的基本運(yùn)算、基本公式和常用公式,掌握邏輯函數(shù)的表示方法真值表、邏輯函數(shù)表達(dá)式、卡諾圖和邏輯圖。公式簡(jiǎn)化時(shí)常用的的基本公式和常用公式有(要記?。?)2) (德.摩根定律)3)4)5) 2,掌握邏輯函數(shù)的公式簡(jiǎn)化法和卡諾圖簡(jiǎn)化法,掌握具有約束的邏輯函數(shù)的化簡(jiǎn)方法。二,基本概念1,邏輯代數(shù)的四種表示方法是真值表、函數(shù)表達(dá)式、卡諾圖和邏輯圖。2,邏輯變量和函數(shù)只有0和1兩種取值,而且它們只是表示兩種不同的邏輯狀態(tài)。3,邏輯代數(shù)只有“與”“或”“非”三種基本邏輯運(yùn)算。4,描述邏輯函數(shù)各個(gè)變量取值組合和函數(shù)值對(duì)應(yīng)關(guān)系的表格叫真值表。5,用與、或、非等運(yùn)算表示函數(shù)中各個(gè)變量之間描述邏輯關(guān)系的代數(shù)式叫函數(shù)表達(dá)式。6,邏輯函數(shù)表達(dá)式的標(biāo)準(zhǔn)形式有標(biāo)準(zhǔn)與或式即最小項(xiàng)表達(dá)式和標(biāo)準(zhǔn)或與式即最大項(xiàng)表達(dá)式。7,邏輯函數(shù)的簡(jiǎn)化方法有代數(shù)法即公式法和圖形法即卡諾圖法。8,最簡(jiǎn)與或式是指乘積項(xiàng)數(shù)最少,乘積項(xiàng)中的變量個(gè)數(shù)最少的與或式。9,約束項(xiàng)是不會(huì)出現(xiàn)的變量取值組合,其值總是等于0。10,約束條件是由約束項(xiàng)加起來構(gòu)成的邏輯表達(dá)式,是一個(gè)值恒為0的條件等式。第四章 組合邏輯電路一,基本要求1,了解組合邏輯電路的特點(diǎn),掌握組合邏輯電路的分析方法和設(shè)計(jì)方法。2,熟悉編碼器、譯碼器、比較器、全加器、多路選擇器等數(shù)字集成電路的功能和用途,重點(diǎn)掌握全加器電路的分析和設(shè)計(jì)。3,掌握譯碼器和多路選擇器的擴(kuò)展方法及用它們實(shí)現(xiàn)組合邏輯電路的方法。4,了解只讀存儲(chǔ)器(ROM)和可編程邏輯陣列(PLA)的結(jié)構(gòu),工作原理及用途。二,基本概念1,按邏輯功能的特點(diǎn),數(shù)字電路可以分為組合邏輯電路和時(shí)序邏輯電路兩大類。2,組合邏輯電路的特點(diǎn)是任何時(shí)刻輸出信號(hào)的穩(wěn)態(tài)值僅決定于該時(shí)刻各個(gè)輸入信號(hào)取值組合。3,用文字、符號(hào)或者數(shù)碼表示特定對(duì)象的過程,叫做編碼。4,用二進(jìn)制代碼表示有關(guān)對(duì)象的過程叫二進(jìn)制編碼; n位二進(jìn)制編碼器有2n個(gè)輸入,有n個(gè)輸出。5,將十進(jìn)制數(shù)的十個(gè)數(shù)字編成二進(jìn)制代碼的過程叫二十進(jìn)制編碼,簡(jiǎn)稱為BCD編碼。6,在幾個(gè)信號(hào)同時(shí)輸入時(shí),只對(duì)優(yōu)先級(jí)別最高的進(jìn)行編碼叫優(yōu)先編碼。7,把代碼的特定含義“翻譯”出來的過程叫譯碼;n位二進(jìn)制譯碼器有n個(gè)輸入,有2n個(gè)輸出,工作時(shí)譯碼器只有一個(gè)輸出有效。8,兩個(gè)一位二進(jìn)制數(shù)相加叫做半加。兩個(gè)同位的加和來自底位的進(jìn)位三者相加叫做全加。9,從若干輸入數(shù)據(jù)中選擇一路作為輸出叫多路選擇器。10,當(dāng)輸入信號(hào)改變狀態(tài)時(shí),輸出端可能出現(xiàn)虛假過渡干擾脈沖的現(xiàn)象叫競(jìng)爭(zhēng)冒險(xiǎn)。第五章 觸發(fā)器一,基本要求1,熟悉觸發(fā)器的結(jié)構(gòu)特點(diǎn)及主要用途,熟悉基本RS觸發(fā)器、鐘控RS觸發(fā)器、D觸發(fā)器、JK觸發(fā)器、T觸發(fā)器、T觸發(fā)器的基本結(jié)構(gòu)和基本功能,掌握觸發(fā)器時(shí)序圖的畫法。2,熟悉主從JK觸發(fā)器、維持阻塞和邊沿JK觸發(fā)器等集成觸發(fā)器時(shí)鐘特性,了解觸發(fā)器的轉(zhuǎn)換方法,了解觸發(fā)器的主要技術(shù)指標(biāo)。二,基本概念1,具有兩個(gè)穩(wěn)定狀態(tài)并能接收、保持和輸出送來的信號(hào)的電路叫觸發(fā)器。2,一級(jí)觸發(fā)器可以記憶一位二進(jìn)制信息,一位二進(jìn)制信息有0和1兩種狀態(tài)。3,主從結(jié)構(gòu)的觸發(fā)器主要用來解決直接控制問題。4,集成觸發(fā)器有主從結(jié)構(gòu)、邊沿結(jié)構(gòu)和維持阻塞三種結(jié)構(gòu)。5,觸發(fā)器功能的表示方法有特性表、特性方程、狀態(tài)圖和時(shí)序圖。6,主從結(jié)構(gòu)的JK觸發(fā)器存在一次變化問題。 第六章 時(shí)序邏輯電路一,基本要求1,了解時(shí)序邏輯電路的結(jié)構(gòu)和特點(diǎn),掌握時(shí)序邏輯電路的分析方法。2,熟悉計(jì)數(shù)器的分類,掌握計(jì)數(shù)器的分析方法,熟悉常用集成計(jì)數(shù)器的功能和使用方法。3,熟悉寄存器和移存器的結(jié)構(gòu)、工作原理和主要用途。4,了解順序脈沖發(fā)生器電路的結(jié)構(gòu)和工作原理。5,了解隨機(jī)存儲(chǔ)器(RAM)的結(jié)構(gòu)、工作原理及主要用途。6,了解一般同步時(shí)序電路的設(shè)計(jì)方法,掌握同步計(jì)數(shù)器電路的設(shè)計(jì)方法。二,基本概念1,任一時(shí)刻的穩(wěn)定輸出不僅決定于該時(shí)刻的輸入,而且還與電路原來狀態(tài)有關(guān)的電路叫時(shí)序邏輯電路。2,時(shí)序邏輯電路由組合邏輯電路和存儲(chǔ)電路兩部分組成。3,時(shí)序邏輯電路的功能表示方法有邏輯方程式、狀態(tài)表、狀態(tài)圖和時(shí)序圖。4,時(shí)序邏輯電路按觸發(fā)器時(shí)鐘端的連接方式不同可以分為同步時(shí)序邏輯電路和異步時(shí)序邏輯電路兩類。5,用來暫時(shí)存放數(shù)據(jù)和指令的器件叫寄存器。6,N級(jí)環(huán)形計(jì)數(shù)器的計(jì)數(shù)長度是N;N級(jí)扭環(huán)形計(jì)數(shù)器的計(jì)數(shù)長度是2N;N級(jí)最大長度移存型計(jì)數(shù)器的計(jì)數(shù)長度是2n-1。7,隨機(jī)存儲(chǔ)器(RAM)的典型結(jié)構(gòu)包括地址譯碼器、存儲(chǔ)矩陣和讀寫控制器。第八章 脈沖波形的產(chǎn)生和整形一,基本要求1,了解TTL與非門震蕩器、RC環(huán)行振蕩器和石英晶體振蕩器的電路結(jié)構(gòu)、工作原理和主要技術(shù)參數(shù)。2,解TTL和CMOS施密特觸發(fā)器的電路結(jié)構(gòu)、工作原理和主要技術(shù)參數(shù)。3,了解TTL和CMOS單穩(wěn)態(tài)觸發(fā)器的電路結(jié)構(gòu)、工作原理和主要技術(shù)參數(shù)。4,熟悉555集成定時(shí)器的電路結(jié)構(gòu)和工作原理,掌握用555定時(shí)器構(gòu)成多諧振蕩器、施密特觸發(fā)器和單穩(wěn)態(tài)觸發(fā)器電路的方法及其主要技術(shù)參數(shù)的估算方法。二,基本概念1,脈沖電路主要有多諧振蕩器、施密特觸發(fā)器和單穩(wěn)態(tài)觸發(fā)器。2,多諧振蕩器是脈沖產(chǎn)生電路;施密特觸發(fā)器和單穩(wěn)態(tài)觸發(fā)器是脈沖整形電路。3,石英晶體多諧振蕩器可以產(chǎn)生頻率穩(wěn)定度很高的時(shí)鐘脈沖。4,施密特觸發(fā)器的回差的功能是抗干擾。5,單穩(wěn)態(tài)觸發(fā)器具有一個(gè)穩(wěn)態(tài)和一個(gè)暫穩(wěn)態(tài)。第八章 數(shù)模和模數(shù)轉(zhuǎn)換一,基本要求1,了解D/A轉(zhuǎn)換器的結(jié)構(gòu)、工作原理和主要技術(shù)指標(biāo)。2,了解A/D轉(zhuǎn)換器的結(jié)構(gòu)、工作原理和主要技術(shù)指標(biāo)。3,了解D/A和A/D的主要應(yīng)用。二,基本概念1,數(shù)模轉(zhuǎn)換電路是由數(shù)碼寄存器、電子開關(guān)、電阻網(wǎng)路和求和電路構(gòu)成。2,常用的數(shù)模轉(zhuǎn)換電路是T型轉(zhuǎn)換電路。3,D/A和A/D轉(zhuǎn)換器的主要技術(shù)指標(biāo)是轉(zhuǎn)換精度和轉(zhuǎn)換速度。4,D/A轉(zhuǎn)換器的分辨率是1/(2n-1),n是輸入信號(hào)的有效位數(shù)。5,A/D轉(zhuǎn)換器電路是由取樣保持電路、量化和編碼電路構(gòu)成。6,取樣保持定理是fSfimax,式中fS是取樣頻率,fimax是輸入信號(hào)的最大頻率。7,A/D轉(zhuǎn)換器電路的分解度是1/(2n),n是輸出信號(hào)的有效位數(shù)。8,常用的A/D轉(zhuǎn)換電路是逐次逼近型A/D轉(zhuǎn)換器。第二部分 復(fù)習(xí)題一、填空題:1、二極管的正向接法是電源的正極接 負(fù)極接 。2、數(shù)字電路中的晶體三極管常工作在 狀態(tài)。3、三極管的截止條件是 ,截止時(shí)特點(diǎn)是 。4、三極管的飽和條件是 ,飽和時(shí)特點(diǎn)是 。5、邏輯電路中最基本的門電路有 、 、 。6、寫出左圖邏輯電路的輸出表達(dá)式。F= 。7、分別畫出下列各門電路的邏輯符號(hào): 與門 或門 非門 與非門 或非門 OC門 三態(tài)門 異或門 8、TTL與非門的兩個(gè)狀態(tài)通常稱為“關(guān)態(tài)”和“開態(tài)”,當(dāng)輸入有一為低電平時(shí),對(duì)應(yīng)的是 態(tài);當(dāng)輸入全為高電平時(shí)對(duì)應(yīng)的是 態(tài)。9、TTL與非門的額定高電平VOH 伏,額定低電平VOL 伏。(設(shè)電源電壓EC=+5V)10、正邏輯的與門是負(fù)邏輯的 ;正邏輯或門是負(fù)邏輯的 。11、正邏輯的或非門是負(fù)邏輯的 ;正邏輯的與非門是負(fù)邏輯的 。12、在TTL三態(tài)門、OC門、與非門|異或門和或非門電路中,能實(shí)現(xiàn)“線與”邏輯功能的門為 ,能實(shí)現(xiàn)總線系統(tǒng)的門為 。13、TTL與非門的關(guān)門電平為0.7V,開門電平為1.9V,當(dāng)其輸入低電平為0.4V,高電平為3.2V時(shí),其低電平輸入噪聲容限VNL為 ,輸入高電平噪聲容限為 。14、如果某TTL與非門的輸入低電平噪聲容量VNL=0.7V,輸出低電平VOL=0.2V,那么它的關(guān)門電平VOFF為 。15、對(duì)于或非門,只要有一個(gè)輸入為高電平,則輸出就為 電平,所以對(duì)或非門多余輸入端的處理不能接 電平。16、TTL與非門中,多余輸入端的處理辦法是 。17、對(duì)于TTL與非門,只要有一個(gè)輸入為低電平,則輸出就為 電平,所以對(duì)與非門多余輸入端的處理不能接 電平。18、NMCS門電路中,負(fù)載管跨導(dǎo) 工作管跨導(dǎo) 。19、在TTL類電路中。輸入端懸空等效于 電平。20、一般TTL集成門電路的平均傳輸延遲時(shí)間比CMOS集成門電路 功耗比CMOS門電路的 。21、所謂三態(tài)門,其輸出有 狀態(tài), 狀態(tài)和 狀態(tài)。22、CMOS類門中,對(duì)未使用的輸入端應(yīng)當(dāng) 或者 ,而不允許 。23、CMOS場(chǎng)效管工作于飽和區(qū)時(shí),由于 ,從而抵消了漏極電壓增加的影響,使漏極電流基本不變。24、CMOS門的標(biāo)稱高電平VOH= 伏,標(biāo)稱低電平VOL= 伏。(電源Ebb=+5伏)。25、寫出左圖所示的NMOS邏輯電路的輸出函數(shù)表達(dá)式F= 。26、在P型半導(dǎo)體中,主要靠 導(dǎo)電,在N型半導(dǎo)體中,主要靠 導(dǎo)電。27、所謂MOS管的開啟電壓,即是開始形成導(dǎo)電溝道所需要的 。28、左圖開關(guān)電路中,設(shè)元件參數(shù)能滿足可靠地飽和與截止的要求,則其邏輯表達(dá)式F= 。29、MOS管的飽和區(qū)與非飽和區(qū)的界線滿足 。30、十進(jìn)制數(shù)(65)10=( )2=( )8=( )16。31、把十六進(jìn)制數(shù)5FE轉(zhuǎn)換成二進(jìn)制數(shù)為 。32、二進(jìn)制數(shù)1101011.011轉(zhuǎn)換為十進(jìn)制數(shù)為 ,十六進(jìn)制數(shù)為 ,8421BCD碼為 。33、任意兩個(gè)最小項(xiàng)之積恒為 ,全體最小項(xiàng)之和恒為 。34、邏輯函數(shù)F的卡諾圖若全為1格,對(duì)應(yīng)F= 。35、通常邏輯函數(shù)的表示方法有 、 、 和 四種。36、邏輯函數(shù),其反函數(shù) = ,其對(duì)偶式F*= 。37、(100101010011)8421BCD表示十進(jìn)制數(shù) 。38、函數(shù)的反函數(shù)= 。39、若邏輯函數(shù),則其反函數(shù)= 。40、若邏輯函數(shù)F=A+BC,則其或與形式是 。41、若,則有F= ,G= 。42、函數(shù)F=AB+BC+AC的反函數(shù)的與或表達(dá)式為 。43、函數(shù)的最簡(jiǎn)與或式為 。44、函數(shù)的最簡(jiǎn)與或式為 。45、在不完全描述(或帶約速項(xiàng))的邏輯函數(shù)中,約束項(xiàng)是對(duì)輸入的 ,是指 ,相應(yīng)于這些約束項(xiàng),函數(shù)取值為 。46、在存在約束項(xiàng)的邏輯函數(shù)中,約束項(xiàng)是指 ,在與或標(biāo)準(zhǔn)型中有利于化簡(jiǎn)邏輯函數(shù)時(shí),相應(yīng)項(xiàng)可以視為 ;在或與標(biāo)準(zhǔn)型中,在有利于化簡(jiǎn)時(shí),相應(yīng)項(xiàng)可視為 。47、分別寫出下列門電路的輸出函數(shù)表達(dá)式。48、組合邏輯電路是指任何時(shí)刻電路的輸出僅由當(dāng)時(shí)的 決定。49、將本位的兩個(gè)數(shù)和來自低位的進(jìn)位數(shù)三者相加,這種加法運(yùn)算稱為 。50、在一系列異或邏輯運(yùn)算中,當(dāng)輸入碼中的1的個(gè)數(shù)為 數(shù)個(gè)時(shí),其輸出為1。51、一個(gè)二進(jìn)制編碼器若需要對(duì)12個(gè)輸入信號(hào)進(jìn)行編碼,則要采用 位二進(jìn)制代碼。52、三變量輸入譯碼器,其譯碼輸出信號(hào)最多應(yīng)有 個(gè)。53、用二進(jìn)制表示有關(guān)對(duì)象(信號(hào))的過程叫 。一位二進(jìn)制代碼可以表示 信號(hào)。54、若用一個(gè)四十六線的譯碼器(高電平輸出有效)實(shí)現(xiàn)函數(shù)F(A,B,C,D)=m(3,5,7,9,11,13)的表達(dá)式是F(A,B,C,D)= .。55、多路選擇器的基本功能是從若干路 數(shù)據(jù)中選擇一路作為 。56、多路選擇器的功能是 。57、一個(gè)二十進(jìn)制譯碼器規(guī)定為輸出低有效,則當(dāng)輸入8421BCD碼為0110時(shí),其輸出Y9 Y8 Y7 Y6 Y5 Y4 Y3 Y2 Y1 Y0= 。58、列出半加器的真值表:59、全加器與半器的區(qū)別是 。60、固定ROM主要由地址譯碼器、 和輸出電路三部分組成。61、二十進(jìn)制譯碼器為輸出高電平有效,當(dāng)輸入DCBA為0110時(shí),輸出Y0 Y1 Y2 Y3 Y4 Y5 Y6 Y7 Y8 Y9的值為 。62、按照電路組成和邏輯功能的不同,數(shù)字邏輯電路可分為: 和 兩大類。63、ROM和LPA在結(jié)構(gòu)上都有一個(gè) 陣列和一個(gè) 陣列。64、ROM和PLA在結(jié)構(gòu)上的區(qū)別,主要是ROM的與陣列 編程;而PLA的與陣列 編程。65、一片4K8的ROM的存貯器有 個(gè)字,字長為 位,有 個(gè)片選端和 根地址線。66、由與非門構(gòu)成的基本RS觸發(fā)器約束條件是 。67、試填寫JK觸發(fā)器特性表(下左)中的Qn+1。68、試填寫RS觸發(fā)器特性表(下右)中的Qn+1。QnJKQn+1QnRDSDQn+100000000100101001001101110010010110111011011111169、主從RS觸發(fā)器從根本上解決了基本RS觸發(fā)器的 問題。70、邊沿JK觸發(fā)器解決了主從JK觸發(fā)器的 問題。71、根據(jù)在CP控制下,邏輯功能的不同,常把時(shí)鐘觸發(fā)器分為 、 、 、 、 五種類型。72、JK觸發(fā)器的特性方程為 。73、既克服了“空翻”現(xiàn)象,又無“一次翻轉(zhuǎn)”問題的集成觸發(fā)器常用的有 和 兩種。74、維持阻塞D觸發(fā)器是在CP 觸發(fā),其特性方程為 。75、主從JK-FF克服了鐘控電平觸發(fā)器的 毛病,但存在有 問題。76、同步式時(shí)鐘觸發(fā)器是高電平觸發(fā)方式,它存在 毛病。77、主從型觸發(fā)器的一次變化問題是指在CP=1期間,主觸發(fā)器可能且僅能 而帶來的問題。78、所謂時(shí)序電路是指電路的輸出不僅與當(dāng)時(shí)的 有關(guān),而且與電路的 有關(guān)。79、在工作速度要求較高時(shí),在同步計(jì)數(shù)器和異步計(jì)數(shù)器兩者之中,應(yīng)選用 。80、三級(jí)觸發(fā)器若構(gòu)成環(huán)型計(jì)數(shù)器,其模值為 ,若構(gòu)成扭環(huán)型計(jì)數(shù)器,則其模值為 。81、由四個(gè)觸發(fā)器構(gòu)成的寄存器可以存入 位二進(jìn)制代碼。82、八級(jí)觸發(fā)器構(gòu)成的二進(jìn)制計(jì)數(shù)器模值為 。83、一般地,相應(yīng)的同步計(jì)數(shù)器比異步計(jì)數(shù)器的結(jié)構(gòu) ,工作速度 。84、已知一個(gè)十進(jìn)制加法計(jì)數(shù)器的狀態(tài)轉(zhuǎn)換圖如下,由圖可知它是采用 編碼的計(jì)數(shù)器。85、移位寄存器的功能是 。86、按計(jì)數(shù)器中各觸發(fā)器狀態(tài)更新的情況不同,可將計(jì)數(shù)分為 , 兩種類型。87、RAM的三個(gè)組成部分是指 、 、 。88、在由多片RAM組成的系統(tǒng)中,如果要使某片工作,則該片的 信號(hào)應(yīng)處于有效狀態(tài)。89、由四個(gè)觸發(fā)器構(gòu)成計(jì)數(shù)器,它的計(jì)數(shù)狀態(tài)最多為 個(gè)。90、一個(gè)4K8的RAM,有 個(gè)8位字長的存儲(chǔ)器,有 根地址線和 根數(shù)據(jù)線。91、若需要將緩慢變化的三角波信號(hào)轉(zhuǎn)換成矩形波,則采用 電路。92、對(duì)于微分型單穩(wěn)態(tài)電路,正常工作時(shí)其輸入脈沖寬度應(yīng) 輸出脈沖寬 度。93、將CH755的TH端和端連接起來即可構(gòu)成 。94、對(duì)于由于TTL與非門構(gòu)成的RC環(huán)形振蕩器,R的取值一般應(yīng) ,否則電路將不能正常工作。95、單穩(wěn)態(tài)觸發(fā)器有一個(gè) 態(tài)和一個(gè) 態(tài)。96、石英晶體多諧振蕩器的振頻率僅決定于晶體本身的 ,而與電路中 的數(shù)值無關(guān)。97、欲把輸入的正弦波信號(hào)轉(zhuǎn)換成同頻的矩形波信號(hào),可采用 電路。98、常用脈沖整形電路有 和 兩種。99、施密特觸發(fā)器有 個(gè)穩(wěn)定狀態(tài),多諧振蕩器有 個(gè)穩(wěn)定狀態(tài)。100、一個(gè)倒T網(wǎng)絡(luò)的10位D/A變換器,VREF=+5伏,Rf=2R,則當(dāng)D=(0101010100)時(shí),對(duì)應(yīng)的輸出電壓Vo= 。101、一個(gè)10位D/A轉(zhuǎn)換器的每個(gè)量化階梯表示0.025伏電壓,則它最大能表示 伏電壓。102、一個(gè)8位D/A轉(zhuǎn)換器,當(dāng)輸入為100000001時(shí)輸出電壓為5伏,則輸入為01010000時(shí),輸出電壓為 伏。103、T型電阻D/A轉(zhuǎn)換器的轉(zhuǎn)換速度比倒置T型電阻D/A轉(zhuǎn)換器的 。104、以輸出二進(jìn)制代碼的位數(shù)表示分解度的好壞,位數(shù)越多,說明量化誤差 ,轉(zhuǎn)換精度 。105、若一個(gè)8位A/D轉(zhuǎn)換器,其Vref=10伏,則當(dāng)輸入3.75伏時(shí),結(jié)果(二進(jìn)碼)為 ,當(dāng)輸入為2.5伏時(shí),結(jié)果又為 。106、一般的A/D轉(zhuǎn)換過程是通過 、 、 和 來完成的。107、若一個(gè)14位D/A變換器的滿刻度輸出電壓為Vomax=10伏,當(dāng)輸入D=(10111010101111)2時(shí),輸出電壓為 伏。108、逐次浙近型A/D轉(zhuǎn)換器由 、 、 逐次漸近寄存器與控制邏輯,以及時(shí)鐘信號(hào)等組成。 數(shù)字電路復(fù)習(xí)題一、填空題答案1二極管正極 二極管負(fù)極301000001 101 412飽和 截止310101 1111 11103VBEIbs Vces0.3V,VBE0.7V0001 0000 0111.0011 0111 01015與門,或門,非門330 16341735363738表達(dá)式、真值表、卡諾圖、邏輯圖9538關(guān) 開3993.0 0.3540(A+B)(A+C)10或門 與門411 111與非門 或非門4212OC門 三態(tài)門43130.3V 1.3V44140.9V45補(bǔ)充 不會(huì)出現(xiàn)的變量取值15低 高組合 零16接正電源或與使用端并接46不會(huì)出現(xiàn)的變量取值組合17高 低1 018遠(yuǎn)遠(yuǎn)小于4719高20小 大48輸入21高電平 低電平 高阻49全加運(yùn)算22與使用端連接 接適當(dāng)電平 懸空50奇23溝道夾斷51四24+5 05282553編碼 2個(gè)26空穴 電子54 M3+ m5+ m7+ m9+ m11+ m1327柵源電壓VGS=Y3+ Y5+ Y7+ Y9+ Y11+ Y132855輸入 輸出29VDS=VGS-VT56從多路輸入中選擇一路作為輸出57111011111184522158A B S C85在CP作用下,所在內(nèi)容逐位右移或左移0 0 0 086同步計(jì)數(shù)器 異步計(jì)數(shù)器0 1 1 087地址譯碼器 存儲(chǔ)矩陣1 0 1 0 讀寫控制電路 1 1 0 188片選59全加器多一位進(jìn)位位8916(即三個(gè)輸入端)904096 12 860存儲(chǔ)矩陣91施密特觸發(fā)器61000000100092小于62組合邏輯電路 時(shí)序邏輯電路93施密特觸發(fā)器63與門 或門94小于Roff64不可 可95穩(wěn) 暫穩(wěn)654096 8 1 1296諧振頻率 RC66R+S=197施密特觸發(fā)器67Qn+1 68 Qn+198施密特觸發(fā)器 單穩(wěn)態(tài)觸發(fā)器0 0992 00 11003.31 010125. 5751 x(不定)1023.1251 1103慢0 1104愈小 越高1 010501100000 0100 00000 x(不定)106采樣 保持 69直接控制 量化 編碼70一次變化1077.29571RS、T、T、D、JK108比較器72D/A轉(zhuǎn)換器73維持阻塞D觸發(fā)器參改電源邊沿JK觸發(fā)器74上升沿 Qn+1=D75空翻 一次變化76空翻77一次變化78輸入 原來狀態(tài)79同步計(jì)數(shù)器803 681四8225683復(fù)雜 快二、單項(xiàng)選擇題(每題只有一個(gè)正確答案,請(qǐng)把答案的標(biāo)號(hào)填入相應(yīng)的括號(hào)中)1、硅二極管導(dǎo)通和截止的條件是( ) VD0.7V, VD0.5V, VD0.7V, VD0.5V, VD0.5V。2、用電位關(guān)系描述雙極型三極管的開關(guān)工作時(shí)的三種狀態(tài),正確的是( ) 截止區(qū):UBE0V,飽和區(qū):UBC0V且UBC0V; 截止區(qū):UbeVT且Ube0V;飽和區(qū):Ubc0V 截止區(qū):Ube0.6v,飽和區(qū):UCE0.3V; 截止區(qū):Ube0V;UbeVTE且Vbc0V3、如果晶體三極管的( ),則該管工作于飽和區(qū)。 發(fā)射結(jié)正偏,集電結(jié)反偏; 發(fā)射結(jié)正偏,集電結(jié)正偏; 發(fā)射結(jié)反偏,集電結(jié)正偏; 發(fā)射結(jié)反偏,集電結(jié)反偏。4、半導(dǎo)體中,有兩種截流子,分別是( ) 原子和中子; 電子和空穴; 電子和質(zhì)子; 電子和離子。5、圖示反相器電路欲加深三極管T的飽和深度,在其它條件不變的情況下,可采?。?)的措施。 增大R2; 減少RC; 減少Ece; 增大T的b。6、二級(jí)管門電路如圖所示,輸出和輸入之間的正邏輯關(guān)系為( )。與邏輯; 或邏輯;與非 或非。7、采用正邏輯的輸入與門的真值表為( )。A B Z A B Z A B Z A B Z 0 0 0 0 0 1 0 0 0 0 0 1 0 1 1 0 1 0 0 1 0 0 1 0 1 0 0 1 0 0 1 0 0 1 0 0 1 1 1 1 1 0 1 1 1 1 1 08、如下圖的TTL與非門中,T1的主要作用是( )。 倒相; 邏輯乘; 提高帶負(fù)載能力; 提高抗干擾能力。9、欲將二輸入端的與非門、異或門、或非門作非門使用,其多余輸入端的接法可依次是( )。 掛高、掛高、零電位; 掛高、零電位,零電位; 掛高、掛高、掛高 零電位,零電位,零電位。10、對(duì)同一組合邏輯電路,分別使用正邏輯和負(fù)邏輯,其表達(dá)式( ) 互為反函數(shù); 互為對(duì)偶式; 相等; 答案都不正確。11、為實(shí)現(xiàn),下列電路接法正確的是( )。12、扇出系數(shù)(NO)是指邏輯門電路( )。 輸出電壓與輸入電壓之間的關(guān)系數(shù);輸出電壓與輸入電流之間的關(guān)系數(shù);輸出端能帶同類門的個(gè)數(shù);輸入端數(shù)。13、下列門電路工作速度最快的一種是( )。TTL ; CMOS ;NMOS ; PMOS ;14、TTL與非門三輸入端A,B,C,在A端接一電阻到地,要實(shí)現(xiàn),RA的取值應(yīng)( )。小于700; 大于2K;小于2K; 可值任意值。15、為實(shí)現(xiàn)數(shù)據(jù)傳輸?shù)目偩€結(jié)構(gòu),要選用( )門電路。或非; OC;三態(tài); 與或非。16、同或邏輯Z對(duì)應(yīng)的邏輯圖是( )。17、輸出端可直接連在一起實(shí)現(xiàn)“線與”邏輯功能的門電路是( )。與非門; 或非門;OC門; 三態(tài)門。18、對(duì)TTL與非門多余輸入端的處理,不能將它門( )。與有用輸入端連在一起; 懸空;接正電源; 接地。19、為實(shí)現(xiàn)如下圖的TTL電路輸出端所表示的功能,則其中( )是不正確接連。20、TTL與非門的關(guān)門電平0.7V,開門電平為1.9V,當(dāng)其輸入低電平為0.4V,輸入高電平為3.2V時(shí),其低電平噪聲容限為( )1.2V; 1.2V;0.3V; 1.5V。21、如圖電路是( )。 CMOS或非門; CMOS與非門; NMOS與非門; NMOS或非門;22、所謂三極管工作在倒置狀態(tài),是指三極管( )。發(fā)射結(jié)正偏,集電結(jié)反偏; 發(fā)射結(jié)正偏,集電結(jié)正偏;發(fā)射結(jié)反偏,集電結(jié)正偏; 發(fā)射結(jié)反偏,集電結(jié)反偏。23、TTL與非門的關(guān)門電平為0.7V,開門電平為1.9V,當(dāng)其輸入低電平為0.4V,輸入高電平為3.2V時(shí),其輸入高電平噪聲容限為( )。1.1V; 1.3V;1.2V; 1.5V。24、兩輸入變量A,B的邏輯門,根據(jù)輸出波形F,應(yīng)該屬于( )。 與非門;或非門;同或門;與門。25、下列電路完成的邏輯功能是( )。 26、下圖電路實(shí)現(xiàn)的邏輯功能是( )。 ; ; ; 。27、函數(shù)的最簡(jiǎn)與或式為( )。1; 0; AB; 28、函數(shù)F=AB+BC+AC與( )。相等; 互為反函數(shù);互為對(duì)偶式; 答案都不正確。29、邏輯函數(shù),當(dāng)ABC的取值為( )時(shí),F(xiàn)=1。000; 011; 101; 111。30、函數(shù)的最簡(jiǎn)與或式為( )。0; ABC; C31、函數(shù)的最簡(jiǎn)與或表達(dá)式為( )。1; ; A+B+C;ABC32、函數(shù)的最簡(jiǎn)與非實(shí)現(xiàn)是( )。; ; 。33、函數(shù)的或與式是( )。; F=(B+C)(B+D)(A+D);; 34、函數(shù)的簡(jiǎn)化與或表達(dá)式是( )。; ; 35、函數(shù)的最簡(jiǎn)或與表達(dá)式是( )。; ; F=C(A+B)36、函數(shù)F=m(3,4,5,7,9,13,14,15)+d(1,10,11)的最簡(jiǎn)與或式為( )。D=D+AC; ; 。37、AB與( )。互為反函數(shù); 互為對(duì)偶式; 相等; 答案都不正確。38、邏輯函數(shù)的反函數(shù)為( )。; ; 。39、邏輯函數(shù)的最簡(jiǎn)與或式是( )。AB+C; AB; A+C; 。40、能使邏輯函數(shù)為零的變量(順序ABC)組合是( )。011,110,101 010,001,100110,101,011 110,101,11141、函數(shù)( )?;榉春瘮?shù) 互為對(duì)偶式相等 答案均不正確42、函數(shù)F(A,B,C,D)=m(0,1,2,4,5,10)+d(8,9,12,13,14,15)的最簡(jiǎn)與或表達(dá)式為( )。 43、將具有約束條件的邏輯函數(shù)F=m(0,2,3,4,6,7,9)化為最簡(jiǎn)與或式結(jié)果應(yīng)為( )。 44、下列函數(shù)中( )式是函數(shù)的最小項(xiàng)表達(dá)式。 45、函數(shù)是最簡(jiǎn)( )表達(dá)式?;蚺c 與或非 與非與非 或非或非46、函數(shù)F=(A+AB+ABC)(A+B+C)的最簡(jiǎn)與或式是( )。A+B+C A ABC B47、函數(shù)( )。相等 互為反函數(shù) 互為對(duì)偶式 答案都不對(duì)48、函數(shù)的最簡(jiǎn)與或式為( )。AC BC C49、函數(shù)( )。相等 互為反函數(shù) 互為對(duì)偶式 答案都不對(duì)50、函數(shù)的最簡(jiǎn)與或式為( )。ABC ABD BD B51、函數(shù)F=m(5,6,7,8,9)+d(10,11,12,13,14,15)的最簡(jiǎn)與或式為( )。 A+B A+BC+BD A52、函數(shù)(6)的最簡(jiǎn)與或式是( )。 F=AC+BCF=AC+BC+AB 53、下列電路完成的或非邏輯運(yùn)算是( ) 54、邏輯函數(shù)的最簡(jiǎn)與非實(shí)現(xiàn)的表達(dá)式是( )。 55、能使邏輯函數(shù)F=ABCD均為1的輸入變量組合是( )。1101,0001,0100,1000 1100,1110,1010,10
溫馨提示
- 1. 本站所有資源如無特殊說明,都需要本地電腦安裝OFFICE2007和PDF閱讀器。圖紙軟件為CAD,CAXA,PROE,UG,SolidWorks等.壓縮文件請(qǐng)下載最新的WinRAR軟件解壓。
- 2. 本站的文檔不包含任何第三方提供的附件圖紙等,如果需要附件,請(qǐng)聯(lián)系上傳者。文件的所有權(quán)益歸上傳用戶所有。
- 3. 本站RAR壓縮包中若帶圖紙,網(wǎng)頁內(nèi)容里面會(huì)有圖紙預(yù)覽,若沒有圖紙預(yù)覽就沒有圖紙。
- 4. 未經(jīng)權(quán)益所有人同意不得將文件中的內(nèi)容挪作商業(yè)或盈利用途。
- 5. 人人文庫網(wǎng)僅提供信息存儲(chǔ)空間,僅對(duì)用戶上傳內(nèi)容的表現(xiàn)方式做保護(hù)處理,對(duì)用戶上傳分享的文檔內(nèi)容本身不做任何修改或編輯,并不能對(duì)任何下載內(nèi)容負(fù)責(zé)。
- 6. 下載文件中如有侵權(quán)或不適當(dāng)內(nèi)容,請(qǐng)與我們聯(lián)系,我們立即糾正。
- 7. 本站不保證下載資源的準(zhǔn)確性、安全性和完整性, 同時(shí)也不承擔(dān)用戶因使用這些下載資源對(duì)自己和他人造成任何形式的傷害或損失。
最新文檔
- 中西醫(yī)結(jié)合基礎(chǔ)思路研究與方法知到課后答案智慧樹章節(jié)測(cè)試答案2025年春云南中醫(yī)藥大學(xué)
- 廣東省湛江市第二十三中學(xué)人教版高中歷史必修一第2課秦朝中央集權(quán)制度的形成測(cè)試題
- 治安內(nèi)保管理制度
- 安徽省亳州市2024-2025學(xué)年高二上學(xué)期期末質(zhì)量檢測(cè)數(shù)學(xué)試卷
- 2017-2018學(xué)年物理人教版必修2講義第5章曲線運(yùn)動(dòng)第7節(jié)
- 高考物理課標(biāo)版一輪復(fù)習(xí)考點(diǎn)規(guī)范練6受力分析共點(diǎn)力的平衡
- 2025年微波和高頻波解凍設(shè)備項(xiàng)目合作計(jì)劃書
- 基于SysML的船廠鋼板堆場(chǎng)作業(yè)系統(tǒng)建模研究
- 農(nóng)村公路養(yǎng)護(hù)部門加強(qiáng)財(cái)務(wù)管理工作的對(duì)策實(shí)踐探究
- 煙草一號(hào)工程中DB2的性能優(yōu)化及應(yīng)用性研究
- 江蘇省南京市2023屆高三第一學(xué)期期初考試英語試題和答案
- 10kV電力線路改造工程量清單
- 紅樓春趣劇本新編
- FLUX系統(tǒng)用戶手冊(cè)
- WB/T 1066-2017貨架安裝及驗(yàn)收技術(shù)條件
- GB/T 40806-2021機(jī)床發(fā)射空氣傳播噪聲金屬切削機(jī)床的操作條件
- 打起手鼓唱起歌二聲部改編簡(jiǎn)譜
- 新外研版高二英語選擇性必修二unit6 PlanB life on Mars 課件
- 電除顫完整版課件
- 2022年08月安徽省引江濟(jì)淮集團(tuán)有限公司2022年社會(huì)招聘60名運(yùn)行維護(hù)人員高頻考點(diǎn)卷叁(3套)答案詳解篇
- 有關(guān)李白的故事9篇
評(píng)論
0/150
提交評(píng)論