嵌入式系統(tǒng)原理與應(yīng)用實(shí)驗(yàn)報(bào)告模板.doc_第1頁
嵌入式系統(tǒng)原理與應(yīng)用實(shí)驗(yàn)報(bào)告模板.doc_第2頁
嵌入式系統(tǒng)原理與應(yīng)用實(shí)驗(yàn)報(bào)告模板.doc_第3頁
嵌入式系統(tǒng)原理與應(yīng)用實(shí)驗(yàn)報(bào)告模板.doc_第4頁
全文預(yù)覽已結(jié)束

下載本文檔

版權(quán)說明:本文檔由用戶提供并上傳,收益歸屬內(nèi)容提供方,若內(nèi)容存在侵權(quán),請(qǐng)進(jìn)行舉報(bào)或認(rèn)領(lǐng)

文檔簡(jiǎn)介

北京聯(lián)合大學(xué)嵌入式系統(tǒng)原理與應(yīng)用實(shí)驗(yàn)報(bào)告學(xué) 院: 信息學(xué)院 專 業(yè): 計(jì)算機(jī)科學(xué)與技術(shù) 課 程:嵌入式系統(tǒng)原理與應(yīng)用 班 級(jí): 1109B 姓 名: 學(xué) 號(hào): 姓 名: 學(xué) 號(hào): 題目嵌入式系統(tǒng)ADS集成開發(fā)環(huán)境實(shí)驗(yàn)(工程的建立)1、 實(shí)驗(yàn)?zāi)康募叭蝿?wù) 通過具體實(shí)驗(yàn)了解實(shí)驗(yàn)板與底板結(jié)合的原理和使用方法,實(shí)現(xiàn)點(diǎn)陣控制實(shí)驗(yàn)。 通過具體編程利用實(shí)驗(yàn)板控制底板的點(diǎn)陣數(shù)碼管閃爍2、 原理 5.1.4 實(shí)驗(yàn)原理及說明程序中使用的底板資源如下:l nCS0寄存器功能描述(必選)l 寄存器VERSION:偏移地址0x00l VERSION寄存器為只讀寄存器,用來存儲(chǔ)FPGA軟件版本和底板版本信息。表5-1 VERSION寄存器位名稱讀/寫描述7FPGA VERSION只讀7:4= 0001,F(xiàn)PGA軟件版本1.06只讀5只讀4只讀30只讀預(yù)留2Borad version只讀2:0=001,底板版本1.01只讀0只讀寄存器BRD_CFG 偏移地址0x01表5-2寄存器BRD_CFG位名稱讀/寫描述7CSEG7讀/寫七段數(shù)碼管屏蔽1:屏蔽 0:不屏蔽(默認(rèn))6CLED讀/寫底板屏蔽1:屏蔽 0:不屏蔽(默認(rèn))54HDKEY讀hold_key 1:沒有鍵按下 0:有鍵按下3CDM2讀/寫點(diǎn)陣led屏蔽1:屏蔽 0:不屏蔽(默認(rèn))2CDM1讀/寫點(diǎn)陣led屏蔽1:屏蔽 0:不屏蔽(默認(rèn))1CKB讀/寫鍵盤屏蔽1:屏蔽 0:不屏蔽(默認(rèn))0CFLED讀/寫FPGA LED屏蔽1:屏蔽 0:不屏蔽(默認(rèn))表5-3 寄存器DM1_RLn寄存器名偏移地址DM1_RL10x02DM1_RL20x03DM1_RL30x04DM1_RL40x05DM1_RL50x06DM1_RL60x07DM1_

溫馨提示

  • 1. 本站所有資源如無特殊說明,都需要本地電腦安裝OFFICE2007和PDF閱讀器。圖紙軟件為CAD,CAXA,PROE,UG,SolidWorks等.壓縮文件請(qǐng)下載最新的WinRAR軟件解壓。
  • 2. 本站的文檔不包含任何第三方提供的附件圖紙等,如果需要附件,請(qǐng)聯(lián)系上傳者。文件的所有權(quán)益歸上傳用戶所有。
  • 3. 本站RAR壓縮包中若帶圖紙,網(wǎng)頁內(nèi)容里面會(huì)有圖紙預(yù)覽,若沒有圖紙預(yù)覽就沒有圖紙。
  • 4. 未經(jīng)權(quán)益所有人同意不得將文件中的內(nèi)容挪作商業(yè)或盈利用途。
  • 5. 人人文庫網(wǎng)僅提供信息存儲(chǔ)空間,僅對(duì)用戶上傳內(nèi)容的表現(xiàn)方式做保護(hù)處理,對(duì)用戶上傳分享的文檔內(nèi)容本身不做任何修改或編輯,并不能對(duì)任何下載內(nèi)容負(fù)責(zé)。
  • 6. 下載文件中如有侵權(quán)或不適當(dāng)內(nèi)容,請(qǐng)與我們聯(lián)系,我們立即糾正。
  • 7. 本站不保證下載資源的準(zhǔn)確性、安全性和完整性, 同時(shí)也不承擔(dān)用戶因使用這些下載資源對(duì)自己和他人造成任何形式的傷害或損失。

評(píng)論

0/150

提交評(píng)論