數(shù)字電路習題_第1頁
數(shù)字電路習題_第2頁
數(shù)字電路習題_第3頁
數(shù)字電路習題_第4頁
數(shù)字電路習題_第5頁
已閱讀5頁,還剩20頁未讀, 繼續(xù)免費閱讀

下載本文檔

版權(quán)說明:本文檔由用戶提供并上傳,收益歸屬內(nèi)容提供方,若內(nèi)容存在侵權(quán),請進行舉報或認領(lǐng)

文檔簡介

1、25數(shù)字電路習題第一章-、填空題(每題 2分,共42分),轉(zhuǎn)換為十六進制數(shù)為(1. (374.51) 10=() 8421bcd2. 二進制數(shù)(1011.1001) 2轉(zhuǎn)換為八進制數(shù)為(3. (10000101100011) 8421 =()24214. (10101101001)8421 =()105. 將(459) 10 編成()8421bcd6. (10000101100011) 8421 =()107. (1010010100) 8421 =()54218. (1011101) 2=()10=()89. (201 )10=()2=()1610. (65.25) 10=()2=()811

2、. (276.25)10 =()212. 余3碼10001000對應(yīng)的2421碼為()。13. (76.25)10 =()814. (11110.11) 2=()10=()815. 八進制(273) 8中,它的第三位數(shù) 2的位權(quán)為()。16.十進制數(shù)254.75的二進制編碼(),十六進制編碼 (17. (1100011.011 2=()8=()1618. (26.125) 10= () 16=(19. (365) 10=()2=()1620. (be) 16=()10=()221. (436.75)10 =()2)。)8421bcd第二章二填空題(每題 2分,共62分)1 .異或門如果當作非門

3、使用,應(yīng)當讓其中一個輸入端固定接()。2 .邏輯函數(shù)式f=ab+ac的對偶式為()。3 .三態(tài)門電路的輸出有()、()和()3種狀態(tài)。4 . ttl與非門多余的輸入端應(yīng)()ttl或非門多余的輸入端應(yīng)()。5 .ttl與門多余的輸入端應(yīng)()ttl或門多余的輸入端應(yīng)()。6 .邏輯函數(shù)f= a e+bc的最小項之和表達式為()。7 . y= (a+b+c) a b c 對偶式為 y/=()。8 .已知 y=ab+bc+acd,則 y=()。9 .任何邏輯函數(shù)都可以表示成最小項的()及最大項的()10 . y= abc+ad+c 對偶式為 y/=()。11 . y=ab+cde+0的反函數(shù)式為()。

4、12 .邏輯函數(shù)式f=ab+ac的最小項表達式為()。13 .函數(shù)e = ab + bc的反演式f1 =()。14 . f =ab+bc+ca的“與非”邏輯式為()。15 .有一數(shù)碼10010011,作為自然二進制數(shù)時,它相當于十進制數(shù)(),作為8421bc加時,它相當于1進制數(shù)()。16 .用與非門實現(xiàn)邏輯函數(shù) f=ab+cd ,邏輯函數(shù)應(yīng)該改成 f=()。17 .邏輯函數(shù) f=a(a b)=()。18 .已知y=ab+b+ab+a,化簡后結(jié)果是()。19 . oc門能實現(xiàn)()邏輯運算的電路連接,采用總線結(jié)構(gòu),分時傳輸數(shù)據(jù)時,應(yīng)選用()。20 .二進制數(shù)111011.101轉(zhuǎn)化成十進制數(shù)為(

5、)轉(zhuǎn)化成八進制數(shù)為()。f = ; b a c d ab cd21 .已知某函數(shù)i八,該函數(shù)的反函數(shù)f =()。22 . y =ab +ac , y的最簡與或式為()。23 .函數(shù)y =a+ab +a(c +d),其對偶式為()。24 .邏輯函數(shù)f= ab + bc +acbde的最簡與或式為()。25 . f1 = abc+abc +abc + ab , f2 = ab + b(a c),它們之間的關(guān)系是()。26 .邏輯函數(shù)y = ab十c的兩種標準形式分別為()、( )。27 .函數(shù)y=a + ab+a(c+d),其反函數(shù)為()。28 .已知邏輯函數(shù) f= ab,它的或與非表達式為()。

6、29 .在函數(shù)f=ab+cd的真值表中,f=1的狀態(tài)有()個。30 . y=ab+c+ad 的反函數(shù)式為()。31 . f= a bcd+a b c+ab c +abc= 2 m ()。二、函數(shù)化簡題(每題 5分,共200分)1 .化簡邏輯函數(shù) y(a,b,c, d) =m(0,2,4,6,10,14)2 .化簡邏輯函數(shù)f =ac-ab + bc+ac d3 .化簡邏輯函數(shù) f = ab + ad + bd + bce4 .化簡邏輯函數(shù) f=abc+acd+ac5 .化簡邏輯函數(shù) y = ac +ac +bc +bc6 .化簡邏輯函數(shù)1 z= ab +a.b c +ab c-bc=07 .化簡

7、邏輯函數(shù) f =ac +abc +bc + abc8 .化簡邏輯函數(shù) f ( a,b,c,d ) =,m(0,1,2,4,5,9)+ ed (7,8,10,11,12,13)9 .化簡邏輯函數(shù) y =m(1,3,4,9,11,12,14,15)+d(5,6,7,13)10 .化簡邏輯函數(shù) l(a,b,c,d)= m(0,2,5,7,8,10,13,15)11 .化簡邏輯函數(shù) f= em (1, 3, 8, 9, 10, 11, 14, 15)12 .化簡邏輯函數(shù) y(a,b,c) =em(2,3,6,7,14,15)13 .化簡邏輯函數(shù) l = ab+ab+ab + ab14 . f= 12

8、m(0,2,3,4,8,10,11)15 .化簡邏輯函數(shù) l(a,b,c,d)= zm(0,1,5,7,8,9,10,12,13,14,15)16 .化簡邏輯函數(shù) f(a,b,c,d)=z(0,6,9,10,12,15)+ d(2,7,8,11,13,14)17 .化簡邏輯函數(shù) y(a,b,c, d) = abc +a b cd +ab c + abcd ,且a, b, c, d不可能同時為0o18 .化簡邏輯函數(shù)f(a,b,c,dm(1,3,4,7,13,14 片 d(2,5,12,15)19 .化簡邏輯函數(shù)f(a,b,c,d azm(0,2,4,7,8,10,12,13)20 .化簡邏輯函

9、數(shù) l(a,b,c,d)二三m(0,1,2,4,5,6,8,9,10)21 .化簡邏輯函數(shù) y = aabc ,babc ,cabc22 .化簡邏輯函數(shù) f (a、b、c、d) = e m (0, 2, 8, 9, 10, 11, 13, 15)23 .化簡邏輯函數(shù) y = bcd +bc + acd + abd24.化簡邏輯函數(shù)f ac+ab + bc+acd25 .用卡諾圖把下邏輯函數(shù)化簡成最簡與或式。y=a+c+d +abcd +abcd給定約束條件為abcd abcd abcd abcd abcd abcd = 026 .化簡邏輯函數(shù) y (a,b,c,d) =m(0,1,4,9,12

10、) +ed(2,3,6,10,11,14)27 .化簡邏輯函數(shù) y(a,b,c, d) =em(0,1,4,6,9,13)+ed(2,3,5,11,15)28 .邏輯函數(shù) y (a, b, c, d) =z (1,2,4,5,6,9)約束條件為 ab+ac=029 .化簡邏輯函數(shù) f = a(c + bd)(a + bd) + b(c + de) + bc30 .化簡邏輯函數(shù) f =(a +b +c +d j;a + b +c + d (a + b + c + d g+ b+c + d )(a +d )31 .用公式化簡邏輯函數(shù):y = ac6+bc +bd + ab +ac +b .c32

11、.化簡邏輯函數(shù) y =cd(a b計abc + a cd ,給定約束條件為 ab+ c50。33 .已知a昨1,試證明 ax+by = a x +b y 。34 .化簡邏輯函數(shù) f= a(b+ c ) +a (b +c)+ bcde+ b c (d+e)f35 .化簡邏輯函數(shù) y =ac +bc + bd+cd + a(b+c)+ abcd + abde36 .化簡邏輯函數(shù) y =a + b cd+a + c旨d37 .化簡邏輯函數(shù) f =(a+cka + bia+c /b+d/b + c)38 .化簡邏輯函數(shù) f(a, b, c, d az m(0,1,4,5,6,7,9,10,11,13,

12、14,15)39 .化簡邏輯函數(shù) f =kb+ab c+abc(ad +bc)40 .化簡邏輯函數(shù) y = abc +abd +acd +c d +abc +acd第四章一、填空題(每題 2分,共4分)1.2004個1進行異或運算的結(jié)果為()。2. 74ls138是3線一8線譯碼器,譯碼為輸出低電平有效,若輸入為a2aia0=110時,輸出、不翼?0應(yīng)為()。二、綜合分析題(每題 15分,共15分)1.試分析如圖所示的組合邏輯電路。1.寫出輸出邏輯表達式;2.化為最簡與或式;3.列出真值表;4.說明邏輯功能。y2三、綜合設(shè)計題(每題 15分,共300分)1 .某汽車駕駛員培訓班結(jié)業(yè)考試,有三名

13、評判員,其中a為主評判員,b、c為副評判員,評判時,按照少數(shù)服從多數(shù)原則,但若主評判員認為合格也可以通過。試用74ls138和與非門實現(xiàn)此功能的邏輯電路。2 .試用一片四位加法器將 5421bcd碼轉(zhuǎn)換為2421bcd碼。請完成設(shè)計并畫出接線圖。3 . 試用一片 3 8 譯碼器 74ls138 及與非門實現(xiàn)如下邏輯函數(shù)f 1(a,b,c) = a 二 b 二 cf 2(a,b,c) = ab bc ac4 .用一片雙 4 選一數(shù)據(jù)選擇器及與非門實現(xiàn)如下邏輯函數(shù)f 1(a,b,c) = a 二 b 二 cf 2(a,b,c) = ab bc ac5 .試用一片四位加法器及最少的門電路將8421b

14、cd碼轉(zhuǎn)換為2421bcd碼。請完成設(shè)計并畫出接線圖6 .用一片38譯碼器74ls138及與非門實現(xiàn)如下邏輯函數(shù)。f1(a,b,c) = a 二 b 二 cf2(a,b,c) = ab7 .某雷達站有3部雷達a、b、c,其中a和b功率消耗相等,c的功率是a的2倍。這些雷達由兩臺發(fā)電 器x和y供電,發(fā)電機x的最大輸出功率等于雷達 a的功率消耗,發(fā)電機 y的最大輸出功率是 x的3倍。要 求設(shè)計一個邏輯電路,能夠根據(jù)各雷達的啟動和關(guān)閉信號,以最節(jié)約電能的方式啟、停發(fā)電機。8 .設(shè)計“一位十進制數(shù)”的四舍五入電路(采用 8421bcd碼)。要求只設(shè)定一個輸出,并畫出用最少“與非 門”實現(xiàn)的邏輯電路圖。

15、9 .用 8選 1 數(shù)據(jù)選擇器 ct74ls15?,F(xiàn)下歹u函數(shù):y(a,b,c,d) =2 m(1,5,6,7,9,11,12,13,14) c10 .試用一片四位加法器及最少的門電路將8421bcd碼轉(zhuǎn)換為5421bcd碼。請完成設(shè)計并畫出接線圖。11 .試用一片74ls138輔以與非門設(shè)計一個 bcd碼素數(shù)檢測電路,要求:當輸入為大于1的素數(shù)時,電路輸出 為1,否則輸出為0 (要有設(shè)計過程)。12 .已知一個ttl結(jié)構(gòu)的8-1數(shù)據(jù)選擇器,其選擇輸入法端口a1齊根斷裂,信號無法輸入。其余功能完好,請利用這片數(shù)據(jù)選擇器實現(xiàn)邏輯函數(shù)f (a, b, c) =m (1, 2, 4, 7)。13 .

16、設(shè)計一個多功能組合邏輯電路。變量 m和n為功能選擇輸入信號。a、b為邏輯變量。f為電路的輸出。當m、n取不同值時,電路具有不同的邏輯功能。試應(yīng)用八選一數(shù)據(jù)選擇器和適當?shù)拈T電路實現(xiàn)。mnf00a01ab10ab11a+b14 .設(shè)計一位8421bcd碼的判奇電路,當輸入碼含奇數(shù)個“1”時,輸出為1,否則為0。要求使用兩種方法實現(xiàn):(1)用最少與非門實現(xiàn),列出與非函數(shù)式;(2)用一片8選1數(shù)據(jù)選擇器74ls151加若干門電路實現(xiàn),畫出電路圖。15 .應(yīng)用3線一8線譯碼器74ls138和適當?shù)倪壿嬮T設(shè)計一個一位全加器(1)列出全加器真值表(2)寫出輸出函數(shù)邏輯表達式(3)畫出邏輯圖16 .給定邏輯函

17、數(shù) f (a, b, c, d) =m (4, 5, 6, 7, 8, 13, 14, 15)試用附圖所示器件實現(xiàn)之。要求只能用附圖中提供的器件和連線,不能再加其他器件。 輸入只提供原變量,不提供反變量,也不提供0和1.附圖中4選1多路選擇器中的 b為高位。17 .應(yīng)用3線一8線譯碼器74ls138和適當?shù)倪壿嬮T設(shè)計一個一位全減器(1)列出全減器真值表(2)寫出輸出函數(shù)邏輯表達式(3)畫出邏輯圖18 .今有a、b、c三人可以進入某秘密檔案室,但條件是a、b、c三人在場或有兩人在場,但其中一人必須是a,否則報警系統(tǒng)就發(fā)出警報信號。試:(1)列出真值表;(2)寫出邏輯表達式并化簡;(3)畫出邏輯圖

18、。19 .應(yīng)用一個8-1數(shù)據(jù)選擇器設(shè)計一個 8421bcd碼四舍五入電路。當輸入信號為0三dcbai 4時,輸出信號 l為0,當輸入信號為 5三dcbai 9時,輸出信號 l為1。20 .試用四位超前進位全加器 74ls283和適當?shù)倪壿嬮T實現(xiàn)兩個一位8421bcd碼十進制數(shù)的加法運算。第五章一、填空題(每題 2分,共10分)1 .jk觸發(fā)器要求狀態(tài)由0- 1,其輸入信號應(yīng)為()。2 .置位信號用來將觸發(fā)器置位成(),復(fù)位信號用來將觸發(fā)器復(fù)位成()3 .將jk觸發(fā)器的j端和k端連接在一起,其輸出 q相當于對輸入時鐘信號()分頻。4 .對于jk觸發(fā)器,若j = k ,則可完成()觸發(fā)器的邏輯功能

19、;若 j = k ,則可完成()觸發(fā)器的邏輯功能。5 .若用jk觸發(fā)器來實現(xiàn)特性方程qnh1 =ad +ab,則jk端的方程應(yīng)為().二、畫圖計算空題(每題 10分,共110分)1.圖(a)中cp的波形如圖(b)所示。要求:(1)寫出觸發(fā)器次態(tài) qn+1的最簡函數(shù)表達式和 y1、y2的輸出方程。(2)在圖(b)中畫出q、y1和y2的波形(設(shè) q n=0)圖2. jk觸發(fā)器,時鐘波形cp及輸入控制j、k波形如圖所示。試分別畫出主從型jk觸發(fā)器和負邊沿jk觸發(fā)器輸出端q的電壓波形,設(shè)觸發(fā)器的初始狀態(tài)為零。11 . 11 rt :l_m ij3 日 e3 .試畫出在cp脈沖作用下q1,q2,y對應(yīng)的

20、電壓波形.設(shè)觸發(fā)器的初態(tài)為 0.123456cp i ii i14 .邏輯電路和各輸入信號如圖所示,畫出各觸發(fā)器q端的波形(觸發(fā)器的初態(tài)均為零)acpbqlcprbq端的波形。設(shè)電路初態(tài)未被外電路確定,均a5 .觸發(fā)器組成的電路如圖所示。已知輸入波形如圖所示,畫出 看作0。b cpc6 .圖所示電路為單次脈沖發(fā)生電路。每按動一次按鈕s,電路能輸出一個定寬的脈沖。(1)試畫出q1 、q2的波形。(2)結(jié)合時序波形圖簡要說明電路工作原理,指出電路輸出的單脈沖的寬度。flqif2q2| 1234 后 .q2q1和q2的波形。要求給出分析過程,寫出激7 .由jk和d觸發(fā)器組成的電路和輸入波形分別如下圖

21、,試畫出 勵方程和狀態(tài)方程。初始狀態(tài)為q1=1, q2=0。8.已知電路及cp、a的波形如圖所示,設(shè)觸發(fā)器的初態(tài)均為0”,試畫出輸出端 b和c的波形。cpcp9.主從型jk觸發(fā)器組成的邏輯電路及輸出波形如圖所示,畫出輸出端波形。10.由主從型jk觸發(fā)器組成的電路及給定的輸入波形如圖所示。試畫出輸出端qi、q2的電壓波形。cpcp 1234561x11.電路下圖所示,試寫出 z 1、z 2、z 3的輸出邏輯表達式,并畫出在 cp脈沖作用下,q 0、q 1、z 1、z 2、z 3的輸出波形。畫出 6個cp周期即可。(設(shè)q 0、q 1的初態(tài)分別為1態(tài)和0態(tài))qi(,j ()第六章-、填空題(每題 2

22、分,共22分)1.構(gòu)造一個十進制的加法計數(shù)器,需要多少(2.3.4.5.五個d觸發(fā)器構(gòu)成環(huán)形計數(shù)器,其計數(shù)長度為( 欲將一個存放在移位寄存器中的二進制數(shù)乘以 用n位移位寄存器構(gòu)成的扭環(huán)形計數(shù)器的模是( 用移位寄存器產(chǎn)生 11101000序列,至少需要()個觸發(fā)器。)。16,需要()個移位脈沖。)。)個觸發(fā)器。6. 5位扭環(huán)形計數(shù)器的無效狀態(tài)為7. n位觸發(fā)器構(gòu)成的扭環(huán)形計數(shù)器8. 欲構(gòu)成能記最大十進制數(shù)為 制加法計數(shù)器芯片。),其無關(guān)狀態(tài)數(shù)為個()999的計數(shù)器,至少需要()片十進制加法計數(shù)器,或()片4位二進9.四位二進制減法計數(shù)器的初始狀態(tài)為0011,四個cp脈沖過后它的狀態(tài)為(10.有一

23、個左移位寄存器,當預(yù)先置入1011后,其串行固定接0,在4個移位脈沖cp作用下,四位數(shù)據(jù)的移位過程是(11. 一個五位的二進制加法計數(shù)器,初始狀態(tài)為00000,問經(jīng)過201個輸入脈沖后,此計數(shù)器的狀態(tài)為(二、畫圖計算空題(每題 10分,共1.2.3.4.應(yīng)用四位二進制加計數(shù)器應(yīng)用四位二進制加計數(shù)器應(yīng)用四位二進制加計數(shù)器應(yīng)用四位二進制加計數(shù)器74161741615.試畫出下圖所示邏輯電路clk o7416174161q350分)構(gòu)成一個按8421bcd碼計數(shù)的70進制計數(shù)器,畫出電路連接圖。構(gòu)成一個按二進制計數(shù)的70進制計數(shù)器,畫出電路連接圖。構(gòu)成一個按8421bcd碼計數(shù)的60進制計數(shù)器。構(gòu)成

24、一個按8421碼計數(shù)的90進制計數(shù)器。一q。)的輸出波形,試分析該電路的邏輯功能。11三、綜合分析題(每題 15分,共240分)3 .已知下圖所示的時序邏輯電路,假設(shè)觸發(fā)器的初始狀態(tài)均為“0”,試分析:(3)說明(1) 寫出驅(qū)動方程、狀態(tài)方程、輸出方程。 (2)畫出狀態(tài)轉(zhuǎn)換表,狀態(tài)圖,指出是幾進制計數(shù)器。該計數(shù)器能否自啟動。q2q1=10.5.分析以下同步時序邏輯電路的邏輯功能。請寫出分析過程。4 .電路如圖所示,在時鐘脈沖 clk作用下,當輸入序列 x=1101111101時求輸出序列z。初始狀態(tài)cpq01jc1 1k1jc1 1k1jc1 1k6.電路下圖所示,其中 ra=rb=10q ,

25、c=0.1 f,試問:1 .在uk為高電平期間,由555定時器構(gòu)成的是什么電路,其輸出 u0的頻率f0=?2 .分析由jk觸發(fā)器ff1、ff2、ff3構(gòu)成的計數(shù)器電路,要求:寫出驅(qū)動方程和狀態(tài)方程,畫出完整的狀態(tài)轉(zhuǎn) 換圖,說明電路能否自啟動;3 . q3 q2、q1的初態(tài)為000, uk所加正脈沖的寬度為 tw=5/f0 ,脈沖過后 q3 q2、q1將保持在哪個狀態(tài)?ra卜rb8 476 555 32 s1uo cpqflfjxz kq1q3uzqffj kto. oi7 .分析下面電路的邏輯功。要求寫出驅(qū)動方程、狀態(tài)方程、輸出方程、狀態(tài)轉(zhuǎn)換表、畫狀態(tài)轉(zhuǎn)換圖、判斷電 路能否自啟動、并說明電路功

26、能title8 .邏輯電路如圖所示,試分析其邏輯功能。若x端輸入的串行碼序列為5d36h,試求y端輸出序列是什么?rdsizenumberrevisionbdate:file:胞3-may -2002 彳i a-sheet of“人資料用耐試卷my design.ddb drawn byk re9 .如圖所示時序邏輯電路,試分析該電路的功能,并判斷能否自啟動,畫出狀態(tài)表和狀態(tài)圖。10 .試分析同步時序邏輯電路,要求寫出各觸發(fā)器的驅(qū)動方程、狀態(tài)方程,畫出完整的狀態(tài)轉(zhuǎn)換圖(按q3q2q1排列)11 .試分析下圖所示的同步時序電路,寫出各觸發(fā)器的驅(qū)動方程,電路的狀態(tài)方程和輸出方程,畫出狀態(tài)轉(zhuǎn)換 表和

27、狀態(tài)轉(zhuǎn)換圖。cp15b12.試分析下圖是多少進制的計數(shù)器,電路的分頻比是多少?。要求有分析過程。13 .由兩片74ls161 (四位同步二進制加法計數(shù)器)組成的同步計數(shù)器如圖所示,試分析其分頻比(即y與cp之頻率比),當cp頻率為20khz,則y的頻率為多少?要求有分析過程。xlidq0 qi q2 qm cs2ldrdcpdo di d2 d33為ldrdq2q 3dqi2d o-q 1odp 12cs s ,cp f=20khz14 .序列碼發(fā)生器電路如圖所示。要求: (1)試畫出該電路的狀態(tài)圖o o(2)指出z的輸出序歹u。z11 0cp15 .由移位寄存器74ls194和38譯碼器組成

28、的時序電路如圖所示。分析該電路。(1)列出該時序電路的狀態(tài)遷移表(設(shè)起始狀態(tài)為110)。(2)指出該電路輸出端 z產(chǎn)生什么序列。yo y1y2y3 y4 y5 y6y7 t4ls138el e2 e3 a2 al ao16 .分析下兩圖給出的電路:1.說明這是多少進制的計數(shù)器?2.兩片之間是多少進制?cpcp四、綜合設(shè)計題(每題 15分,共210分)1 .試用d觸發(fā)器和適當?shù)拈T電路等器件設(shè)計一個數(shù)字序列產(chǎn)生器,它可以周期性的產(chǎn)生數(shù)字序列信號:100101 。2 .用最少的jk邊沿觸發(fā)器和少量與非門設(shè)計一個七進制加法計數(shù)器。3 .用jk觸發(fā)器設(shè)計一個模為 4的同步可控加減計數(shù)器,當控制端x=0時

29、為模為4的加計數(shù),當x=1時為模為4的減計數(shù)。d觸發(fā)器和與非門為組件實現(xiàn)此同步計數(shù)器。4 .已知一個同步計數(shù)器的時序如下圖所示。請用維持阻塞q1q25 .試用jk觸發(fā)器和門電路設(shè)計一個十三進制的計數(shù)器,并檢查設(shè)計的電路能否自啟動。6 .試用jk觸發(fā)器和適當?shù)拈T電路等器件設(shè)計一個數(shù)字序列產(chǎn)生器,它可以周期性的產(chǎn)生如下數(shù)字序列信號:100110。7 .試設(shè)計一序列脈沖檢測器,當連續(xù)輸入信號110時,該電路輸出為1,否則輸出為0。8 .應(yīng)用負邊沿jk觸發(fā)器設(shè)計一個1101序列檢測器。當連續(xù)輸入信號為1101時,其輸出為1,否則輸出為0。其檢測的序列首尾可重復(fù)使用。9.試用正邊沿jk觸發(fā)器設(shè)計一同步時

30、序電路,其狀態(tài)轉(zhuǎn)換圖如圖所示,要求電路最簡。10 .設(shè)計一個串行數(shù)據(jù)檢測器。該檢測器有一個輸入端 x,它的功能是對輸入信號進行檢測。當連續(xù)輸入三個1(以及三個以上1)時,該電路輸出 y=1 ,否則輸出丫=0。11 .試設(shè)計一序列脈沖檢測器,x為輸入,z為輸出,當檢測到 x (自左向右)連續(xù)輸入信號 101時z=1 ,否則z=0, x輸入的1不能首尾重復(fù)使用。12 .試用74161 (四位二進制計數(shù)器)、74138 (3線一一8線譯碼器)等器件設(shè)計一個數(shù)字序列產(chǎn)生器,它可以周期性的產(chǎn)生數(shù)字序列信號:燈闈1。13 .試用74161 (四位二進制計數(shù)器)、74138 (3線一一8線譯碼器)等器件設(shè)計一個數(shù)字序列產(chǎn)生器,它可以周期性的產(chǎn)生數(shù)字序列信號:58d :h14 .試用74161 (四位二進制計數(shù)器)、74151 (81數(shù)據(jù)選擇器)等器件設(shè)計一個數(shù)字序列產(chǎn)生器,它可以周期性的產(chǎn)生數(shù)字序列信號:73a:h第八章vcc=12v,電壓控制端經(jīng) 0.01 f電容接地,則上觸發(fā)電平 )v。一、填空題(每題 2分,共8分)1. 555定時器構(gòu)成的施密特觸發(fā)器,若電源電壓 ut+ = () v,下觸發(fā)電平ut =(2 .在555定時器組成的脈沖電路中,脈沖產(chǎn)生電路有( )、( ),3 .由555定時器構(gòu)成的三種電

溫馨提示

  • 1. 本站所有資源如無特殊說明,都需要本地電腦安裝OFFICE2007和PDF閱讀器。圖紙軟件為CAD,CAXA,PROE,UG,SolidWorks等.壓縮文件請下載最新的WinRAR軟件解壓。
  • 2. 本站的文檔不包含任何第三方提供的附件圖紙等,如果需要附件,請聯(lián)系上傳者。文件的所有權(quán)益歸上傳用戶所有。
  • 3. 本站RAR壓縮包中若帶圖紙,網(wǎng)頁內(nèi)容里面會有圖紙預(yù)覽,若沒有圖紙預(yù)覽就沒有圖紙。
  • 4. 未經(jīng)權(quán)益所有人同意不得將文件中的內(nèi)容挪作商業(yè)或盈利用途。
  • 5. 人人文庫網(wǎng)僅提供信息存儲空間,僅對用戶上傳內(nèi)容的表現(xiàn)方式做保護處理,對用戶上傳分享的文檔內(nèi)容本身不做任何修改或編輯,并不能對任何下載內(nèi)容負責。
  • 6. 下載文件中如有侵權(quán)或不適當內(nèi)容,請與我們聯(lián)系,我們立即糾正。
  • 7. 本站不保證下載資源的準確性、安全性和完整性, 同時也不承擔用戶因使用這些下載資源對自己和他人造成任何形式的傷害或損失。

評論

0/150

提交評論