DDS程序設(shè)計(jì)實(shí)驗(yàn)報(bào)告_第1頁(yè)
DDS程序設(shè)計(jì)實(shí)驗(yàn)報(bào)告_第2頁(yè)
DDS程序設(shè)計(jì)實(shí)驗(yàn)報(bào)告_第3頁(yè)
DDS程序設(shè)計(jì)實(shí)驗(yàn)報(bào)告_第4頁(yè)
DDS程序設(shè)計(jì)實(shí)驗(yàn)報(bào)告_第5頁(yè)
已閱讀5頁(yè),還剩39頁(yè)未讀, 繼續(xù)免費(fèi)閱讀

下載本文檔

版權(quán)說(shuō)明:本文檔由用戶提供并上傳,收益歸屬內(nèi)容提供方,若內(nèi)容存在侵權(quán),請(qǐng)進(jìn)行舉報(bào)或認(rèn)領(lǐng)

文檔簡(jiǎn)介

1、摘 要本文利用QuartusII軟件設(shè)計(jì)一個(gè)可以具有清零端、使能端,可以進(jìn)行頻率控制、相位控制,可以測(cè)定頻率并且顯示出來(lái)的直接數(shù)字頻率合成器。同時(shí)本文對(duì)DDS進(jìn)行了附加功能的設(shè)計(jì),增加了節(jié)省ROM,余弦波,方波,三角波,鋸齒波的波形,最后進(jìn)行了AM調(diào)制。本文詳細(xì)描述了每個(gè)模塊原理和電路圖,對(duì)DDS電路進(jìn)行了合理的設(shè)計(jì)關(guān)鍵詞:DDS 節(jié)省ROM AM調(diào)制 QuartusIIAbstract The report designs a Direct Digital Synthesizer (DDS) which can reset, enable, change frequency and phas

2、e, measure frequency and show it by QuartusII. As the same time, the DDS adds extral design, adds the saving ROM, cosine, square waveform, triangle wave, sawtooth. At last, the artical adds the AM modulation. The artical analyzes the theory and design of all works detailly and design the DDS.Keyword

3、s: DDS save ROM AM modulation QuartusII1目 錄一實(shí)驗(yàn)內(nèi)容4二實(shí)驗(yàn)?zāi)康?三實(shí)驗(yàn)要求4四整體電路設(shè)計(jì)原理4五各模塊電路1.分頻電路62.頻率預(yù)置和調(diào)節(jié)電路10 3.相位預(yù)置和調(diào)節(jié)電路13 4.波形存儲(chǔ)器(ROM)15 5.測(cè)頻電路16 6.譯碼電路18 7.顯示電路208.總電路圖21六.附加電路 1.節(jié)省ROM22 2.余弦波28 3.方波29 4.鋸齒波31 5.三角波31 6.選擇電路34 7.AM調(diào)制 35七.調(diào)試仿真及下載36八.遇到的問(wèn)題及解決方法38九.收獲與感想39十.參考文獻(xiàn)4031. 實(shí)驗(yàn)內(nèi)容 本實(shí)驗(yàn)的內(nèi)容是使用DDS的方法設(shè)計(jì)一個(gè)任意頻

4、率的正弦信號(hào)發(fā)生器和頻率計(jì),利用QuartusII完成設(shè)計(jì)、仿真等工作,并進(jìn)行硬件測(cè)試,通過(guò)示波器觀察輸出信號(hào)波形。2. 實(shí)驗(yàn)?zāi)康膶W(xué)習(xí)使用FPGA實(shí)現(xiàn)直接數(shù)字頻率合成器(DDS)。3. 實(shí)驗(yàn)要求(1) 利用QuartusII軟件和SmartSOPC實(shí)驗(yàn)箱實(shí)現(xiàn)DDS的設(shè)計(jì);(2) DDS中的波形存儲(chǔ)器模塊用Altera公司的Cyclone系列FPGA芯片中的ROM實(shí) 現(xiàn),ROM結(jié)構(gòu)配置成409610類型;(3) 具體參數(shù)要求:頻率控制字K取4位;基準(zhǔn)頻率fc=1MHz,由實(shí)驗(yàn)板上的系統(tǒng) 時(shí)鐘分頻得到;(4)系統(tǒng)具有清零和使能的功能;(5)利用實(shí)驗(yàn)箱上的D/A轉(zhuǎn)換器件將ROM輸出的數(shù)字信號(hào)轉(zhuǎn)換為模

5、擬信號(hào),能 通過(guò)示波器觀察到正弦波形;(6)通過(guò)開(kāi)關(guān)控制改變DDS的頻率和相位控制字,并能用示波器觀察加以驗(yàn)證;(7)在數(shù)碼管上顯示生成的波形頻率;(8)充分考慮ROM結(jié)構(gòu)及正弦函數(shù)的特點(diǎn),進(jìn)行合理的配置,提高計(jì)算精度;(9)設(shè)計(jì)能輸出多種波形(三角波、鋸齒波、方波等)的多功能波形發(fā)生器;(10)考慮節(jié)省ROM空間的設(shè)計(jì),例如只提供四分之一的波形或者半波形。4. 整體電路設(shè)計(jì)原理1基本框圖2工作原理DDS的基本結(jié)構(gòu)主要由相位累加器、相位調(diào)制器、正弦波數(shù)據(jù)表(ROM)、D/A轉(zhuǎn)換器構(gòu)成。相位累加器由N位加法器N位寄存器構(gòu)成。每來(lái)一個(gè)CLOCK,加法器就將頻率控制字與累加寄存器輸出的累加相位數(shù)據(jù)相

6、加,相加的結(jié)果又反饋送至累加寄存器的數(shù)據(jù)輸入端,以使加法器在下一個(gè)時(shí)鐘脈沖的作用下繼續(xù)與頻率控制字相加。這樣,相位累加器在時(shí)鐘作用下,不斷對(duì)頻率控制字進(jìn)行線性相位累加。由此,相位累加器在每一個(gè)時(shí)鐘脈沖輸入時(shí),把頻率控制字累加以此,相位累加器輸出的數(shù)據(jù)作為波形存儲(chǔ)器的相位取樣地址,這樣就可把存儲(chǔ)在波形存儲(chǔ)器內(nèi)的波形抽樣值進(jìn)行找表查出,完成相位到幅值的轉(zhuǎn)換。DDS工作流程示意圖:3整體電路圖5. 各模塊電路1.分頻電路實(shí)驗(yàn)中提供穩(wěn)定的頻率為48MHZ的高頻脈沖,需使用到0.5HZ、1HZ、1KHZ、1MHZ頻率,故將48MHZ經(jīng)16分頻再3分頻得1MHZ,1000分頻得1KHZ,再將1KHZ信號(hào)經(jīng)

7、2分頻得到500HZ,并且將1KHZ經(jīng)1000分頻得1HZ,再經(jīng)2分頻得到0.5HZ時(shí)鐘。1.1 16分頻電路16分頻電路由4個(gè)D觸發(fā)器組合而成,如圖: 輸出波形如圖:封裝后:1.2 3分頻電路3分頻電路由2個(gè)D觸發(fā)器構(gòu)成,如圖:輸出波形如圖: 封裝后:1.3 10分頻電路 由4個(gè)JK觸發(fā)器構(gòu)成, 電路如下:輸出波形如圖: 封裝后:1.4 1000分頻電路1000分頻由三個(gè)10分頻級(jí)聯(lián)得到,電路如下: 輸出波形如圖: 封裝后:1.5 2分頻電路 利用D觸發(fā)器即可構(gòu)成2分頻器,電路如圖: 輸出波形如圖: 封裝后: 1.6 總分頻電路 通過(guò)對(duì)上列所做的分配電路進(jìn)行組合,可以得到總分頻電路,得到我們

8、 頻率所需要的波形。 總分頻電路如下:輸出波形如圖:封裝后:2.頻率預(yù)置和調(diào)節(jié)電路2.1 頻率預(yù)置電路 頻率預(yù)置電路的作用是實(shí)現(xiàn)頻率控制量的輸入,不變量K被稱為相位增量,也叫頻率控制字。DDS的輸出頻率表達(dá)式為。當(dāng)時(shí),輸出最低頻率為;而DDS的最高輸出頻率由Nyquist采樣定理決定,即,即,此時(shí)為最大值。頻率控制字設(shè)計(jì)的是從0000到1111的四位二進(jìn)制數(shù),但是為了與相位累加器相匹配,需要定義成12位的二進(jìn)制數(shù)。所以的高8為都要賦零,只需要控制低四位,即的范圍是從000000000000到000000001111。若直接用開(kāi)關(guān)輸入需要4個(gè)開(kāi)關(guān),而SmartSOPC實(shí)驗(yàn)箱提供的只有8個(gè)開(kāi)關(guān),為

9、了節(jié)省開(kāi)關(guān),本設(shè)計(jì)利用一個(gè)模16計(jì)數(shù)器來(lái)產(chǎn)生頻率控制字。計(jì)數(shù)頻率采用1Hz,1秒鐘計(jì)一次數(shù),通過(guò)開(kāi)關(guān)來(lái)控制使達(dá)到需要頻率控制字。根據(jù)以上的原理,設(shè)計(jì)頻率預(yù)置電路可以利用74163設(shè)計(jì)模16完成。采用之前分頻得到的1Hz信號(hào)作為時(shí)鐘,使其完成從0到15的模16計(jì)數(shù)。同時(shí)我們?cè)谀K中加入了清零和保持的開(kāi)關(guān)。 電路圖如下: 輸出波形如圖: 封裝后:2.2累加器累加器由N位加法器N位寄存器構(gòu)成,如下圖所示。模-N運(yùn)算加法器累加器N=頻率控制K輸出參考振蕩器累加器由加法器與寄存器級(jí)聯(lián)而成。每當(dāng)一個(gè)時(shí)鐘脈沖的到來(lái),我們就把加法器將頻率控制字K與寄存器輸出的累加相位數(shù)據(jù)相加,再把相加后的結(jié)果送至寄存器的數(shù)據(jù)

10、輸入端。寄存器將加法器的上一個(gè)時(shí)鐘作用后所產(chǎn)生的相位數(shù)據(jù)反饋至加法器的輸入端,以使加法器在下一個(gè)時(shí)鐘作用下繼續(xù)與頻率控制字進(jìn)行相加。從而相位累加器在時(shí)鐘作用下,進(jìn)行相位累加。當(dāng)相位累加器累加滿量時(shí)就會(huì)產(chǎn)生一次溢出,從而完成一次周期性的動(dòng)作。電路圖: 輸出波形如圖:封裝后:3.相位預(yù)置和調(diào)節(jié)電路3.1 相位預(yù)置電路相位預(yù)置電路和頻率預(yù)置電路的原來(lái)相似,我們首先用74163設(shè)計(jì)模16模塊,采用1Hz信號(hào)作為時(shí)鐘,使其完成從0000到1111的模16計(jì)數(shù)。另外加上清零和保持開(kāi)關(guān)。電路圖: 輸出波形如圖:封裝后:3.2加法器相位加法器的就是在頻率累加器的基礎(chǔ)上再加上一個(gè)數(shù),它沒(méi)有累加作用,所以它不能改

11、變輸出信號(hào)的頻率,它只能改變輸出信號(hào)的相位。為了能夠使相位改變明顯能在示波器上觀察到,輸入的相位控制字是加在頻率累加器數(shù)的高四位上的。 相位控制模塊實(shí)際上是用一個(gè)12位的加法器將之前累加器的輸出結(jié)果的高四位與四位相位控制字相加,從而構(gòu)成相位控制模塊。其中清零與保持端分別由開(kāi)關(guān)控制,以便得到所需相位。電路圖: 輸出波形如圖:封裝后:4.波形存儲(chǔ)器(ROM)波形存儲(chǔ)器(ROM)的原理圖如下圖所示:波形存儲(chǔ)器(ROM)的相位取樣地址來(lái)自于相位累加器輸出的數(shù)據(jù)這樣就可把存儲(chǔ)在波形存儲(chǔ)器內(nèi)的波形抽樣值(二進(jìn)制編碼)經(jīng)查找表查出,完成相位到幅值轉(zhuǎn)換。同時(shí),波形存儲(chǔ)器中還可存放不同類種波形的地址,例如正弦波

12、、余弦波、方波、矩形波、鋸齒波、三角波等,這些波均可通過(guò)后面的D/A轉(zhuǎn)換器及低通濾波器將數(shù)字信號(hào)轉(zhuǎn)化為模擬信號(hào)從而進(jìn)行連續(xù)信號(hào)的輸出與恢復(fù)。本次實(shí)驗(yàn)采用excel表格生成sin函數(shù)的數(shù)據(jù),表格如下:并將數(shù)據(jù)復(fù)制sin.mif中,結(jié)果生成如下.mif文件: 在元器庫(kù)中選取LPM-ROM,設(shè)置ROM的信息,數(shù)據(jù)寬度為10bits,數(shù)據(jù)個(gè)數(shù)為4096;指定ROM的初始化數(shù)據(jù)來(lái)源,選擇剛剛所生成的mif文件。即可生成ROM單元。封裝后:5.測(cè)頻電路因?yàn)樵谶@個(gè)實(shí)驗(yàn)中,我們需要設(shè)計(jì)測(cè)頻電路來(lái)測(cè)量頻率。所以我們利用了以下的設(shè)計(jì)原理。 測(cè)頻的方法就是通過(guò)利用計(jì)數(shù)器和鎖存器實(shí)現(xiàn)1秒鐘內(nèi)脈沖的個(gè)數(shù)的計(jì)算來(lái)測(cè)得頻率

13、。因?yàn)槔奂悠饕灶l率控制字16為間隔,所以每當(dāng)累加器到15之后就會(huì)產(chǎn)生一次溢出,從而完成了一次周期性的操作,所以這個(gè)周期就是DDS信號(hào)的頻率周期,因此我們將累加器的最高位作為測(cè)頻電路的脈沖。首先我們利用之前分頻好了的1Hz信號(hào),將其二分頻,得到0.5Hz的信號(hào),再將0.5Hz脈沖送到鎖存器的時(shí)鐘端,再將0.5Hz反相延時(shí),然后把脈沖送入計(jì)數(shù)器的清零端。這樣就使計(jì)數(shù)器在2s的脈沖周期內(nèi),1s內(nèi)清零,1s內(nèi)計(jì)數(shù),就如下圖所示。由于鎖存器的脈沖信號(hào)和計(jì)數(shù)器的脈沖信號(hào)是反相的,且有一定的延時(shí),所以當(dāng)鎖存器有效脈沖到時(shí),計(jì)數(shù)器是清零狀態(tài),鎖存器就鎖存前1s內(nèi)計(jì)數(shù)器的計(jì)數(shù)信號(hào)。這樣就完成了1s內(nèi)的脈沖計(jì)數(shù),

14、再將鎖存器的輸出送入譯碼顯示電路,就可以在數(shù)碼管上顯示波形頻率了。測(cè)評(píng)電路原理圖:計(jì)數(shù)鎖存清零反相延時(shí)單位時(shí)鐘單位時(shí)鐘二分頻反相延時(shí)待測(cè)信號(hào)電路圖:封裝后:6.譯碼電路 因?yàn)轭l率控制字和相位控制字都是四位的二進(jìn)制碼,但是我們的數(shù)碼管需要設(shè)置成BCD碼才能一下子看出來(lái),所以我們需要進(jìn)行二進(jìn)制轉(zhuǎn)換成8421BCD碼才可以顯示。因此需要把其通過(guò)譯碼電路轉(zhuǎn)換再輸入顯示電路。我們學(xué)習(xí)過(guò)的二進(jìn)制轉(zhuǎn)換成十進(jìn)制的器件74185就可以完成。然后我們只需要把位數(shù)放進(jìn)74185就可以了。2) 對(duì)應(yīng)轉(zhuǎn)化如下表頻率控制字十進(jìn)制個(gè)位十進(jìn)制十位0000(0)0000(0)00000001(1)0001(1)00000010

15、(2)0010(2)00000011(3)0011(3)00000100(4)0100(4)00000101(5)0101(5)00000110(6)0110(6)00000111(7)0111(7)00001000(8)1000(8)00001001(9)1001(9)00001010(10)0000(0)00011011(11)0001(1)00011100(12)0010(2)00011101(13)0011(3)00011110(14)0100(4)00011111(15)0101(5)0001電路圖:封裝后:7.顯示電路顯示電路以動(dòng)態(tài)顯示的原理來(lái)顯示所要顯示的值。本次實(shí)驗(yàn)中用到七位數(shù)

16、碼顯示。數(shù)碼管的前面4位我們用來(lái)顯示頻率控制字與相位控制字,后面4位我們用來(lái)顯示相應(yīng)的波形頻率。 首先我們做出模八計(jì)數(shù)器利用74160產(chǎn)生地址碼,然后利用8選1數(shù)據(jù)選擇器,通過(guò)模八計(jì)數(shù)器產(chǎn)生的地址碼,將要顯示的信號(hào)送到譯碼器上。最后譯碼器將要現(xiàn)實(shí)的信號(hào)翻譯為7段數(shù)碼管段碼。因?yàn)槲覀冃枰^察到數(shù)碼管的讀數(shù),所要顯示管需要同時(shí)顯示數(shù)字,但是由于一個(gè)時(shí)間只能夠亮一個(gè)數(shù)碼管,因?yàn)槲覀兪禽喠黠@示數(shù)碼管上的數(shù)字的,利用人眼的視覺(jué)惰性,我們可以用高頻率如1KHZ來(lái)輸入到74160中,這樣因?yàn)轭l率高,所以實(shí)現(xiàn)了動(dòng)態(tài)顯示功能,人眼觀察就感覺(jué)是同一時(shí)刻產(chǎn)生的。電路圖:封裝后:8.總電路圖6 附加電路1.節(jié)省ROM

17、想要節(jié)省ROM 空間,我們通過(guò)SIN函數(shù)的波形可以知道,SIN函數(shù),是一個(gè)有對(duì)稱性的波形,有了第一個(gè)四分之一的波形,第二個(gè)四分之一波形為其頻率取反的輸出,第三個(gè)四分之一的波形為其幅度取反,第四個(gè)四分之一的波形為其頻率幅度都取反。所以電路就可以使用四分之一的波形數(shù)據(jù)產(chǎn)生整個(gè)周期的波形的電路,從而節(jié)省了ROM。1.1ROM文件首先新建一個(gè)ROM文件,這個(gè)文件有1024個(gè)數(shù)據(jù),即是1/4個(gè)SINROM。利用之前建立的ROM.MIF文件的前1024位,即:做出了下面的.mif文件: 封裝圖:1.2取反電路 因?yàn)橄胍?jié)省ROM,我們的相位和幅度都要取反,因?yàn)楸敬螌?shí)驗(yàn)中SIN函數(shù)由10位組成,所以設(shè)計(jì)了取

18、反電路,對(duì)每位分別取反,這里是運(yùn)用了10個(gè)非門。電路圖:封裝后:1.3選擇電路 因?yàn)槲覀兊玫降?個(gè)波形都是1/4個(gè)周期的波形,它并不是完整的波形,需要我們組合起來(lái),所以我們建立了一個(gè)MUX電路。前面的節(jié)省ROM我們只需要利用10位數(shù)據(jù)來(lái)查找1/4ROM的表格,剩下的高2位,我們可以作為選擇信號(hào)。來(lái)選擇是那個(gè)部分的波形放入波形圖中。電路圖:封裝后:1.4總電路 最后通過(guò)組合我們得到了總電路圖:封裝后:1.5選擇電路 然后為了觀察節(jié)省ROM的函數(shù)和原本的波形的區(qū)別,我把它加入到原有的電路中去。并且采用了一個(gè)2選一的電路,來(lái)實(shí)現(xiàn)對(duì)輸出的控制,其中SEL信號(hào)選擇是那個(gè)信號(hào)接入到輸出中去。電路圖:封裝后

19、:所以得到了電路圖:2.余弦波根據(jù)余弦波和正弦波的區(qū)別我們可以知道,余弦波就是正弦波的相位偏移,所以根據(jù)之前設(shè)計(jì)正弦波的思路,我把余弦波的相位預(yù)置設(shè)置為4,這樣就形成了一個(gè)余弦波。而且通過(guò)控制這個(gè)余弦波可以和我們的正弦波同時(shí)變化相位,也可以讓這個(gè)余弦波的相位不變。電路圖:封裝后:再加入之前和正弦波一樣的相位加法器,我們就可以得出余弦波電路圖;3.方波 因?yàn)槲覀兊南辔患臃ㄆ鞯妮敵龅淖罡呶皇窃?和1之間轉(zhuǎn)換,而且其最高位的轉(zhuǎn)換頻率和我們正弦波的頻率是一樣的,其占空比是50%,這和我們方波的性質(zhì)是一樣的。所以我在每一位利用了1個(gè)與門將最高位分成了一樣的10個(gè)輸出,來(lái)做方波電路。電路圖:封裝后: 帶入

20、到電路中:4.鋸齒波鋸齒波的波形我們可以通過(guò)相位加法器的高十位來(lái)確定,因?yàn)榧臃ㄆ鞯母呤皇沁f增的,然后到了15之后再變成0這樣形成一個(gè)直接的下降,然后再遞增成一個(gè)斜坡。所以我利用了10個(gè)D觸發(fā)器,讓其可以穩(wěn)定的輸出。電路圖:封裝后: 帶入到電路中:5.三角波三角波的波形我是利用了頻率累加器的的輸出來(lái)實(shí)現(xiàn)的,因?yàn)轭l率累加器的輸出是一個(gè)遞增的數(shù),所以我們可以利用這個(gè)遞增做成三角波的一邊,所以我利用了D觸發(fā)器來(lái)將這12位輸出保存下來(lái),之后再通過(guò)一個(gè)翻轉(zhuǎn),我就可以得到一個(gè)三角波的波形。5.1半邊電路電路圖:封裝后:5.2取反電路因?yàn)槿遣ㄊ且粋€(gè)對(duì)稱的波形,三角波的一邊遞增,另外一邊就可以利用取反的原理

21、遞減,然后就可以看到三角波的另外一邊了。所以,我利用11個(gè)非門設(shè)計(jì)了一個(gè)取反的電路。電路圖:封裝后:5.3總電路 將之前所設(shè)計(jì)的電路連接起來(lái),我就設(shè)計(jì)了如下的電路。電路圖:封裝后: 帶入到電路中:6.選擇電路 我們把余弦波,方波,三角波和鋸齒波四個(gè)波都從DA1中輸出,我設(shè)計(jì)了一個(gè)4選一的MUX電路,原理和設(shè)計(jì)節(jié)省ROM的SIN函數(shù)的MUX的原理一樣。這里就不重復(fù)了。電路圖:封裝后:并且利用開(kāi)關(guān)SEL1.0實(shí)現(xiàn)波形選擇,從余弦、三角波、鋸齒波、方波選擇波形輸出。SEL1SEL0 輸出波形 0 0方波 0 1鋸齒波 1 0三角波 1 1余弦波7.AM調(diào)制AM調(diào)制的基本原理就是設(shè)計(jì)兩個(gè)不同頻率的正弦

22、波,將他們兩相乘就可以得到一個(gè)包絡(luò)出來(lái),我根據(jù)我們之前做好的DDS波形來(lái)設(shè)計(jì)了兩個(gè)正弦波,然后設(shè)計(jì)了一個(gè)乘法器,將他們兩相乘,輸出波形來(lái)。但是雖然我這么做的原理并沒(méi)有神門問(wèn)題,可是得到的卻只是一半的波形,所以這個(gè)想法還需要繼續(xù)改進(jìn)。7.1正弦波直接利用之前設(shè)計(jì)好的電路,我設(shè)計(jì)出了2個(gè)正弦波,分別利用2個(gè)不同的開(kāi)關(guān)控制頻率電路圖:7.2相乘電路我直接利用器件庫(kù)里面的LPM_MUX進(jìn)行了設(shè)計(jì),電路圖:8.總電路根據(jù)上述電路,組合成一個(gè)總的電路圖,電路圖:七調(diào)試仿真及下載1.調(diào)試 先保存,將上述電路以字母輸入方式輸入并保存在工程文件夾中,將文件置頂,最后進(jìn)行編譯,在主菜單中選擇processing項(xiàng)

23、,在彈出的對(duì)話框中選擇Start complication鍵,則編譯開(kāi)始。在編譯過(guò)程中,若有任何信息、錯(cuò)誤和警告消息,都將顯示在自動(dòng)打開(kāi)的Message-Compiler窗口中;若由于文件出錯(cuò)而沒(méi)有通過(guò),則需要返回原文件進(jìn)行修改,修改后存盤,再編譯直至文件通過(guò)。2.仿真 新建一個(gè)“Vector Waveform file”文件,并在下拉列表中選.vwf擴(kuò)展名,生成波形文件。右鍵單擊,在彈出的菜單中選Enter Nodes Frome SNF,在彈出的對(duì)話框中選擇要觀測(cè)的節(jié)點(diǎn)。選Option/Grid Size和File/End Time,設(shè)置相應(yīng)選項(xiàng),并給輸入引腳加上適當(dāng)?shù)男盘?hào)。然后,選Fil

24、e/Save保存。接著選擇主菜單中的Simulator項(xiàng),打開(kāi)模擬器,點(diǎn)擊Start開(kāi)始仿真。3.下載1. 在主菜單Assignments中選擇Device項(xiàng),在彈出的對(duì)話框中選擇相應(yīng)的器件EP1C12Q240C8。2. 在主菜單Assignments 選“Pins”,打開(kāi)平面布置圖編輯器窗口,將設(shè)計(jì)的電路圖中的各輸入輸出鎖定在相應(yīng)的管腳上。3. 在主菜單選File/Save保存文件,管腳設(shè)定后重新編譯項(xiàng)目,生成.sof文件,以用于下載。4. 在主菜單Tools 選Programmer,在彈出的對(duì)話框中單擊start,即可完成下載。5. 要注意在實(shí)驗(yàn)的不同階段,系統(tǒng)板上各短路帽、跳線帽的插拔與

25、否。4.PINS八遇到的問(wèn)題及解決方法 在設(shè)計(jì)測(cè)頻電路的時(shí)候,首先我是把頻率累加器的進(jìn)位設(shè)成了Measure模塊的CLK端。但是在電路仿真的階段,我看到我的頻率顯示是一個(gè)不正確的頻率。之后我和同學(xué)們討論,原來(lái)是把累加器的最高位輸入到CLK中,由于累加器以頻率控制字K為間隔,當(dāng)累加器滿量時(shí)就會(huì)產(chǎn)生一次溢出,完成一次周期性的動(dòng)作,這個(gè)周期也就是DDS信號(hào)的一個(gè)頻率周期,所以將累加器的最高位作為測(cè)頻電路技術(shù)器的脈沖。然后再設(shè)計(jì)二進(jìn)制和十進(jìn)制轉(zhuǎn)換的電路中,我首先是從書(shū)上找到了現(xiàn)成的74185轉(zhuǎn)換器,按照書(shū)上給我的模型。首先我是把74185的Y7輸出直接作為BCD的十位B3輸出。但是當(dāng)我進(jìn)行仿真下載時(shí),

26、我發(fā)現(xiàn),這樣做的話,我的顯示器顯示的最高位沒(méi)辦法清零,顯示的數(shù)字是8。之后我在Y7之后加入了一個(gè)非門輸入到B3之中,然后進(jìn)行仿真后得到的結(jié)果就正確了。在設(shè)計(jì)D/A的時(shí)候,我把DA_CLK一開(kāi)始忘記接進(jìn)去了,然后出來(lái)的波形就是紊亂的,根本就沒(méi)有波形,之后將DA_CLK接入了和累加器一樣的頻率,之后我的波形就正常了,老師說(shuō)如果再在之間加一個(gè)非門,這個(gè)波形就更加準(zhǔn)確了,因?yàn)檫@樣就把信號(hào)的產(chǎn)生和輸入時(shí)間產(chǎn)生了一個(gè)間隔,這段時(shí)間足以讓我們的信號(hào)的競(jìng)爭(zhēng)冒險(xiǎn)結(jié)束,從而生成一個(gè)準(zhǔn)確的信號(hào)輸出。九收獲與感想 在這次實(shí)驗(yàn)中我對(duì)DDS有了更加深入的理解,知道了DDS的一些特性和怎樣來(lái)設(shè)計(jì)一個(gè)DDS。在這次實(shí)驗(yàn)中,因

27、為上周的實(shí)驗(yàn),所以我對(duì)Quartus有一些了解,做起來(lái)簡(jiǎn)單一點(diǎn)。但是因?yàn)檫@周我們用到了D/A轉(zhuǎn)化,之前我并沒(méi)有對(duì)其有了解,所以在做D/A轉(zhuǎn)化時(shí),忘掉了加入DA_CLK,導(dǎo)致我的波形沒(méi)辦法出來(lái),因此浪費(fèi)了一下午來(lái)研究哪里做錯(cuò)了。 其次就是老師一開(kāi)始介紹做方波,三角波和鋸齒波的時(shí)候,我有聽(tīng)老師說(shuō),如果用ROM來(lái)做這幾個(gè)波形就是太浪費(fèi)ROM了,所以我按照老師講解的,并且自己上網(wǎng)查了一些資料,采用了我們的計(jì)數(shù)器來(lái)做三角波,用相位加法器的最高位來(lái)做方波,用相位加法器的高十位來(lái)做鋸齒波。之后我都做了出來(lái)。對(duì)于余弦波,我是采用了相位的移動(dòng),因?yàn)槲也捎玫南辔活A(yù)置電路是模16的,等于說(shuō)一個(gè)周期就是16,而我們的正弦波和余弦波相差,也就是說(shuō)我們的相位計(jì)數(shù)器預(yù)置相差4就可以了,之后我就先把余弦波的相位計(jì)數(shù)器初始化為4,正弦波初始為0。之后就產(chǎn)生了正弦和余弦波。 開(kāi)始,我出來(lái)的波形有一點(diǎn)紊亂,可以看出來(lái)是波,但是感覺(jué)不穩(wěn)定,我

溫馨提示

  • 1. 本站所有資源如無(wú)特殊說(shuō)明,都需要本地電腦安裝OFFICE2007和PDF閱讀器。圖紙軟件為CAD,CAXA,PROE,UG,SolidWorks等.壓縮文件請(qǐng)下載最新的WinRAR軟件解壓。
  • 2. 本站的文檔不包含任何第三方提供的附件圖紙等,如果需要附件,請(qǐng)聯(lián)系上傳者。文件的所有權(quán)益歸上傳用戶所有。
  • 3. 本站RAR壓縮包中若帶圖紙,網(wǎng)頁(yè)內(nèi)容里面會(huì)有圖紙預(yù)覽,若沒(méi)有圖紙預(yù)覽就沒(méi)有圖紙。
  • 4. 未經(jīng)權(quán)益所有人同意不得將文件中的內(nèi)容挪作商業(yè)或盈利用途。
  • 5. 人人文庫(kù)網(wǎng)僅提供信息存儲(chǔ)空間,僅對(duì)用戶上傳內(nèi)容的表現(xiàn)方式做保護(hù)處理,對(duì)用戶上傳分享的文檔內(nèi)容本身不做任何修改或編輯,并不能對(duì)任何下載內(nèi)容負(fù)責(zé)。
  • 6. 下載文件中如有侵權(quán)或不適當(dāng)內(nèi)容,請(qǐng)與我們聯(lián)系,我們立即糾正。
  • 7. 本站不保證下載資源的準(zhǔn)確性、安全性和完整性, 同時(shí)也不承擔(dān)用戶因使用這些下載資源對(duì)自己和他人造成任何形式的傷害或損失。

評(píng)論

0/150

提交評(píng)論