數(shù)字電路題庫_第1頁
數(shù)字電路題庫_第2頁
數(shù)字電路題庫_第3頁
數(shù)字電路題庫_第4頁
數(shù)字電路題庫_第5頁
已閱讀5頁,還剩27頁未讀, 繼續(xù)免費閱讀

下載本文檔

版權(quán)說明:本文檔由用戶提供并上傳,收益歸屬內(nèi)容提供方,若內(nèi)容存在侵權(quán),請進行舉報或認領(lǐng)

文檔簡介

1、試卷a一、選擇題(從每小題的四個備選答案中,選出一個正確答案,并將其號碼填在括號內(nèi),每小題2分,共20分)1.將十進制數(shù)(18)10轉(zhuǎn)換成八進制數(shù)是 20 22 21 232. 三變量函數(shù)的最小項表示中不含下列哪項 m2 m5 m3 m73.一片64k8存儲容量的只讀存儲器(rom),有 64條地址線和8條數(shù)據(jù)線 64條地址線和16條數(shù)據(jù)線 16條地址線和8條數(shù)據(jù)線 16條地址線和16條數(shù)據(jù)線4.下列關(guān)于ttl與非門的輸出電阻描述中,正確的是 門開態(tài)時輸出電阻比關(guān)態(tài)時大 兩種狀態(tài)都是無窮大輸出電阻門關(guān)態(tài)時輸出電阻比開態(tài)時大 兩種狀態(tài)都沒有輸出電阻5.以下各種adc中,轉(zhuǎn)換速度最慢的是 并聯(lián)比較

2、型 逐次逼進型 雙積分型 以上各型速度相同6. 關(guān)于pal器件與或陣列說法正確的是 只有與陣列可編程 都是可編程的 只有或陣列可編程 都是不可編程的7. 當(dāng)三態(tài)門輸出高阻狀態(tài)時,輸出電阻為 無窮大 約100歐姆 無窮小 約10歐姆8.通常dac中的輸出端運算放大器作用是 倒相 放大 積分 求和9. 16個觸發(fā)器構(gòu)成計數(shù)器,該計數(shù)器可能的最大計數(shù)模值是 16 32 162 21610.一個64選1的數(shù)據(jù)選擇器有( )個選擇控制信號輸入端。 6 16 32 64二、填空題(把正確的內(nèi)容填在題后的括號內(nèi)。每空1分,共15分。)1已知一個四變量的邏輯函數(shù)的標準最小項表示為,那么用最小項標準表示 ,以及

3、 ,使用最大項標準表示 ,以及 。2具有典型實用意義的可編程邏輯器件包括 , , , 。3為了構(gòu)成4k16bit的ram,需要 塊1k8bit的ram,地址線的高 位作為地址譯碼的輸入,地址譯碼使用的是 譯碼器。4在ad的量化中,最小量化單位為,如果使用四舍五入法,最大量化誤差為 ,如果使用舍去小數(shù)法,最大量化誤差為 。5如果用j-k觸發(fā)器來實現(xiàn)t觸發(fā)器功能,則t,j,k三者關(guān)系為 ;如果要用j-k觸發(fā)器來實現(xiàn)d觸發(fā)器功能,則d,j,k三者關(guān)系為 。三、 簡答題(每小題5分,共10分)1用基本公式和定理證明下列等式: 2給出j-k觸發(fā)器的特征方程,狀態(tài)轉(zhuǎn)移真值表,狀態(tài)轉(zhuǎn)移圖。四、 分析題(25

4、分) a0 a1 a2 d0 d1 d2 d3 d4 d5 d6 d7 inh dis y cc4512 c b a 1 0 f 圖4.1 d 18選1數(shù)據(jù)選擇器cc4512的邏輯功能如表4.1所示。試寫出圖4.1所示電路輸出端f的最簡與或形式的表達式。(9分)表4.1 cc4512功能表isinha2a1a0y00000d000001d100010d200011d300100d400101d500110d600111d70001高阻2. 如圖4.2電路由cmos傳輸門構(gòu)成。試寫出輸出端的邏輯表達式。(8分)3 試分析圖4.3所示時序電路。(8分)(1) 該電路是同步的還是異步的?(2) 列出

5、狀態(tài)轉(zhuǎn)移表和畫出狀態(tài)轉(zhuǎn)移圖,并說明電路的邏輯功能。五、設(shè)計題(30分)1 設(shè)計一個pla形式的全減器。設(shè)a為被減數(shù),b為減數(shù),c為低位借位,差為d,向高位的借位為co。完成對pla邏輯陣列圖的編程。(10分)2 試用555定時器設(shè)計一個多諧振蕩器,要求輸出脈沖的振蕩頻率為500 hz,占空比等于60,積分電容等于1000 pf。(10分) (1)畫出電路連接圖;(2)畫出工作波形圖; (3)計算r1、r2的取值。3 用中規(guī)模集成十六進制同步計數(shù)器74161設(shè)計一個13進制的計數(shù)器。要求計數(shù)器必須包括狀態(tài)0000和1111,并且利用co端作13進制計數(shù)器的進位輸出。74161的功能表如下,可以附

6、加必要的門電路(10分)74161功能表輸入輸出rdldetepcpd0d1d2d3q0q1q2q30000010d0d1d2d3d0d1d2d31111計數(shù)110保持,co=01110保持圖5.2試卷a_解答一、選擇題(從每小題的四個備選答案中,選出一個正確答案,并將其號碼填在括號內(nèi),每小題2分,共20分) 1. 2. 3. 4. 5. 6. 7. 8. 9. 10. 二、填空題(把正確的內(nèi)容填在題后的括號內(nèi)。每空1分,共15分。) 1 m(2,4,6,7,9,11,12,13,15)m(1,5,7,10,12,14,15)m(1,5,7,10,12,14,15)m(0,2,3,4,6,8,

7、9,11,13)2 pla, pal, gal, cpld等3 8, 2, 2-44 , +15 t=j=k, d=j=五、 簡答題(每小題5分,共10分) 1證:右= 左=右, 證畢!2特征方程:(1分)jk0001010111 狀態(tài)轉(zhuǎn)移真值表:(2分) 狀態(tài)轉(zhuǎn)移圖:(2分)四、分析題(25分)1(9分)解:根據(jù)數(shù)據(jù)選擇器的工作原理,由圖可得:2(8分)解:f1=a(4分) f2=ab(4分)3(8分)解:(1)是異步的。(2分)(2)由圖可得電路得狀態(tài)方程為:(6分) 由狀態(tài)方程可得狀態(tài)轉(zhuǎn)移表如下:cp00001001201030114100510161107111 由狀態(tài)轉(zhuǎn)移表可畫出狀態(tài)

8、轉(zhuǎn)移圖: 功能:8進制計數(shù)器。五、設(shè)計題(30分)1(10分)解:由題意可得真值表為:(3分)abcdco0000000111010110110110010101001100011111卡諾圖為:(3分) 編程圖為:(4分)2(10分)解:(1)電路連接圖如下:(4分)(2)電路工作波形圖如下:(3分)(3)tw1=0.7(r1+r2)c(3分) tw2=0.7r2c 由題意: 解得: r2=2r1 r1=571.4k, 則r2=1142.9 k3(10分)解:設(shè)計電路如下圖: 試題b 一、選擇題(從每小題的四個備選答案中,選出一個正確答案,并將其號碼填在括號內(nèi),每小題2分,共20分)1. 將

9、十進制數(shù)(3.5)10轉(zhuǎn)換成二進制數(shù)是 11.11 10.11 10.01 11.102. 函數(shù)的結(jié)果是 3. 一片2k16存儲容量的只讀存儲器(rom),有 個字節(jié) 2000 4000 2048 40964. 下列關(guān)于ttl與非門的輸出電阻描述中,正確的是 門開態(tài)時輸出電阻比關(guān)態(tài)時大 兩種狀態(tài)都是無窮大輸出電阻門關(guān)態(tài)時輸出電阻比開態(tài)時大 兩種狀態(tài)都沒有輸出電阻5. 在adc工作過程中,包括保持a,采樣b,編碼c,量化d四個過程,他們先后順序應(yīng)該是 abcd bcda cbad badc6. 第一種具有實用意義的可編程器件是 pal gal cpld fpga7. 可以直接現(xiàn)與的器件是 oc門

10、 i2l門 ecl門 ttl門8. 一個時鐘占空比為1:4,則一個周期內(nèi)高低電平持續(xù)時間之比為 1:3 1:4 1:5 1:69. 一個二進制序列檢測電路,當(dāng)輸入序列中連續(xù)輸入5位數(shù)碼均為1時,電路輸出1,則同步時序電路最簡狀態(tài)數(shù)為 4 5 6 710. 芯片74ls04中,ls表示 高速coms 低功耗肖特基 低速肖特基 低密度高速二、填空題(把正確的內(nèi)容填在題后的括號內(nèi)。每空2分,共30分。)1. 如圖1所示電路,有。當(dāng)輸入電壓時,輸出電壓為 ,當(dāng)輸入電壓時,輸出電壓為 。 圖12、對于同步計數(shù)器74161,如果輸入時鐘是周期方波,在正常計數(shù)時,進位輸出保持高電平的時間為 個周期。34位d

11、ac中,基準電壓=10v,d3d2d1d0=1010時對應(yīng)的輸出電壓為 。4d觸發(fā)器的狀態(tài)方程為 ;如果用d觸發(fā)器來實現(xiàn)t觸發(fā)器功能,則t、d間的關(guān)系為 ;如果要用d觸發(fā)器來實現(xiàn)j-k觸發(fā)器功能,則d,j,k三者關(guān)系為 。5為了構(gòu)成8k32bit的ram,需要 塊2k8bit的ram,地址線的高 位作為地址譯碼的輸入。6. pal由 陣列, 陣列和 單元構(gòu)成,其中, 陣列是可編程的。7. 要構(gòu)成17進制計數(shù)器最少需要 個觸發(fā)器。8由555定時器構(gòu)成的單穩(wěn)觸發(fā)器,輸出脈寬tw 。三、分析題(共30分)1. 已知七段數(shù)碼管為共陰數(shù)碼管,譯碼器為圖2所示,輸入是09的四位8421bcd碼(),為了使

12、數(shù)碼管顯示出相應(yīng)輸入,則給出譯碼器7段輸出()真值表,如果使用四位地址線的prom實現(xiàn)該功能,畫出陣列圖。(7分)a0a1a2a3abcdefg譯碼器 圖 22. 通過時序圖分析如圖3電路的功能,已知輸入是周期方波。(7分)圖33. 分析圖4所示時序電路。(8分)(1) 該電路是同步的還是異步的?(2) 列出驅(qū)動方程,狀態(tài)方程,輸出方程 ,狀態(tài)轉(zhuǎn)移表和畫出狀態(tài)轉(zhuǎn)移圖。 圖44. 給出如圖5所示電容正反饋多諧振蕩器在充電和放電階段的等效電路圖。(8分) 圖 5四、設(shè)計題(每題10分,共20分) 1. 利用一片二-十進制譯碼器,接成一位全減器(即一位帶借位輸入的二進制減法電路),可以附加必要的門電

13、路(a為被減數(shù),b為減數(shù),ci為借位輸入,f為差,co為借位輸出)2設(shè)計一個同步時序電路,只有在連續(xù)兩個或者兩個以上時鐘作用期間兩個輸入信號x1和x2一致時,輸出才為1,其余情況輸出為0。試卷b_解答一、選擇題(從每小題的四個備選答案中,選出一個正確答案,并將其號碼填在括號內(nèi),每小題2分,共20分)1. 2. 3. 4. 5. 6. 7. 8. 9. 10. 二、填空題(把正確的內(nèi)容填在題后的括號內(nèi)。每空2分,共30分。)1、vi ,vref22、1個3、-6.25v4、,5、16,26、 與,或,輸出反饋,或7、 58、1.1rc三、分析題(共30分)1、解: 列出真值表:數(shù)字abcdefg

14、01111110111000002110110131111001401100115101101160011111711100008111111191110011陣列圖2、解: 電路功能是對時鐘四分頻,其時序圖為3、解:(1) 電路是異步電路(2) 驅(qū)動方程狀態(tài)方程輸出方程狀態(tài)轉(zhuǎn)移表z有效態(tài)00000100011100110100010010101010001偏離態(tài)010000001110001110001狀態(tài)轉(zhuǎn)移圖4、解: 放電回路等效 充電回路等效四 設(shè)計題1、 解:先列功能表a b cif co0 0 00 0 10 1 0 0 1 1 1 0 01 0 11 1 01 1 10 01 1

15、1 10 11 00 00 01 1 寫出f和co的最小項表達式畫電路圖:2、 解:由于只有兩個狀態(tài),所以只需要一位觸發(fā)器,設(shè)s0為q=0,s1為q=1,列出狀態(tài)轉(zhuǎn)移圖: 畫出狀態(tài)轉(zhuǎn)移表: 0 0 00 0 10 1 00 1 11 0 01 0 1 1 1 01 1 11 01 10 00 00 00 01 01 1 畫出卡諾圖: 寫出狀態(tài)方程和輸出方程: 畫出電路圖: 試題c一、選擇題(從每小題的四個備選答案中,選出一個正確答案,并將其號碼填在括號內(nèi),每小題2分,共20分)1.將十進制數(shù)(18)10轉(zhuǎn)換成八進制數(shù)是 20 22 21 232. 三變量函數(shù)的最小項表示中不含下列哪項 m2 m

16、5 m3 m73.一片64k8存儲容量的只讀存儲器(rom),有 64條地址線和8條數(shù)據(jù)線 64條地址線和16條數(shù)據(jù)線 16條地址線和8條數(shù)據(jù)線 16條地址線和16條數(shù)據(jù)線4.下列關(guān)于ttl與非門的輸出電阻描述中,正確的是 門開態(tài)時輸出電阻比關(guān)態(tài)時大 兩種狀態(tài)都是無窮大輸出電阻門關(guān)態(tài)時輸出電阻比開態(tài)時大 兩種狀態(tài)都沒有輸出電阻5.以下各種adc中,轉(zhuǎn)換速度最慢的是 并聯(lián)比較型 逐次逼進型 雙積分型 以上各型速度相同6. 關(guān)于pal器件與或陣列說法正確的是 只有與陣列可編程 都是可編程的 只有或陣列可編程 都是不可編程的7. 當(dāng)三態(tài)門輸出高阻狀態(tài)時,輸出電阻為 無窮大 約100歐姆 無窮小 約1

17、0歐姆8.通常dac中的輸出端運算放大器作用是 倒相 放大 積分 求和9. 16個觸發(fā)器構(gòu)成計數(shù)器,該計數(shù)器可能的最大計數(shù)模值是 16 32 162 21610.一個64選1的數(shù)據(jù)選擇器有( )個選擇控制信號輸入端。 6 16 32 64二、填空題(把正確的內(nèi)容填在題后的括號內(nèi)。每空1分,共15分。)1已知一個四變量的邏輯函數(shù)的標準最小項表示為,那么用最小項標準表示 ,以及 ,使用最大項標準表示 ,以及 。2具有典型實用意義的可編程邏輯器件包括 , , , 。3為了構(gòu)成4k16bit的ram,需要 塊1k8bit的ram,地址線的高 位作為地址譯碼的輸入,地址譯碼使用的是 譯碼器。4在ad的量

18、化中,最小量化單位為,如果使用四舍五入法,最大量化誤差為 ,如果使用舍去小數(shù)法,最大量化誤差為 。5如果用j-k觸發(fā)器來實現(xiàn)t觸發(fā)器功能,則t,j,k三者關(guān)系為 ;如果要用j-k觸發(fā)器來實現(xiàn)d觸發(fā)器功能,則d,j,k三者關(guān)系為 。六、 簡答題(每小題5分,共10分)1用基本公式和定理證明下列等式: 2給出j-k觸發(fā)器的特征方程,狀態(tài)轉(zhuǎn)移真值表,狀態(tài)轉(zhuǎn)移圖。七、 分析題(25分)18選1數(shù)據(jù)選擇器cc4512的邏輯功能如表4.1所示。試寫出圖4.1所示電路輸出端f的最簡與或形式的表達式。(9分) a0 a1 a2 d0 d1 d2 d3 d4 d5 d6 d7 inh dis y cc4512

19、c b a 1 0 f 圖4.1 d 表4.1 cc4512功能表isinha2a1a0y00000d000001d100010d200011d300100d400101d500110d600111d70001高阻2. 如圖4.2電路由cmos傳輸門構(gòu)成。試寫出輸出端的邏輯表達式。(8分)4 試分析圖4.3所示時序電路。(8分)(1) 該電路是同步的還是異步的?(2) 列出狀態(tài)轉(zhuǎn)移表和畫出狀態(tài)轉(zhuǎn)移圖,并說明電路的邏輯功能。五、設(shè)計題(30分)4 設(shè)計一個pla形式的全減器。設(shè)a為被減數(shù),b為減數(shù),c為低位借位,差為d,向高位的借位為co。完成對pla邏輯陣列圖的編程。(10分)5 試用555定

20、時器設(shè)計一個多諧振蕩器,要求輸出脈沖的振蕩頻率為500 hz,占空比等于60,積分電容等于1000 pf。(10分) (1)畫出電路連接圖;(2)畫出工作波形圖; (3)計算r1、r2的取值。6 用中規(guī)模集成十六進制同步計數(shù)器74161設(shè)計一個13進制的計數(shù)器。要求計數(shù)器必須包括狀態(tài)0000和1111,并且利用co端作13進制計數(shù)器的進位輸出。74161的功能表如下,可以附加必要的門電路(10分)74161功能表輸入輸出rdldetepcpd0d1d2d3q0q1q2q30000010d0d1d2d3d0d1d2d31111計數(shù)110保持,co=01110保持圖5.2試卷c答案一選擇題(18分

21、) 1 c 2 c 3 c 4 c 5b 6 a 7 b 8 a 9 b 二判斷題(10分)1( )2( )3( )4( )5( )6( )7( )8( )9( )10( )三計算題解:(1)時,三極管截止,工作在截止區(qū),; (2)時,三極管導(dǎo)通,工作在飽和區(qū),四、分析題12、(1)qn+11=xq2 q n+12= y=xq1(2)(3)當(dāng)x=1時,該電路為三進制計數(shù)器五:應(yīng)用題1 解:(1)由圖可以寫出表達式: (2)真值表如下:abcabacbcy2y100000000000100010101000010101100101010000000110101011011010011011111

22、1011(3)判斷邏輯功能:y2y1表示輸入1的個數(shù)。2 解:(1)輸入a、b、c按題中設(shè)定,并設(shè)輸出ml1時,開小水泵ml0時,關(guān)小水泵ms1時,開大水泵ms1時,關(guān)大水泵;(2)根據(jù)題意列出真值表:abcmlms00000001010100111010010111011111(3)由真值表化簡整理得到:(4)令a=a,b=b,c=c,畫出電路圖:(1)“0101” “1111” “1111”(2)“0110”時復(fù)位4、(1)單穩(wěn)態(tài) (2)20ms試題 d選擇題(18分)1下列說法正確的是( )a. 2個oc結(jié)構(gòu)與非門線與得到與或非門。 b. 與門不能做成集電集開路輸出結(jié)構(gòu)c. 或門不能做成

23、集電集開路輸出結(jié)構(gòu) d. 或非門不能做成集電集開路輸出結(jié)構(gòu)2下列說法正確的是( ) a. 利用三態(tài)門電路只可單向傳輸 b三態(tài)門輸出端有可能出現(xiàn)三種狀態(tài)(高阻態(tài)、高電平、低電平) c.三態(tài)門是普通電路的基礎(chǔ)上附加控制電路而構(gòu)成。 d.利用三態(tài)門電路可實現(xiàn)雙向傳輸3ttl反相器輸入為低電平時其靜態(tài)輸入電流約為() a100ma b5ma c1mad500ma4下列等式不正確的是( )a.=+ b. (a+b)(a+c) =a+bcc. a( )=a+ d. ab+c+bc=ab+c5下列等式正確的是( )a. a+ab+b=a +b b. ab+ a=a+ c. a( )=a+ d. a=6下列描

24、述不正確的是( )ad觸發(fā)器具有兩個有效狀態(tài),當(dāng)q=0時觸發(fā)器處于0態(tài)b移位寄存器除具有數(shù)據(jù)寄存功能外還可構(gòu)成計數(shù)器c主從jk觸發(fā)器的主觸發(fā)器具有一次翻轉(zhuǎn)性 d邊沿觸發(fā)器具有前沿觸發(fā)和后沿觸發(fā)兩種方式,能有效克服同步觸發(fā)器的空翻現(xiàn)象7電路如下圖(圖中為下降沿jk觸發(fā)器),觸發(fā)器當(dāng)前狀態(tài)q3 q2 q1為“110”,請問時鐘作用下,觸發(fā)器下一狀態(tài)為( )圖1 a“101” b“010” c“110” d“111”8、下列描述不正確的是( )a譯碼器、數(shù)據(jù)選擇器、eprom均可用于實現(xiàn)組合邏輯函數(shù)。b寄存器、存儲器均可用于存儲數(shù)據(jù)。c將移位寄存器首尾相連可構(gòu)成環(huán)形計數(shù)器d上面描述至少有一個不正確9

25、下列描述不正確的是( )aeeprom具有數(shù)據(jù)長期保存的功能且比eprom在數(shù)據(jù)改寫上更方便b右圖所示為由555定時器接成的多諧振蕩器cdac的含義是數(shù)-模轉(zhuǎn)換、adc的含義是模數(shù)轉(zhuǎn)換d上面描述至少有一個不正確一 判斷題(9分)1兩個二進制數(shù)相加,并加上來自高位的進位,稱為全加,所用的電路為全加器( )2在優(yōu)先編碼器電路中允許同時輸入2個以上的編碼信號( )3利用三態(tài)門可以實現(xiàn)數(shù)據(jù)的雙向傳輸。()4有些oc門能直接驅(qū)動小型繼電器。()5構(gòu)成一個5進制計數(shù)器需要5個觸發(fā)器( )6 rs觸發(fā)器、jk觸發(fā)器均具有狀態(tài)翻轉(zhuǎn)功能( )7 當(dāng)時序邏輯電路存在有效循環(huán)時該電路能自啟動( )8 施密特觸發(fā)器電

26、路具有兩個穩(wěn)態(tài),而單穩(wěn)態(tài)觸發(fā)器電路只具有一個穩(wěn)態(tài)( )9可用adc將麥克風(fēng)信號轉(zhuǎn)換后送入計算機中處理時( )三計算題(8分)1、在圖1的反相器電路中,vcc=5v,vee=-10v,rc=2k,r1=5.1k,r2=20k,三極管的電流放大系數(shù)=30,飽和壓降vce(sat0=0.1v,輸入的高低電平分別為v1h=5v、v1l=0v,計算輸入高、低電平時對應(yīng)的輸出電平。圖32已知一個8位權(quán)電阻dac輸入的8位二進制數(shù)碼用16進制表示為40h,參考電源uref=-8v,取轉(zhuǎn)換比例系數(shù)為1。求轉(zhuǎn)換后的模擬信號由電壓uo四分析題(24分)1 用卡諾圖法將下列函數(shù)化為最簡與或式1)、y=+b+abc2

27、)、y(a,b,c,d)= ,給定的約束條件為m0+ m1+m2+m4+m8=0 2分析下面的電路并回答問題(觸發(fā)器為ttl系列)圖4(1) 寫出電路激勵方程、狀態(tài)方程、輸出方程(2) 畫出電路的有效狀態(tài)圖(3) 該電路具有什么邏輯功能五應(yīng)用題(41分)1分析圖5所示電路,寫出輸出z的邏輯函數(shù)式。并用卡洛圖法化簡為最簡與或式。8選1數(shù)據(jù)選擇器cc4512的功能表如下圖5 a2a1a0y000d0001d1010d2011d3100d4101d5110d6111d72 3-8譯碼器74ls138的真值表如下: 3-8譯碼器74ls138的真值表 序號輸 入輸 出abc00000111111110

28、0010111111200111011111300111101111401011110111501011111011601111111101701111111110請利用38譯碼器和若干與或非門設(shè)計一個多輸出的組合邏輯電路。輸出的邏輯式為:z1=a+bc+acz2=b+acz3=b+abc74ls161功能表 ctp ctt cp d0 d1 d2 d3q0 q1 q2 q30 1 0 d0d1 d2 d31 1 1 1 1 1 0 1 1 0 1 0 0 0 0d0 d1 d2 d3正常計數(shù)保持(但c=0)保持 3 74ls161邏輯符號及功能表如下(1)假定161當(dāng)前狀態(tài)q3 q2 q1q

29、0為“1101”請問在幾個cp作用下,co信號將產(chǎn)生下降沿?(2)請用置數(shù)法設(shè)計一個七進制記數(shù)器(可附加必要的門電路)并畫出狀態(tài)圖555定時器的功能表ui1 ui2 輸出uo td狀態(tài) 0 111ibs=(5-0.1)/(2*30)=0.082ma.飽和,v0=vce(sat0=0.1v.2 2v四分析題(24分)2 用卡諾圖法將下列函數(shù)化為最簡與或式1)、y=+b+abcp4113(3) y= +abc=12)、y(a,b,c,d)= ,給定的約束條件為m0+ m1+m2+m4+m8=0 p43-20(4) y=+23(1)3個cp4輸入信號ui=0電路不工作;輸入信號ui=1,多諧振蕩器五

30、應(yīng)用題(41分)1、 分析圖2所示電路,寫出輸出z的邏輯函數(shù)式。并用卡洛圖法化簡為最簡與或式。p182-148選1數(shù)據(jù)選擇器cc4512的功能表如下 圖2 a2a1a0y000d0001d1010d2011d3100d4101d5110d6111d7答: a2=a,a1=b,a0=c.z=d(+c+a+ac)+b+ab=d+b+b2、 利用38譯碼器和若干與或非門設(shè)計一個多輸出的組合邏輯電路。輸出的邏輯式為: p158z1=a+bc+acz2=b+acz3=b+abc (圖4) 序號輸 入輸 出abc00000111111110001011111120011101111130011110111

31、1401011110111501011111011601111111101701111111110 (3-8譯碼器74ls138的真值表)答:z1=a+bc+ac= m3+m4+m5+m6z2=b+ac=m2+m3+m5z3=b+abc =m0+m2+m4+m7 試題e一、選擇題(從每小題的四個備選答案中,選出一個正確答案,并將其號碼填在括號內(nèi),每小題2分,共20分)1下列四個數(shù)中,與十進制數(shù)(163)10不相等的是( )a、(a3)16 b、(10100011)2 c、(000101100011)8421bcd d、(203)8 2n個變量可以構(gòu)成多少個最大項( )a、n b、2nc、2n

32、d、2n-1 3下列功能不是二極管的常用功能的是( )a、檢波 b、開關(guān)c、放大 d、整流 4關(guān)于器件74ls02中,ls是指( ) a、低電壓,肖特基 b、低速度,肖特基c、低功耗,肖特基 d、低電壓,低速度 5譯碼器的輸入地址線為4根,那么輸出線為多少根( )a、8 b、12c、16 d、20 6用或非門構(gòu)成鐘控r-s觸發(fā)器發(fā)生競爭現(xiàn)象時,輸入端的變化是( )a、0011 b、0110c、1100 d、1001 7一個4k赫茲的方波信號經(jīng)4分頻后,下列說法錯誤的是( )a、頻率變?yōu)?k赫茲 b、周期為2103秒c、信號頻帶寬度變小 d、模4同步計數(shù)器有4個有效狀態(tài) 8用prom來實現(xiàn)組合邏

33、輯電路,他的可編程陣列是( )a、與陣列 b、或陣列c、與陣列和或陣列都可以 d、以上說法都不對 9a/d轉(zhuǎn)換器中,轉(zhuǎn)換速度最高的為( )轉(zhuǎn)換a、并聯(lián)比較型 b、逐次逼近型c、雙積分型 d、計數(shù)型 10maxplus-ii是哪個pld廠家的pld開發(fā)軟件( )a、lattice b、alterac、xilinx d、actel二、填空題(把正確的內(nèi)容填在題后的括號內(nèi)。每小題3分,共15分。)1存儲器按存取方式可分為三類,即:,2設(shè)4位逐次逼近型a/d轉(zhuǎn)換器的電壓轉(zhuǎn)換范圍為0-15v,采用四舍五入法量化,模擬輸入電壓為8.59v,轉(zhuǎn)換的逼近過程是(其中括號中用表示保留,表示不保留)( )( )(

溫馨提示

  • 1. 本站所有資源如無特殊說明,都需要本地電腦安裝OFFICE2007和PDF閱讀器。圖紙軟件為CAD,CAXA,PROE,UG,SolidWorks等.壓縮文件請下載最新的WinRAR軟件解壓。
  • 2. 本站的文檔不包含任何第三方提供的附件圖紙等,如果需要附件,請聯(lián)系上傳者。文件的所有權(quán)益歸上傳用戶所有。
  • 3. 本站RAR壓縮包中若帶圖紙,網(wǎng)頁內(nèi)容里面會有圖紙預(yù)覽,若沒有圖紙預(yù)覽就沒有圖紙。
  • 4. 未經(jīng)權(quán)益所有人同意不得將文件中的內(nèi)容挪作商業(yè)或盈利用途。
  • 5. 人人文庫網(wǎng)僅提供信息存儲空間,僅對用戶上傳內(nèi)容的表現(xiàn)方式做保護處理,對用戶上傳分享的文檔內(nèi)容本身不做任何修改或編輯,并不能對任何下載內(nèi)容負責(zé)。
  • 6. 下載文件中如有侵權(quán)或不適當(dāng)內(nèi)容,請與我們聯(lián)系,我們立即糾正。
  • 7. 本站不保證下載資源的準確性、安全性和完整性, 同時也不承擔(dān)用戶因使用這些下載資源對自己和他人造成任何形式的傷害或損失。

最新文檔

評論

0/150

提交評論