數(shù)電試題及答案_第1頁(yè)
數(shù)電試題及答案_第2頁(yè)
數(shù)電試題及答案_第3頁(yè)
數(shù)電試題及答案_第4頁(yè)
數(shù)電試題及答案_第5頁(yè)
已閱讀5頁(yè),還剩4頁(yè)未讀, 繼續(xù)免費(fèi)閱讀

下載本文檔

版權(quán)說(shuō)明:本文檔由用戶提供并上傳,收益歸屬內(nèi)容提供方,若內(nèi)容存在侵權(quán),請(qǐng)進(jìn)行舉報(bào)或認(rèn)領(lǐng)

文檔簡(jiǎn)介

1、-作者xxxx-日期xxxx數(shù)電試題及答案【精品文檔】數(shù)字電子技術(shù)基礎(chǔ)試題(一) 一、填空題 : (每空1分,共10分) 1 (30.25) 10 = ( ) 2 = ( ) 16 。 2 . 邏輯函數(shù)L = + A+ B+ C +D = 。 3 . 三態(tài)門輸出的三種狀態(tài)分別為: 、 和 。 4 . 主從型JK觸發(fā)器的特性方程 = 。 5 . 用4個(gè)觸發(fā)器可以存儲(chǔ) 位二進(jìn)制數(shù)。 6 . 存儲(chǔ)容量為4K8位的RAM存儲(chǔ)器,其地址線為 條、數(shù)據(jù)線為 條。 二、選擇題: (選擇一個(gè)正確的答案填入括號(hào)內(nèi),每題3分,共30分 ) 下圖中所有觸發(fā)器的初始狀態(tài)皆為0,找出圖中觸發(fā)器在時(shí)鐘信號(hào)作用下,輸出電壓

2、波形恒為0的是:( )圖。 2.下列幾種TTL電路中,輸出端可實(shí)現(xiàn)線與功能的電路是( )。 A、或非門 B、與非門 C、異或門 D、OC門 3.對(duì)CMOS與非門電路,其多余輸入端正確的處理方法是( )。A、 通過(guò)大電阻接地(1.5K) B、懸空 C、通過(guò)小電阻接地(1K)B、 D、通過(guò)電阻接V CC 4.圖2所示電路為由555定時(shí)器構(gòu)成的( )。 A、施密特觸發(fā)器 B、多諧振蕩器 C、單穩(wěn)態(tài)觸發(fā)器 D、T觸發(fā)器 5.請(qǐng)判斷以下哪個(gè)電路不是時(shí)序邏輯電路( )。 A、計(jì)數(shù)器 B、寄存器 C、譯碼器 D、觸發(fā)器 6下列幾種A/D轉(zhuǎn)換器中,轉(zhuǎn)換速度最快的是( )。 A、 并行A/D轉(zhuǎn)換器 B、計(jì)數(shù)型A

3、/D轉(zhuǎn)換器 C、逐次漸進(jìn)型A/D轉(zhuǎn)換器B、 D、雙積分A/D轉(zhuǎn)換器 7某電路的輸入波形 u I 和輸出波形 u O 如下圖所示,則該電路為( )。 A、施密特觸發(fā)器 B、反相器 C、單穩(wěn)態(tài)觸發(fā)器 D、JK觸發(fā)器 8要將方波脈沖的周期擴(kuò)展10倍,可采用( )。 A、 10級(jí)施密特觸發(fā)器 B、10位二進(jìn)制計(jì)數(shù)器 C、十進(jìn)制計(jì)數(shù)器 B、 D、10位D/A轉(zhuǎn)換器 9、已知邏輯函數(shù) 與其相等的函數(shù)為( )。 A、 B、 C、 D、 10、一個(gè)數(shù)據(jù)選擇器的地址輸入端有3個(gè)時(shí),最多可以有( )個(gè)數(shù)據(jù)信號(hào)輸出。 A、4 B、6 C、8 D、16 三、邏輯函數(shù)化簡(jiǎn) (每題5分,共10分) 1、用代數(shù)法化簡(jiǎn)為最簡(jiǎn)

4、與或式 Y= A + 2、用卡諾圖法化簡(jiǎn)為最簡(jiǎn)或與式 Y= + C +A D,約束條件:A C + A CD+AB=0 四、分析下列電路。 (每題6分,共12分) 1、寫出如圖1所示電路的真值表及最簡(jiǎn)邏輯表達(dá)式。 圖 1 2、寫出如圖2所示電路的最簡(jiǎn)邏輯表達(dá)式。 圖 2 五、判斷如圖3所示電路的邏輯功能。若已知 u B =-20V,設(shè)二極管為理想二極管,試根據(jù) u A 輸入波形,畫出 u 0 的輸出波形 (8分) t 圖3六、用如圖 4所示的8選1數(shù)據(jù)選擇器CT74LS151實(shí)現(xiàn)下列函數(shù)。(8分) Y(A,B,C,D)=m(1,5,6,7,9,11,12,13,14) 圖 4七、用 4位二進(jìn)制

5、計(jì)數(shù)集成芯片CT74LS161采用兩種方法實(shí)現(xiàn)模值為10的計(jì)數(shù)器,要求畫出接線圖和全狀態(tài)轉(zhuǎn)換圖。(CT74LS161如圖5所示,其LD端為同步置數(shù)端,CR為異步復(fù)位端)。(10分) 圖 5 八、電路如圖 6所示,試寫出電路的激勵(lì)方程,狀態(tài)轉(zhuǎn)移方程,求出Z 1 、Z 2 、Z 3 的輸出邏輯表達(dá)式,并畫出在CP脈沖作用下,Q 0 、Q 1 、Z 1 、Z 2 、Z 3 的輸出波形。 (設(shè) Q 0 、Q 1 的初態(tài)為0。) (12分) 數(shù)字電子技術(shù)基礎(chǔ)試題(一)參考答案 一、填空題 : 1 (30.25) 10 = ( 11110.01 ) 2 = ( 1E.4 ) 16 。 2 . 1。 3 . 高電平、低電平和高阻態(tài)。 4 . 。 5 . 四。 6 . 12、 8 二、選擇題: 1.C 2.D 3.D 4.A 5.C 6.A 7.C 8.C 9.D 10.C 三、邏輯函數(shù)化簡(jiǎn) 1、Y=A+B 2、用卡諾圖圈0的方法可得:Y=( +D)(A+ )( + ) 四、 1、 該電路為三變量判一致電路,當(dāng)三個(gè)變量都相同時(shí)輸出為1,否則輸出為0。 2、 B =1, Y = A , B =0 Y 呈高阻態(tài)。 五、 u 0 = u A u B,輸出波形 u 0 如圖 10所示: 圖 10 六、如圖

溫馨提示

  • 1. 本站所有資源如無(wú)特殊說(shuō)明,都需要本地電腦安裝OFFICE2007和PDF閱讀器。圖紙軟件為CAD,CAXA,PROE,UG,SolidWorks等.壓縮文件請(qǐng)下載最新的WinRAR軟件解壓。
  • 2. 本站的文檔不包含任何第三方提供的附件圖紙等,如果需要附件,請(qǐng)聯(lián)系上傳者。文件的所有權(quán)益歸上傳用戶所有。
  • 3. 本站RAR壓縮包中若帶圖紙,網(wǎng)頁(yè)內(nèi)容里面會(huì)有圖紙預(yù)覽,若沒有圖紙預(yù)覽就沒有圖紙。
  • 4. 未經(jīng)權(quán)益所有人同意不得將文件中的內(nèi)容挪作商業(yè)或盈利用途。
  • 5. 人人文庫(kù)網(wǎng)僅提供信息存儲(chǔ)空間,僅對(duì)用戶上傳內(nèi)容的表現(xiàn)方式做保護(hù)處理,對(duì)用戶上傳分享的文檔內(nèi)容本身不做任何修改或編輯,并不能對(duì)任何下載內(nèi)容負(fù)責(zé)。
  • 6. 下載文件中如有侵權(quán)或不適當(dāng)內(nèi)容,請(qǐng)與我們聯(lián)系,我們立即糾正。
  • 7. 本站不保證下載資源的準(zhǔn)確性、安全性和完整性, 同時(shí)也不承擔(dān)用戶因使用這些下載資源對(duì)自己和他人造成任何形式的傷害或損失。

評(píng)論

0/150

提交評(píng)論